

# 实验报告

| 课程名称: <u>数字电</u><br>实验日期: <u>)の2/</u> 年<br>专业班级: <u></u> | <u>4</u> 月 <u>16</u> 日 | 地 | 点: | F411 | 0    | 各基<br>主<br>主<br>主<br>主<br>主<br>主<br>主<br>主<br>主<br>主<br>:<br>:<br>:<br>:<br>:<br>:<br>:<br>:<br>:<br>:<br>:<br>:<br>: | 号: | ر ک |
|----------------------------------------------------------|------------------------|---|----|------|------|-----------------------------------------------------------------------------------------------------------------------|----|-----|
|                                                          |                        |   | ,  |      |      |                                                                                                                       |    |     |
| 教师评语:                                                    |                        |   |    |      |      |                                                                                                                       |    |     |
|                                                          |                        |   |    |      |      |                                                                                                                       |    |     |
|                                                          |                        |   |    | 教师签  | 字: _ |                                                                                                                       |    |     |
|                                                          |                        |   |    | 日    | 期: _ |                                                                                                                       |    |     |

### 一、实验目的

口管握数字技术基础实验值用器材使用论法.



13 第握TTL与CMOS常用逻辑功能测试方法。

(4) 程解TTL与CMOS逻辑芯片的使用差异及适用场合。

二、 实验设备及元器件

直流电源发送配路.

4位输出器、

14芯 IC搭座.

4位数6强强。

16芯 IC插座

杰片

4位输入器

实应用63上指3上古校设计。

末波器

三、实验原理

信号发生器、

(简述实验原理,画出原理图)

①与油门逻辑功能 当输入端有一个支以上分低电平时,输出为高电子,没有一致高电对流输出端才为 低电子,二转入,三输入与油门 Y=(AB)' 及Y=(A·B·C)',

74LSOO为TTL回组2输队与准门,CD4023为CMOS三组3编入与准门。 管辖中国。





② to 字的/结构时间 tpa

tm是管建了电路开建度的参数, 平均跨输时间tpd===t(tpdL+tpaH)

细两级联与唯门电路测量, 其等同于与门, \$P\$前门 \$P\$16年的延迟时间为tpa=(tpal+tpaH)/4



### 四、实验内容

(简述每一项实验的实验方法,画出电路接线图,记录实验的数据、画出相关图表,对数据进行简单分析。如需绘制曲线或波形请在坐标纸中进行。)

# 1.5.1号推门逻辑的被测试。



74LS00

| IA IB | )IY |
|-------|-----|
|       |     |

| i |     |    |      |        |        |
|---|-----|----|------|--------|--------|
|   | 输冰器 |    | 新兴水平 |        |        |
|   | A   | β. | LED  | 他基     |        |
| I | 0   | D  | 亮    | 当中に    | 43610  |
| 1 | 0   | 1  | 為    | 3-7380 | 45344  |
|   | 1   | 0  | 亳    | 3.7385 | 43532  |
|   |     | 1  | 赌    | 0.0654 | 0.1377 |

| CD4023 |     |               |
|--------|-----|---------------|
| 輸入端    | 4~例 | 出产品           |
| ABC    | LED | 电影//          |
| 0 0 0  | 克   | 4.9839        |
| 001    | V   | 3.745/ 4.983/ |
| 0 0    | ✓   | 3.7420 4.9851 |
| 011    | V   | 3.7382 4.9797 |
| 100    | V   | 3.7427 4.9800 |
| 1.01   | V   | 3.7403 49766  |
| 10010  | V   | 7.7400 4.7766 |
|        | 昉   | 5.0653 0.0443 |

1.5.2门业路辖入新出信号测量

信号发生岩生成1×H2方彼脉冲信号, 高+5V,低oV,作为沙沙万轮形输出信号, 使用示波器光标功能"CURSOR"测量Vi. V。6个卷纹, 汇录于表1-4和表1-5中,



74LSOO与他门间量接法.



CD4023等排门沟屋接法

TTL门电路

| ĺ | $-\frac{1}{2}$ | 级手 | 闭郭丁 | 平脉冲加    | 熔度Um   | AH,   | VL    |
|---|----------------|----|-----|---------|--------|-------|-------|
| ţ | Vi             | ik | Ims | 8.5mg   | 211    | > \   | 01/   |
|   | Vo             | IK | ims | 499.845 | 4,24V. | 4.400 | 120my |

CMOS门电路

| - •       | ~ •     |         |    |     |       |
|-----------|---------|---------|----|-----|-------|
| $\prod f$ | T       | tpi     | Um | VH  | VL    |
| Vi 1/5.   | ims     | o.5ms   | 54 | 5 V | 0 \/. |
| Volk      | 999.749 | 499.7MS | SV | SV  | ov    |

1.5.3 i)电路tpai测试.



74LSOO平均传输时间tpd



CD4023平均线输作的测试电路。

| _ |        |        |       |       |       |
|---|--------|--------|-------|-------|-------|
| 1 |        | tpac   | TPAH  | 芸     | tpa   |
|   | 74LS00 | 142435 | 128ns | 27ns  | 13Jns |
|   | CD4023 | 12.805 | 82ns  | 162ns | 81ns  |
|   | 10     | gons   |       |       |       |

1、5.4 门电路扇电路彩数观点,

11) TTLI )电路低电平输入电流(益电流) 互的测量。



--74LS00 i J电路拉电流

| FI   | on Rika |
|------|---------|
| IB L |         |

| 1 |        | IIL     | Ri     | Iou                | N=JOL/JII |
|---|--------|---------|--------|--------------------|-----------|
|   | 74L500 | 0,236mA | 357,33 | 1 <del>2,82m</del> |           |
|   |        |         |        | 12,95mA            | ,         |

|         | $I_{cc}$ | Vcc | Pavalag  |
|---------|----------|-----|----------|
| 74 600  | 2947mA   | 511 | 14.74 mW |
| C174023 | 21844mA  | 57/ | 14.22mh/ |
|         | 0.274ml  |     | 1.37mW   |

## 五、实验数据分析

(按指导书中实验报告的要求用图表或曲线对实验数据进行分析和处理,并对实验结果做出判断,如需绘制曲线请在坐标纸中进行)

与准门逻辑电路 Y= (AB)

i)电路输出信号,频率f=1kH2,正脉冲如=499.8US,幅度Um=424V, VH=440V, VL=220mV, CMOSi)电路输出储3,f=1kH2,正成冲加1499.8US,中最度Um=434V. VH=4.4V, VL=120mV

TTL前级数N=5485

TTLITY P-1474MW, CMOS TA车P=1.37MW, GOTTLTD超版大

#### 六、问题思考

(回答指导书中的思考题)

11)如何何用与心门组研或门、或门?





12) 可以炒图

A TD—A'
编翰》能

七、实验体会与建议

等据了数单应给器和的使用方法。等据了TTL与CMOS常用逻辑芯片的 ttill Verlit 方法,知道其间的使用差异及适用场合。