

# 实验报告



| 课程名称: | 数字电子技术实验                            | 实验_ | <u>六</u> :. | 学习应用          | Ħ FPGA |               |
|-------|-------------------------------------|-----|-------------|---------------|--------|---------------|
| 实验日期: | <u>2021</u> 年 <u>「</u> 月 <u>6</u> 日 | 3 地 | 点: .        | K410          | 实验台    | 3号: <u>63</u> |
| 专业班级: | 19 自动化 1 班                          | 学   | 号:          | 190410102     | 姓名:    | 方尧            |
|       |                                     |     |             |               | 评分: _  |               |
|       |                                     |     |             |               |        |               |
|       |                                     |     |             |               |        |               |
| 教师评语  | :                                   |     |             |               |        |               |
|       |                                     |     |             |               |        |               |
|       |                                     |     |             |               |        |               |
|       |                                     |     |             |               |        |               |
|       |                                     |     |             |               |        |               |
|       |                                     |     |             |               |        |               |
|       |                                     |     |             |               |        |               |
|       |                                     |     | 教           | 师签字:          |        |               |
|       |                                     |     | 日           | ···一· —<br>期: |        |               |

#### 实验目的

- (1) 了解 Xilinx 公司 Vivado 开发软件的使用方法。
- (2) 了解使用 IP 库描述组合逻辑和时序逻辑电路的方法。
- 实验设备及元器件

表 6-1 实验仪器与器件列表

| 名称                | 数量 | 型号   |
|-------------------|----|------|
| 安装有 Vivado 软件的计算机 | 1台 |      |
| Xilinx 实验板        | 1块 | EGO1 |

#### 三、实验原理

搭载JXilinX Artix-7 FIXGA白的EGOI 实验电路板作为课程FPGA缩的 基础教学智。其搭载的FPGA具献含量高性能特点、能实现较变数多 逻辑设计。

| 编号 | 才黄述            | 編号 | <b>挂述</b>     |
|----|----------------|----|---------------|
| 1  | VGA接口          | 9  | 1个8位DIP形      |
| 2  | 音频接口           | 10 | 外按键           |
| 3  | USB转UART接包     | 11 | 付養拟电压季節入      |
| 4  | USB等到TAG接D     | 12 | 1个DAC输出接D     |
| 5  | US13421>S 212P | 13 | SRAM标编        |
| 6  | 2个4应数为9倍       | 14 | SPI Flash 存储器 |
| 7  | 16/TLEDXJ      | 15 | 签牙            |
| 8  | 8个投石5元共        | 16 | 海用扩展接P        |
|    | •              |    |               |

四、实验内容

6.4.1 Vivado 新供使用方法及JTAG接口直接配置FPGATS给 小创建工程 2、选择IP 3KRB程序

64.2 Flash 芯片配置FPGA方法

JTACT西2置FPGA在关闭FPGA芯片后将失新配置信息.

- 1. 生成bin 刘件 2 加入 DeVice
- 3选择binb件

6.4.3 通过图测界面使用编成计数器芯片搭建九进制计数器,数不够显示





#### 五、实验数据分析

(按指导书中实验报告的要求用图表或曲线对实验数据进行分析和处理,并对实验结果做出 判断, 如需绘制曲线请在坐标纸中进行)

验证成功,实验积累黑巴检查

### 六、问题思考

(回答指导书中的思考题)

机械拖键有料动物题, 需要进行的料. 利用定时第或触发器的消料上船降 沿角坡、带图特性从而产生消燥功能。

# 问题二:

三次:系统综合设定 // 对程序进行综合,综合结果可查, 实现没定 11 可查看FPGA逻辑电路配置信果. 生成二次比特流文件

## 七、实验体会与建议

了解了 Vi Vado 开发软件使用方法

了解了工户存描述图台逻辑和对序逻辑的方法