主管领标签字

## 哈尔滨工业大学 2018 学年 春 季学期 数字电子技术基础 试 题

| 题号  | П | = | 四 | 五 | 六 | 七 | 八 | 总分 |
|-----|---|---|---|---|---|---|---|----|
| 得分  |   |   |   |   |   |   |   |    |
| 阅卷人 |   |   |   |   |   |   |   |    |

## 片纸鉴心 诚信不败

得分

封

- 一、判断与填空(共10分)
- 1. 判断下述说法是否正确,正确者在其后( )内打√,反之打×。
  - a. 无关项的值可能是 0, 也可能是 1。( )
  - b. 在标准 TTL 门、OC 门和三态门中,OC 门的带负载能力最强。()
  - c. 已知 $A \oplus B = \overline{A \odot B}$ , 因而 $A \oplus B \oplus C = \overline{A \odot B \odot C}$ 。( )
- 2. 如图 1-2 所示, *P* 的表达式为\_\_\_\_\_\_





- 3. 已知函数 $Y = (\bar{A} + C)(A + \bar{B})$ , 其存在\_\_\_\_\_\_\_\_态冒险。
- 4. 图 1-4 是逻辑函数 F(A,B,C,D) 的卡诺图,请写出 F 和  $\overline{F}$  的最简与或逻辑表达式:
  - 5. 某 EEPROM 有 16 条数据线, 15 条地址线,则存储容量为 kbit。
  - 6. 被转换信号的上限频率为 20kHz,则 A/D 转换器采样频率应高于\_\_\_\_\_ kHz。
  - 7. 图 1-7 为某六位逐次逼近 A/D 转换器的转换示意图, 其转换结果为。

奸名

巾

沼米

得分

## 二、简答题(共10分)

1. 分析图 2-1 电路,两个图都按照  $Q_DQ_CQ_BQ_A$  的顺序分别画出有效循环部分的 状态转换图,并说明是多少进制计数器? (6分)



2. 电路如图 2-2 所示, $G_1$ 为 TTL 三态门, $G_2$ 为 TTL 与非门。指出下表中不同条件下电压表 V 的读数。(高电平输入输出均为 3.6V,低电平输入输出均为 0.3V)(4 分)



| <i>B</i> =1 | <i>C</i> =1 | V= | V |
|-------------|-------------|----|---|
| B=0         | <i>C</i> =1 | V= | V |
| <i>B</i> =1 | C=0         | V= | V |
| B=0         | C=0         | V= | V |

封

得分 三、(8分)

由 4 个 JK 触发器和 74LS283 构成的电路如图 3 所示,假设初始状态  $Q_3Q_2Q_1Q_0$ =0000。

- 1. 列出由 JK 触发器构成电路的状态方程;
- 2. 指出在有效计数循环内  $Q_3Q_2Q_1Q_0$  的编码方式;
- 3. 该电路正常工作时,若要实现 74LS283 的输出 DCBA 为 2421\*BCD 码,请画出  $B_3B_2B_1B_0$  的接法,完成逻辑电路图(要求:不允许使用其他元器件和逻辑门)。



2421\*BCD 码

2421\*码

十进制

得分

四、(8分)

已知某电路的一次启动时序图如图 4 所示,并且该电路具有低电平有效的异步清零端,对应该逻辑功能的 Verilog HDL 描述如下框内代码所示。

- 1. 根据时序图,按照  $Q_2Q_1Q_0$  的顺序写出该电路完整的状态转换图;
- 2. 指出该电路的名称;
- 3. 要完成该电路的逻辑功能,请在横线处补充程序语句,完成相应的 Verilog HDL 描述。



图 4

| module test(clk,clr,Q); input clk,clr; output[2:0] Q; |   |
|-------------------------------------------------------|---|
| always @( or negedge clr) begin if (!clr)             |   |
| else begin                                            | _ |
| end<br>end<br>endmodule                               | _ |

封

得分 五、(8分)

已知[AB]和[CD]为两个二位二进制数,设计一个电路,实现当[AB]=[CD] 时,输出 P=1; 否则 P=0。

- 1. 列出真值表,写出P的与或标准型表达式。
- 2. 在图 5 中用 8 选 1 数据选择器 74LS151 和 3 线-8 线译码器完成设计,**译码器输出高电平有效**。在图中通过连线完成设计,不改变已连接部分,不允许外加任何器件。图中所有器件都是 TTL 器件,74LS151 的  $A_2$  管脚和 3 线-8 线译码器的  $B_2$  管脚均已折断不能使用,可看成悬空。



得分

六、(10分)

由 555 定时器构成的电路如图 6(a)所示,输入信号  $u_i$  波形如图 6(b)所示,当输入电压峰值超过额定值时,扬声器 Y 会鸣响发出报警信号。

其中 555 定时器输出为理想 TTL 电平,即输出高电平 5V,低电平 0V,VT 导通时为饱和导通,导通压降可忽略不计, $u_s$ =4V, $R_1$ =40kΩ, $R_2$ =10kΩ, $R_3$ =20kΩ, $C_1$ =5.1μF, $C_2$ =0.047μF。

- 1. 由 555 定时器 I、Ⅱ、Ⅲ构成的电路名称分别是什么?
- 2. 简述此电路的工作原理。
- 3. 计算扬声器的报警信号频率。
- 4. 在图 6(b)中定量画出输出  $u_{o1}$ 、 $u_{o2}$  和  $u_{o3}$  的波形。





封

┐七、(8分)

得分  $\mathbb{R}$  采用  $\mathbb{R}$  触发器设计一个同步时序逻辑电路,其状态转换图如图  $\mathbb{R}$  7(a) 所示。其中  $\mathbb{R}$   $\mathbb{R}$ 

- 1. 写出电路的状态方程和输出方程;
- 2. 在图 7(b)中完成该电路的设计,图中  $A_2$  为地址译码器输入的最高位。(**要求:** 不能添加其他器件)





八、(8分)

得分

某 4 位双积分型 AD 转换器电路如图 8 所示。其中, $U_1$ 为输入模拟量, $[D_3D_2D_1D_0]$ 为输出数字量,参考电压  $V_{REF}$ =5V,CP 为周期 20ms 的方波时钟信号,R=20kΩ,C=10μF。电路在进行 AD 转换之前,计数器 74LS160 的输出 $[D_3D_2D_1D_0]$ =[0000],两个 D 触发器的输出 A=B=0。先闭合开关 S,将开关 S 再次断开的瞬间看做 AD 转换开始的时刻,即 t=0 时刻。

- 1. 当  $U_{\Gamma}=4V$  时, 计算  $U_{O}$  的最大幅值约为多少;
- 2. 当  $U_{\text{I}}$ =4V 时,AD 转换的结果约是多少;分析转换结束后 A 和 B 的状态;
- 3. 当  $U_{I}$ =6V 时,AD 转换后的计数器输出约是多少;分析转换结束后 A 和 B 的状态;
- 4. 指出信号 B 在电路中的作用。

