# 数字逻辑与处理器基础

第二次处理器大作业

班级: 无 01 班

学号: 2020010641

姓名: 程书鹏

日期: 2022.6.19

# 一. 实验目的

- 1. 掌握 MIPS 单周期处理器的控制通路和数据通路的设计原理和 RTL 实现方法。
- 2. 掌握 MIPS 多周期处理器的控制通路和数据通路的设计原理和 RTL 实现方法。
- 3. 深入理解 MIPS 单周期和多周期处理器在资源和性能上的设计折衷。

### 二. 实验内容一

# (1) 控制器模块设计

MIPS 指令集子集与控制信号的真值表如下:



| Instruction | PCSrc [1:0] | Branch | RegWrite | RegDst [1:0] | MemRead | MemWrite | MemtoReg [1:0] | ALUSrc1 5 | ALUSrc2 :: S | i: 病勢<br>or 天時<br>or 天時 | LuOp |
|-------------|-------------|--------|----------|--------------|---------|----------|----------------|-----------|--------------|-------------------------|------|
| lw          | 0           | 0      | 1        | 1            | 1       | 0        | - 1            | O         | 1            | 1                       | 0    |
| sw          | 0           | 0      | 0        | 1            | 0       | 1        | Х              | G         | 1            | - 6                     | 0    |
| lui         | 0           | 0      | - 1      | - (          | 0       | U        | 0              | 0         | 1            | X                       | - 1  |
| add         | 0           | 0      | - 1      | 0            | 0       | 0        | 0              | 0         | 0            | X                       | 0    |
| addu        | 0           | ٥      | 1.       | 0            | 0       | 0        | 0              | 0         | 0            | X                       | 0    |
| sub         | 0           | 0      | 1        | 0            | 0       | 0        | 0              | 0         | 0            | X                       | 0    |
| subu        | J           | 0      | - 1      | 0            | 0       | 0        | 0              | 0         | 0            | ×                       | 0    |
| addi        | 0           | 0      | - 1      | 1            | 0       | 0        | 0              | O         | ſ            | - 1                     | 0    |
| addiu       | 0           | 0      | 1        | 1            | 0       | 0        | 0              | U         | _ 1          | 1                       | D    |
| and         | 0           | 0      | - 1      | 0            | 0       | 0        | 0              | 0         | 0            | ×                       | 0    |
| or          | 0           | 0      | - 1      | 0            | 0       | 0        | 0              | 0         | 0            | ×                       | 0    |
| хог         | 2           | 0      |          | 0            | 0       | U        | 0              | 0         | 0            | ×                       | 0    |
| nor         | 0           | 0      | - 1      | 0            | 0       | 0        | v              | 0         | 0            | X                       | 0    |
| andi        | 0           | 0      | - 1      | 16           | 0       | 0        | 0              | 0         | 1            | 0                       | 0    |
| sll         | 0           | 0      | - 1      | 0            | 0       | 0        | 0              | 1         | 0            | X                       | 0    |
| srl         | 0           | 0      | 1        | 0            | 0       | 0        | 0              | E         | 0            | X                       | Q    |
| sra         | 0           | J      | 1        | 0            | 0       | 0        | 0              | 1         | 0            | X                       | 0    |
| slt         | 0           | ٥      | 1        | 0            | 0       | 0        | 0              | 0         | 0            | X                       | 0    |
| sltu        | 0           | 0      | 1        | 0            | 0       | 0        | 0              | 0         | 0            | X                       | 0    |
| slti        | 0           | 0      | 1        | 1            | 0       | 0        | 0              | 0         | 1            | 1                       | 8    |
| sltiu       | 0           | 0      | - 1      | - 1          | 0       | 0        | 0              | 0         | 1            | - 1                     |      |
| beq         | 1           | - 1    | 0        | Х            | 0       | 0        | X              | 0         | 0            | (                       | 0    |
| j           | 2           | ٥      | 0        | X            | 0       | 0        | X              | 文         | Х            | X                       | 0    |
| jal         | 2           | 0      |          | 2            | 0       | 0        | 2              | X         | X            | X                       | 0    |
| jr          | 3           | 0      | 0        | X            | 0       | 0        | X              | X         | X            | X                       | 0    |
| jalr        | 3           | 0      | 1        | 0            | 0       | 0        | 2              | ×         | Х            | Χ                       | 0    |

# (2) 数据通路设计

数据通路中包含的多路选择器如下:

#### 1. 立即数扩展方式多路选择器

功能是选择立即数扩展方式为无符号扩展还是有符号扩展 assign

Ext out= $\{\text{ExtOp}, \{16 \{\text{instruction}[15]\}\}: 16' \text{ h0000}, \text{instruction}[15:0]\} \}$ 

#### 2. lui 指令输出多路选择器

功能是选择输出立即数扩展结果还是 lui 指令专门的结果 assign Lu\_out=LuOp?{instruction[15:0], 16'h0000}:Ext\_out;

#### 3. 写入寄存器多路选择器

功能是选择写入的寄存器是 rd, rt 还是 31 号寄存器

assign

Write\_register=(RegDst==2'b00)?instruction[15:11]:(RegDst==2'b01)?
instruction[20:16]:5'b11111;

#### 4. ALU 输入 1 多路选择器

功能是选择 ALU 的第一路输入为偏移量还是寄存器堆的输出 busA assign in1=(ALUSrc1)?instruction[10:6]:databusA;

#### 5. ALU 输入 2 多路选择器

功能是选择 ALU 的第二路输入为 Lu\_out 还是寄存器堆的输出 busB assign in2=(ALUSrc2)?Lu\_out:databusB;

#### 6. 寄存器堆写入多路选择器

功能是选择寄存器堆写入的内容是 ALU 的输出还是从内存读取的内容还是PC+4

assign

databusW=(MemtoReg==2'b00)?ALUout: (MemtoReg==2'b01)?Read\_data:PCj
ia4;

### 7. 分支指令多路选择器

功能是选择 branch 的目标地址是分支地址还是 PC+4

assign

branch\_address=(Branch&&zero)?(PCjia4+{Lu\_out[29:0], 2'b00}):PCjia
4;

#### 8. PC 多路选择器

功能是选择下一条指令是 PC+4 还是分支地址还是跳转地址还是寄存器中的地址

assign

PC\_next=(PCSrc==2'b00)?PCjia4: (PCSrc==2'b01)?branch\_address: (PCSrc==2'b10)?jump\_address:databusA;

### (3) 汇编程序分析 1

### 1. 分析计算

按指令顺序执行过程如下:

a0=0x00002f5b

a1=0xffffcfc7

a2=0xcfc70000

a3=0xffffcfc7

beq 指令发现 a3=a1,于是跳转到 L1,跳过 lui 指令,不改变 a0 的值

to=a2+a0=0xcfc72f5b

t1=0xffcfc72f

t2=0xffffd0a5

slt 指令发现按照有符号数比较 a0>t2, 于是将 v0 置为 0

s1tu 指令发现按照无符号数比较 a0<t2, 于是将 v1 置为 1

### 2. 仿真验证计算及单周期处理器的功能正确性

仿真结果如下图所示:



根据上图, 仿真结果与分析计算结果相同, 验证了计算结果和设计的单周期处理 器的功能正确性。

# 三. 实验内容二

# (1) 状态转移图



# (2) 设计思路与代码逻辑

根据有限状态机思想,在助教原有的代码基础上在每个状态的控制信号中直接加入ALUOp,不用专门写一个ALUControl模块生成ALU的控制信号。ALU在每个控制信号的控制下执行的操作与单周期没有差别,多周期与单周期的不同在于单周期ALU控制信号的生成全部由指令决定,而多周期ALU控制信号不仅与指令有关,还与每条指令所处的状态有关。具体的代码请见压缩包内的源代码。

# (3) 数据通路

数据通路中包含的寄存器和多路选择器如下:

1. 存储器输出数据的寄存器 MDR, 功能为暂时存储存储器输出的数据, 并在下一个上升沿到来时将存储的数据输出给后续电路。代码如下: module RegTemp(reset, clk, Data i, Data o);

```
//Input Clock Signals
          input reset;
          input clk;
          //Input Data
          input [31:0] Data i;
          //Output Data
          output reg [31:0] Data o;
          always@(posedge reset or posedge clk) begin
              if (reset) begin
                 Data o <= 32'h00000000;
              end else begin
                 Data_o <= Data_i;</pre>
              end
          end
   endmodule
   RegTemp MDR(reset, c1k, Mem_data0, Mem_data_tmp);
2. 寄存器堆输出通道 A 寄存器, 功能为暂时存储寄存器堆输出通道 A 的数
   据并在下一个上升沿到来的时候将其输出给后续电路。代码如下:
      module RegTemp(reset, clk, Data i, Data o);
          //Input Clock Signals
          input reset;
          input clk;
          //Input Data
          input [31:0] Data i;
          //Output Data
          output reg [31:0] Data o;
          always@(posedge reset or posedge clk) begin
              if (reset) begin
                 Data o <= 32' h00000000;
              end else begin
                 Data_o <= Data_i;</pre>
              end
          end
   endmodule
   RegTemp A_register(reset, clk, Read_data10, Read_data10_tmp);
3. 寄存器堆输出通道 B 寄存器, 功能为暂时存储寄存器堆输出通道 B 的数
   据并在下一个上升沿到来的时候将其输出给后续电路。代码如下:
      module RegTemp(reset, clk, Data i, Data o);
          //Input Clock Signals
          input reset;
```

4. ALU 输出寄存器,功能为暂时 ALU 输出的数据并在下一个上升沿到来的时候将其输出给后续电路。代码如下:

```
module RegTemp(reset, clk, Data_i, Data_o);
        //Input Clock Signals
        input reset;
        input clk;
        //Input Data
        input [31:0] Data_i;
        //Output Data
        output reg [31:0] Data o;
        always@(posedge reset or posedge clk) begin
            if (reset) begin
                Data o <= 32' h00000000;
            end else begin
                Data o <= Data i;
            end
        end
endmodule
RegTemp ALUout_register(reset, clk, Result0, Result0_tmp);
```

- 5. 存储器输入数据多路选择器,其功能为选择存储器输入的地址来自于 PC(IorD=0)还是 ALU 结果寄存器中的数(IorD=1)代码如下: assign Address0=(IorD0)?Result0\_tmp:PC\_o0;
- 6. 寄存器堆写入寄存器多路选择器, 其功能为控制寄存器堆中即将被写入的寄存器编号为rt(RegDst=00)还是rd(RegDst=01)还是31(RegDst=10)。代码如下:

assign

Write\_register0=(RegDst0==2' b00)?rt0: (RegDst0==2' b01)?rd0:5' d
31;

7. 寄存器堆写入数据多路选择器,其功能为控制寄存器堆写入数据的来源是 MDR(MemtoReg=00)还是 ALU 结果寄存器中的值(MemtoReg=01)还是 PC+4(MemtoReg=10)。代码如下:

assign

Write\_data1=(MemtoReg0==2'b00)?Mem\_data\_tmp: (MemtoReg0==2'b01)
?Result0\_tmp:PC\_o0;

8. ALU 输入通道 1 多路选择器,其功能为选择 ALU 第一路输入为 PC (ALUSrcA=00)还是寄存器堆输出通道 1 寄存器的值 (ALUSrcA=01)还 是来自指令中的 shamt 部分 (ALUSrcA=10)。代码如下:

assign

in10=(ALUSrcA0==2'b00)?PC\_o0:(ALUSrcA0==2'b01)?Read\_data10\_tmp:Shamt0;

9. ALU 输入通道 2 多路选择器,其功能为选择 ALU 第二路输入为寄存器堆输出通道 2 寄存器的值(ALUSrcB=00)还是 4(ALUSrcB=01)还是立即数扩展(ALUSrcB=10)还是立即数左移两位(ALUSrcB=11)。代码如下:assign

in20=(ALUSrcB0==2'b00)?Read\_data20\_tmp:(ALUSrcB0==2'b01)?32'd 4:(ALUSrcB0==2'b10)?ImmExtOut0:ImmExtShift0;

10. PC 更新来源多路选择器,其功能为选择 PC 更新的来源为 ALU 计算结果(PCSource=00)还是 ALU 输出寄存器中的值(PCSource=01)还是立即数后 26 位左移两位并与 PC 高四位拼接(PCSource=10)。代码如下:assign

PC\_i0=(PCSource0==2'b10)?{PC\_o0[31:28], rs0, rt0, rd0, Shamt0, Fun ct0, 2'b00}: (PCSource0==2'b01)?Result0\_tmp:Result0;

# (4) 功能验证

仿真波形如下:



根据上图, 仿真结果与之前分析的结果相同, 验证了多周期处理器的功能 正确性。

### 四. 实验内容三

### (a)

1. 是求出 n (n-1) 的值保存在\$v0 中。Loop 段的作用是在程序最后执行完之后不断循环此语句。Sum 段作用是参数入栈并且判断是否继续循环。L1 段作用是将\$v0 与\$a0 相加并将\$a0 减 1,同时参数出栈。代码添加注释如下:

```
addi $a0, $zero, 5 //$a0=5, $a0 初始化
xor $v0, $zero, $zero //$v0=0, $v0 初始化
jal sum //跳转到 sum 段,同时将下一条指令即 Loop 语句的地址存入$ra
Loop:
beg $zero, $zero, Loop //beg 指令分支恒成立,不断循环本指令
sum:
addi $sp, $sp, -8 //移动栈指针,准备入栈
sw $ra, 4($sp)
            //将当前$ra 的值入栈
sw $a0,0($sp)
             //将当前$a0 的值入栈
slti $t0,$a0,1 //如果$a0<1,则将$t0 置为 1
beg $t0,$zero,L1 //如果$t0=0,则跳到L1,即$a0<1时才执行后面两句
addi $sp, $sp, 8
            //移动栈指针
      //跳转到当前$ra 里存的地址
jr $ra
L1:
add $v0, $a0, $v0
             //将$v0 与$a0 相加的值存入$v0
addi $a0, $a0, -1 //$a0--
jal sum
         //跳到 sum 段,同时将下一条指令地址存入$ra
1w $a0,0($sp) //从栈里取值存入$a0
```

lw \$ra, 4(\$sp) //从栈里取值存入\$ra

addi \$sp,\$sp,8 //移动栈指针 add \$v0,\$a0,\$v0 //将\$v0与\$a0相加的值存入\$v0 jr \$ra //跳转到\$ra 中存的地址

### 2. 翻译成的机器码如下:

0x20040005

0x00001026

0x0c000004

0x1000ffff

0x23bdfff8

0xafbf0004

0xafa40000

0x28880001

0x11000002

0.311000002

0x23bd0008 0x03e00008

0x00821020

0x2084ffff

0x0c000004

0x8fa40000

0x8fbf0004

0x23bd0008

0x00821020

0x03e00008

新保存的指令存储器模块名为 InstructionMemory\_self.v (单周期)和 InstAndDataMemory\_self(多周期)。

3. 足够长时间后\$a0=5, \$v0=30, 符合理论分析。单周期仿真波形如下:



### 多周期仿真波形如下:



# (b) 资源与性能对比

单周期硬件资源开销如下:

#### 数字逻辑与处理器基础 处理器大作业二

| Name ^1                  | Slice LUTs<br>(20800) | Slice Registers<br>(41600) | F7<br>Muxes<br>(16300) | F8<br>Muxes<br>(8150) | Bonded IOB<br>(210) | BUFGCTRL<br>(32) |
|--------------------------|-----------------------|----------------------------|------------------------|-----------------------|---------------------|------------------|
| N CPU                    | 3475                  | 8442                       | 1024                   | 512                   | 34                  | 2                |
| ALU0 (ALU)               | 309                   | 54                         | 0                      | 0                     | 0                   | 0                |
| ALU_control (ALUCont     | 158                   | 4                          | 0                      | 0                     | 0                   | 0                |
| datamemory (DataMe       | 2248                  | 8192                       | 1024                   | 512                   | 0                   | 0                |
| register_file (RegisterF | 760                   | 160                        | 0                      | 0                     | 0                   | 0                |

#### 静态时序分析报告如下:



由报告可知单次计算所需要的最低延时为 9.324ns, T>100ns-90.166ns=9.834ns, 因此最高时钟频率为 101.688MHz。

### 多周期硬件资源开销如下:

| Name ^1                  | Slice LUTs<br>(20800) | Slice Registers<br>(41600) | F7<br>Muxes<br>(16300) | F8<br>Muxes<br>(8150) | Bonded IOB<br>(210) | BUFGCTRL<br>(32) |
|--------------------------|-----------------------|----------------------------|------------------------|-----------------------|---------------------|------------------|
| MultiCycleCPU            | 4052                  | 9534                       | 1313                   | 528                   | 2                   | 2                |
| A_register (RegTemp      | 4                     | 32                         | 0                      | 0                     | 0                   | 0                |
| ALU0 (ALU)               | 0                     | 32                         | 0                      | 0                     | 0                   | 0                |
| ALUout_register (RegT    | 307                   | 32                         | 0                      | 0                     | 0                   | 0                |
| B_register (RegTemp      | 0                     | 130                        | 0                      | 0                     | 0                   | 0                |
| Controller0 (Controller) | 826                   | 26                         | 33                     | 16                    | 0                   | 0                |
| InstAndDataMemory0 (     | 2208                  | 8192                       | 1024                   | 512                   | 0                   | 0                |
| InstReg0 (InstReg)       | 31                    | 34                         | 0                      | 0                     | 0                   | 0                |
| MDR (RegTemp_2)          | 0                     | 32                         | 0                      | 0                     | 0                   | 0                |
| PC0 (PC)                 | 2                     | 32                         | 0                      | 0                     | 0                   | 0                |
| RegisterFile0 (Registe   | 674                   | 992                        | 256                    | 0                     | 0                   | 0                |

### 静态时序分析报告如下:



由报告可知单次计算所需要的最低延时为 5.293ns, T>100ns-94.325ns=5.675ns, 最高时钟 频率为 176.211MHz。

比较单周期和多周期处理器可知,周期处理器在硬件资源开销上略微大于单周期处理器,但是多周期处理器的最高时钟频率可比单周期处理器提高 70%。

### 五. 实验总结

次大作业中,我掌握了单周期和多周期处理器的控制信号、数据通路设计的原理和RTL级的实现方法,极大地加深了对MIPS处理器原理的理解和verilog的使用。同时,根据硬件资源占用情况和时序分析报告,深入理解了单周期与多周期在资源和性能上的设计折中。