### Portes logiques

### Christophe Viroulaud

Première - NSI

ArchMat 05

Portes logiques

Porte OR

Comment effectuer des opérations complexes avec un signal binaire?

Portes logiques

Contexte historique

> roduire un signa naire e transistor

от ombinaisons de

ensistors orte NOT OR

ombinaisons de ortes logiques

Porte NOT
Porte OR

e AND



Contexte historique



### Contexte historique



FIGURE 1-1801: Métier à tisser du lyonnais Joseph Marie Jacquard. Premier système mécanique programmable avec cartes perforées.

Portes logiques

Contexte historique

roduire un signa inaire

Première porte logiqu

transistors

Combinaisons de

ortes logiques

Porte OR

Porte OR



s'inspire de métier Jacquard



FIGURE 2 – **1834**: Machine analytique de Babbage.

#### Contexte historique

Produire un signal pinaire

Première porte logique

transistors

Combinaisons de

Combinaisons de portes logiques

Porte NOT Porte OR

Portes logiques

Contexte historique





FIGURE 3 - **1847**: Georges Boole développe une nouvelle forme de logique, à la fois symbolique et mathématique.

Portes logiques

Contexte historique

Produire un signa binaire

Le transistor Première porte logique

transistors
Porte NOT OR

ombinaisons de

Porte NOT

Porte OR

# Portes logiques Contexte historique



tube à vide ou tube électronique



FIGURE 4 - 1904: Flemming invente la diode à vide. En 1906, De Forest ajoute une troisième électrode (la grille de contrôle): naissance de la triode.

Portes logiques

Contexte historique

Produire un signa binaire

Première porte logique NOT

transistors Porte NOT OR

Combinaisons de

ortes logique Porte NOT

Porte NOT Porte OR



- 1. 30 tonnes
- 2. utilise tubes à vide



FIGURE 5 – **1945**: ENIAC (Electronic Numerical Integrator And Computer) premier calculateur entièrement électronique

### Contexte historique

Produire un signa binaire

Première porte logiq

Combinaisons o

Porte NOT OR Porte NOT AND

Combinaisons de

Porte NOT

Porte OR

### Portes logiques -Contexte historique



remplace petit à petit tubes à vide



FIGURE 6 - 1947: Invention du transistor par Bradley, Shockley et Brattain

Portes logiques

Contexte historique

Porte NOT OR

# Portes logiques Contexte historique





FIGURE 8 – **1958** : Jack Kilby invente le circuit intégré qui regroupe plusieurs transistors.

Portes logiques

Contexte historique

Produire un signa binaire

Première porte logique NOT

transistors
Porte NOT OR

Combinaisons de ortes logiques

Porte NOT

Porte OR Porte AND



- 1. 2300 transistors
- 2. 60000 opérations par seconde



FIGURE 9-1971: Les circuits intégrés remplace peu à peu les transistors. Le 4004 d'Intel est le premier microprocesseur commercialisé.

### Contexte historique

Produire un signa binaire

Le transistor

Première porte logiqu

transistors
Porte NOT OR

Combinaisons de

Porte NOT

Porte OR

-Contexte historique



1. aujourd'hui, entre 20 et 30 milliards de transistors sur CPU



FIGURE 10 - 2008: la carte graphique GT200 de Nvidia atteint 1 milliard de transistors sur un seul composant.

### Contexte historique

binaire

Le transistor

Première porte logique NOT

transistors Porte NOT OR

Combinaisons de

ortes logiq Porte NOT

Porte OR



# Sommaire

Saura de Estabasta de

2. Produire un signal binaire

2. Produire un Si

2.1 Le transistor

2.1 December 1

2.2 Première porte logique :

3. Combinaisons de transistors

4.6.11

Portes logiques

Produire un signal binaire

15 / 45

# Portes logiques —Produire un signal binaire —Le transistor —Signal binaire - le transistor



### Signal binaire - le transistor



 $\label{eq:Figure 11-Un transistor} Figure \ 11-Un \ transistor \ se \ comporte \ comme \ un \ interrupteur \\ qui laisse ou \ non \ passer \ le \ courant \ sur \ le \ principe \ du \ tout \ ou \ rien.$ 

Portes logiques

Contexte historique

Produire un signal binaire

Le transistor

Première porte logiqu

transistors

Porte NOT OR Porte NOT AND

Combinaisons de portes logiques

Porte NOT

Porte OR

### Portes logiques -Produire un signal binaire Le transistor



- ► sous tension, elle laisse passer le courant entre la broche
- sous tension basse. la broche E reste sous tension haute

# **I**E (+V) (0 ou + V)

### Broche B:

- ▶ sous tension, elle laisse passer le courant entre la broche E est la masse,
- ▶ sous tension basse, la broche E reste sous tension haute.

Portes logiques

Le transistor

# À retenir

Un transistor laisse passer en sortie un courant ou non selon un ordre en entrée. On obtient **un signal binaire**.

Portes logiques

historique

naire

Le transistor

ombinaisons d ransistors

Porte NOT OR

Porte NOT AND Combinaisons d

ortes logique

orte NOT

te OR

XOR

### Sommaire

- 2. Produire un signal binaire
- 2.1 Le transistor
- 2.2 Première porte logique : NOT

Portes logiques

Première porte logique

19 / 45

Portes logiques

-Produire un signal binaire

-Première porte logique : NOT

—Première porte logique : NOT

À retenir

Une porte logique est une fonction qui accepte un ou plusieurs bits en entrée et qui produit un bit en sorte.

Première porte logique : NOT

Première porte logique : NOT

### À retenir

Une porte logique est une fonction qui accepte un ou plusieurs bits en entrée et qui produit un bit en sortie.

Portes logiques

Contexte

Le transistor

Première porte logique :

transistors
Porte NOT OR

Combinaisons de

ortes logiques

Porte NOT Porte OR

rte AND

Un transistor permet de réaliser une opération élémentaire :

- ightharpoonup un courant en entrée ightharpoonup pas de courant en sortie,
- ightharpoonup pas de courant en entrée ightharpoonup un courant en sortie,

Portes logiques

Contexte historique

Le transistor

Première porte logique :

Combinaisons de ransistors Porte NOT OR

combinaisons de ortes logiques

Porte NOT

rte OR rte AND





NOT

NOT



22 / 45

# Portes logiques Produire un signal binaire Première porte logique : NOT



### À retenir

On construit la table de vérité de la porte logique.

| Entrée | Sortie |
|--------|--------|
| 1      | 0      |
| 0      | 1      |

Tableau 1 – Fonction NOT

ontexte

Portes logiques

historique

.e transistor

Première porte logique : NOT

transistors
Porte NOT OR

ombinaisons de ortes logiques

ortes logiques orte NOT

Porte OR

Porte AND

te XUK



### Porte NOT OR



FIGURE 12 – Deux transistors en parallèle

**Activité 1 :** Établir la table de vérité de la combinaison de deux transistors en parallèle.

Portes logiques

Contexte historique

Produire un signal pinaire Le transistor

Combinaisons de

Porte NOT OR

Combinaisons de portes logiques

Porte NOT Porte OR

Porte AND



| E1 | E2 | S |
|----|----|---|
| 0  | 0  | 1 |
| 0  | 1  | 1 |
| 1  | 0  | 1 |
| 1  | 1  | 0 |

Tableau 2 – Fonction NOT OR (NOR)

Portes logiques

Porte NOT OR





# Sommaire

- 2. Produire un signal binaire
- 3. Combinaisons de transistors
- 3.1 Porte NOT OR
- 3.2 Porte NOT AND
- 3.2 PORTE NOT ANI

ID PR

Porte NOT AND

### Porte NOT AND



FIGURE 13 – Deux transistors en série

Portes logiques

Contexte historique

binaire
Le transistor

Première porte logique NOT

transistors
Porte NOT OR

Porte NOT AND

Combinaisons de portes logiques

Porte NOT

Porte OR



| E1 | E2 | S |
|----|----|---|
| 0  | 0  | 1 |
| 0  | 1  | 1 |
| 1  | 0  | 1 |
| 1  | 1  | 0 |

Tableau 3 – Fonction NOT AND (NAND)

Portes logiques

Contexte historique

Produire un pinaire

> emière porte logique DT

ansistors orte NOT OR

Porte NOT OR
Porte NOT AND

Combinaisons d

rtes logiques

rte NOT

Porte OR

te AND

### NAND





# Sommaire

- 4. Combinaisons de portes logiques
- 4.1 Porte NOT
- 4.2 Porte OR
- 4.3 Porte AND

Porte NOT OR

Combinaisons de portes logiques

Portes logiques

32 / 45

### Porte NOT

## À retenir

En combinant plusieurs blocs élémentaires, on peut construire d'autres portes logiques.

Il est possible de fabriquer une porte NOT en reliant les 2 entrées d'une porte NAND.



FIGURE 14 – Reconstruire une porte NOT

Portes logiques

Contexte historique

oinaire

Le transistor

IOT

Porte NOT OR

Combinaisons de

portes logiques

Porte NOT

Porte OR



# Sommaire

- 4. Combinaisons de portes logiques
- 4.1 Porte NOT
- 4.2 Porte OR
- 4.4 Porte XOR
- 4.3 Porte AND

- Porte OR

### Porte OR



FIGURE 15 – Combinaisons de portes NAND : porte OR

**Activité 2 :** Construire la table de vérité de la porte OR.

Portes logiques

Contexte historique

binaire Le transistor

Combinaisons d

Porte NOT OR
Porte NOT AND

Combinaisons de portes logiques

rte NOT

Porte OR



| Α | В | out |
|---|---|-----|
| 0 | 0 | 0   |
| 0 | 1 | 1   |
| 1 | 0 | 1   |
| 1 | 1 | 1   |

Tableau 4 – Fonction OR

Portes logiques

Contexte historique

naire e transistor

emière porte logique : OT

ansistors orte NOT OR orte NOT AND

ombinaisons de ortes logiques

te NOT

Porte OR

te AND te XOR





OR





# Sommaire

- 4. Combinaisons de portes logiques

4.4 Porte XOR

- 4.1 Porte NOT
- 4.2 Porte OR
- 4.3 Porte AND

- Porte AND

### Porte AND



FIGURE 16 – Combinaisons de portes NOR : porte AND

**Activité 3 :** Construire la table de vérité de la porte AND.

Portes logiques

Contexte historique

binaire Le transistor

Combinaisons transistors

Porte NOT OR Porte NOT AND

Combinaisons de portes logiques

Porte NOT Porte OR

Porte OR
Porte AND



| Α | В | out |
|---|---|-----|
| 0 | 0 | 0   |
| 0 | 1 | 0   |
| 1 | 0 | 0   |
| 1 | 1 | 1   |

Tableau 5 – Fonction AND

Portes logiques

Contexte historique

binaire Le transistor

Combinaisons de ransistors

ombinaisons de

ombinaisons de ortes logiques

Porte NOT Porte OR

Porte OR Porte AND

te XOR



AND





# Sommaire

- 4. Combinaisons de portes logiques
- 4.1 Porte NOT
- 4.2 Porte OR

4.4 Porte XOR

- 4.3 Porte AND

Portes logiques

Porte XOR

42 / 45

Porte XOR

### Porte XOR

# À retenir

Le **ou exclusif** donne un résultat 1 quand une des deux entrées seulement est à 1.

Activité 4 : Construire la table de vérité du ou exclusif.

Portes logiques

Contexte

binaire Le transistor

Combinaisons de

Porte NOT OR Porte NOT AND

combinaisons de ortes logiques

rte OR



| Α | В | out |
|---|---|-----|
| 0 | 0 | 0   |
| 0 | 1 | 1   |
| 1 | 0 | 1   |
| 1 | 1 | 0   |

Tableau 6 – Fonction XOR

Portes logiques

Porte OR

Porte XOR

44 / 45







Symbole américain



Symbole européen

Porte XOR