# FSL91030(M)芯片

SoC 使用说明书

手册版本: V1.0

武汉飞思灵微电子技术有限公司 2022 年 12 月

## 目 录

| 1 | 功能   | 既述                |                | 1  |
|---|------|-------------------|----------------|----|
|   | 1.1  | 功能框               | 图              | 1  |
|   | 1.2  | 总线特               | 性              | 6  |
| 2 | RISC | V 处理              | 器核心简介          | 7  |
| 3 | 存储   | 资源                |                | 9  |
|   | 3.1  | 片上存               | 储资源            | 9  |
|   | 3.2  | 片外 FI             | ash 存储资源       | 9  |
|   | 3.3  | 片上 S              | RAM 列表         | 10 |
|   |      | 3.3.1             | ICache         | 10 |
|   |      | 3.3.2             | Dcache         | 10 |
|   |      | 3.3.3             | ILM            | 11 |
|   |      | 3.3.4             | DLM            | 12 |
| 4 | 地址绘  | 分配                |                | 13 |
| 5 | 上电流  | <b></b>           | J              | 14 |
| 6 | 复位统  | 处理                |                | 15 |
| 7 | 顶层   | 引脚表               |                | 16 |
| 8 | 中断统  | 处理                |                | 18 |
|   | 8.1  | IRQC <sup>1</sup> | 中断管理           | 18 |
|   | 8.2  | NMI 中             | 断管理            | 18 |
| 9 | 外设:  | 介绍                |                | 19 |
|   | 9.1  | GPIO.             |                | 19 |
|   |      | 9.1.1             | GPIO 功能描述      | 19 |
|   |      | 9.1.2             | 端口操作描述         | 19 |
|   |      | 9.1.3             | GPIO 中断请求      | 20 |
|   |      | 9.1.4             | 硬件 I/O 功能(IOF) | 20 |
|   |      | 9.1.5             | 输出反转           | 20 |

| 9.1.6  | 存储器映射         | 20  |
|--------|---------------|-----|
| 9.1.7  | IVAL          | 21  |
| 9.1.8  | IEN           | 21  |
| 9.1.9  | OEN           | 22  |
| 9.1.10 | OVAL          | 22  |
| 9.1.11 | PUE           | 22  |
| 9.1.12 | DS            | 22  |
| 9.1.13 | PDE           | 23  |
| 9.1.14 | OPEN DRAIN    | 23  |
| 9.1.15 | PUP           | 23  |
| 9.1.16 | RISE_IE       | 23  |
| 9.1.17 | RISE_IP       | 24  |
| 9.1.18 | FALL_IE       | 24  |
| 9.1.19 | FALL_IP       | 24  |
| 9.1.20 | HIGH_IE       | .24 |
| 9.1.21 | HIGH_IP       | .25 |
| 9.1.22 | LOW_IP        | 25  |
| 9.1.23 | IOF_EN        | 25  |
| 9.1.24 | IOF_SEL0      | .25 |
| 9.1.25 | LOW_IE        | 26  |
| 9.1.26 | IOF_SEL1      | 26  |
| 9.1.27 | EVENT_RISE_EN | 26  |
| 9.1.28 | EVENT_FALL_EN | 26  |
| 9.1.29 | OUT_XOR       | .27 |
| 9.1.30 | SW_FILTER_EN  | 27  |
| QSPI   |               | .27 |
| 9.2.1  | 寄存器描述         | .28 |
| 9.2.2  | SPI_SCKDIV    | .28 |
|        | SPI_SCKMODE   |     |
|        |               |     |

9.2

| 9.2.4  | SPI_CSID2                                                                                                                                                                                                                                                    | 9               |
|--------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------|
| 9.2.5  | SPI_CSDEF2                                                                                                                                                                                                                                                   | 9               |
| 9.2.6  | SPI_CSMODE2                                                                                                                                                                                                                                                  | 9               |
| 9.2.7  | SPI_DELAY03                                                                                                                                                                                                                                                  | 0               |
| 9.2.8  | SPI_DELAY13                                                                                                                                                                                                                                                  | 0               |
| 9.2.9  | SPI_FMT3                                                                                                                                                                                                                                                     | 0               |
| 9.2.10 | SPI_STATUS3                                                                                                                                                                                                                                                  | 1               |
| 9.2.11 | SPI_TXDATA3                                                                                                                                                                                                                                                  | 1               |
| 9.2.12 | SPI_RXDATA3                                                                                                                                                                                                                                                  | 1               |
| 9.2.13 | SPI_FCTRL3                                                                                                                                                                                                                                                   | 2               |
| 9.2.14 | SPI_FFMT3                                                                                                                                                                                                                                                    | 2               |
| 9.2.15 | SPI_FFMT13                                                                                                                                                                                                                                                   | 2               |
| 9.2.16 | SPI_RXEDGE3                                                                                                                                                                                                                                                  | 3               |
| 9.2.17 | SPI_TXMARK3                                                                                                                                                                                                                                                  | 3               |
| 9.2.18 | SPI_RXMARK3                                                                                                                                                                                                                                                  | 3               |
| 9.2.19 | SPI_IE3                                                                                                                                                                                                                                                      | 3               |
| 9.2.20 | SPI_IP3                                                                                                                                                                                                                                                      | 4               |
| UART.  | 3                                                                                                                                                                                                                                                            | 4               |
| 9.3.1  | UART 特性                                                                                                                                                                                                                                                      | 4               |
| 9.3.2  | UART 中断请求                                                                                                                                                                                                                                                    | 5               |
| 9.3.3  | 存储器映射3                                                                                                                                                                                                                                                       | 5               |
| 9.3.4  | UART_TXDATA3                                                                                                                                                                                                                                                 | 6               |
| 9.3.5  | UART_RXDATA3                                                                                                                                                                                                                                                 | 6               |
| 9.3.6  | UART_TXCTRL3                                                                                                                                                                                                                                                 | 6               |
| 9.3.7  | UART_RXCTRL3                                                                                                                                                                                                                                                 | 6               |
| 9.3.8  | UART_IE3                                                                                                                                                                                                                                                     | 7               |
| 9.3.9  | UART_IP3                                                                                                                                                                                                                                                     | 7               |
| 9.3.10 | UART_DIV3                                                                                                                                                                                                                                                    | 7               |
| 9.3.11 | UART_STATUS3                                                                                                                                                                                                                                                 | 7               |
|        | 9.2.5<br>9.2.6<br>9.2.7<br>9.2.8<br>9.2.9<br>9.2.10<br>9.2.11<br>9.2.12<br>9.2.13<br>9.2.14<br>9.2.15<br>9.2.16<br>9.2.17<br>9.2.18<br>9.2.19<br>9.2.20<br>UART 1<br>9.3.1<br>9.3.2<br>9.3.3<br>9.3.4<br>9.3.5<br>9.3.6<br>9.3.7<br>9.3.8<br>9.3.9<br>9.3.10 | 9.2.5 SPI_CSDEF |

|    |     | 9.3.12 | UART_SETUP       | .38 |  |
|----|-----|--------|------------------|-----|--|
|    |     | 9.3.13 | UART_ERROR       | .38 |  |
|    |     | 9.3.14 | UART_IRQ_EN      | .39 |  |
|    | 9.4 | DMA    |                  | .39 |  |
|    |     | 9.4.1  | 功能简介             | 39  |  |
|    |     | 9.4.2  | 寄存器映射            | .39 |  |
|    |     | 9.4.3  | DMA_CFG_MSRCADDR | .40 |  |
|    |     | 9.4.4  | DMA_CFG_MDSTADDR | 40  |  |
|    |     | 9.4.5  | DMA_CFG_MCTRL    | 40  |  |
|    |     | 9.4.6  | DMA_CFG_RPT      | .42 |  |
|    |     | 9.4.7  | DMA_CFG_MSIZE    | .42 |  |
|    |     | 9.4.8  | DMA_CHX_IRQ_EN   | .42 |  |
|    |     | 9.4.9  | DMA_CHX_IRQ_STAT | 43  |  |
|    |     | 9.4.10 | DMA_CHX_IRQ_CLR  | .43 |  |
|    |     | 9.4.11 | 访问 switch 寄存器    | 43  |  |
|    | 9.5 | I2C    |                  | .44 |  |
|    |     | 9.5.1  | I2C_PRERIo       | .44 |  |
|    |     | 9.5.2  | I2C_PRERhi       | .44 |  |
|    |     | 9.5.3  | I2C_CTR          | 45  |  |
|    |     | 9.5.4  | I2C_TXR          | .45 |  |
|    |     | 9.5.5  | I2C_RXR          | 45  |  |
|    |     | 9.5.6  | I2C_CR           | 45  |  |
|    |     | 9.5.7  | I2C_SR           |     |  |
|    |     | 9.5.8  | I2C_TRISE        |     |  |
|    |     | 9.5.9  | I2C_FLTER        | 46  |  |
| 10 | 修订信 | ·信息48  |                  |     |  |

## 1 功能概述

FSL91030M 芯片的 SoC 功能概述如下:

- ▶ 使用 Nuclei 内核,基于 RISC-V 架构的 64 位精简指令集。
- ➤ 配备片上 SRAM 作为 LM:
  - ◆ 64KB 紧耦合指令存储器
  - ◆ 64KB 紧耦合数据存储器
- ▶ 配备自定义的 SoC 总线。
- ▶ 配备多种外设 IP
  - ◆ 2路异步串行收发接口
  - ◆ 一路 I2C 接口
  - ◆ 通用 GPIO: 支持 24 路通用输入输出。
  - ◆ 专用复位:
    - ✓ 1 个 System 复位接口;
    - ✓ 1 个 POR 复位接口;
  - ◆ QSPI Flash 接口
    - ✓ 支持通过 XIP 方式进行 SPI FLASH 启动

## 1.1 功能框图

FSL91030M 芯片的 SoC 的框图如图 1-1 所示。图中除了 RSIC V 内核和总线之外,还包含相关外设 IP。有关各外设的详细介绍,请参见第 9 章。



图 1-1 SoC 框图

SoC 的时钟如图 1-2 所示。



图 1-2 SoC 时钟

采用的分频单元如图 1-3 所示。



图 1-3 采用的分频单元

SoC 的复位如图 1-4 所示。



图 1-4 SoC 复位

#### 1.2 总线特性

FSL91030M 芯片的 SoC 定义了一种自定义总线协议 ICB(Internal Chip Bus)。ICB 总线的初衷是为了能够尽可能地结合 AXI 总线和 AHB 总线的优点,兼具高速性和易用性,它具有如下特性:

- ▶ 相比 AXI 和 AHB 而言, ICB 的协议控制更加简单,仅有两个独立的通道,如图 1-5 所示,读和写操作共用地址通道,共用结果返回通道。
- ▶ 与 AXI 总线一样采用分离的地址和数据阶段。
- ▶ 与 AXI 总线一样采用地址区间寻址,支持任意的主从数目,譬如一主一从,一主多从,多主一从, 多主多从等拓扑结构。
- ▶ 与 AHB 总线一样每个读或者写操作都会在地址通道上产生地址,而非像 AXI 中只产生起始地址。
- ➤ 与 AXI 总线一样支持地址非对齐的数据访问,使用字节掩码(Write Mask)来控制部分写操作。
- ▶ 与 AXI 总线一样支持多个滞外交易(Multiple Oustanding Transaction)。
- ▶ 与 AHB 总线一样不支持乱序返回乱序完成。反馈通道必须按顺序返回结果。
- ▶ 与 AXI 总线一样非常容易添加流水线级数以获得高频的时序。
- ▶ 协议非常简单,易于桥接转换成其他总线类型,譬如 AXI, AHB, APB 或者 TileLink 等总线。



图 1-5 ICB 总线示意图

## 2 RISC V 处理器核心简介

RISC V 内核的特性列表如下:

- ➤ CPU 内核 (CPU Core)
  - ◆ 6级变长流水线架构,采用一流的处理器架构设计,实现业界一流的能效比与综合成本。
  - ◆ 支持动态分支预测。
  - ◇ 可配置的指令预取单元,能够按顺序预取两条指令,从而隐藏指令的访存延迟。
  - ◆ 支持机器模式(Machine Mode)、可配置的监督模式(Supervisor Mode)和可配置的用户模式(User Mode)。
  - ◆ 支持非对齐访问存储器。
  - ◆ 两级异常嵌套恢复。
  - ◆ 支持硬件单周期乘法器。
  - ◆ 支持硬件多周期除法器。
- ▶ 支持指令集架构(ISA, Instruction Set Architecture)

处理器核支持64位的RISC-V指令集架构,支持RV64I/M/A/C

等指令子集的配置组合。其中 IMAC 为固定支持的指令子集组合。

#### ▶ 总线接口

- ◆ 支持 64 比特宽的标准 AXI 系统总线接口,用于访问外部指令和数据。
- ◆ 支持 64 比特宽的指令局部存储器(Instruction Local Memory, ILM)总线接口(支持 SRAM 接口协议),用于连接私有的指令局部存储器。
- ◆ 支持 64 比特宽的数据局部存储器(Data Local Memory, DLM)总线接口(支持 SRAM 接口协议),用于连接私有的数据局部存储器。
- ◆ 支持 64 比特宽的私有设备总线(Private Peripheral Interface, PPI),支持标准的 APB 接口协议,用于连接私有的外设。
- ▶ 支持调试功能
  - ◆ 支持标准的四线 JTAG 接口。

- ◆ 支持 RISC-V 调试标准。
- ◆ 支持可配置数目的硬件断点(Hardware Breakpoints)。
- ◆ 支持可配置的调试器连接超时功能。
- ◆ 支持成熟的交互式调试工具。
- ▶ 支持低功耗管理
  - ◆ 支持 WFI(Wait For Interrupt)与 WFE(Wait For Event)进入休眠模式。
  - ◆ 支持两级休眠模式:浅度休眠与深度休眠。
- ▶ 支持增强的内核中断控制器(Enhanced Core Level Interrupt Controller, ECLIC)
  - ◆ 支持 RISC-V 标准定义的的软件中断、计时器中断和外部中断。
  - ◆ 支持可配置数目的外部中断。
  - ◆ 支持可配置数目的中断级别和优先级,支持软件动态可编程修改中断级别和中断优先级的数值。
  - ◆ 支持基于中断级别的中断嵌套。
  - ◆ 支持快速向量中断处理机制。
  - ◇ 支持快速中断咬尾机制。
- ➤ 支持 NMI(Non-Maskable Interrupt)。

## 3 存储资源

如图 1-1 中所示, FSL91030M 芯片的 SoC 中的存储器资源分为片上存储资源和片外 Flash 存储资源,本章节将分别予以介绍。

## 3.1 片上存储资源

FSL91030M 芯片的 SoC 的片上存储资源主要有 ILM, DLM 和系统 RAM。

- ▶ ILM 为处理器内核的指令存储器,其特性如下:
  - ◆ 大小 64KB。
  - ◆ 可配置的地址区间(默认起始地址为 0x8000\_0000), 见第 4 章中 SoC 的完整地址分配。
  - ◆ 在此配套 SoC 中,ILM SRAM 虽然主要用于存放指令,但是其地址区间也可以被用来存放数据。处理器核可以通过 SoC 的系统存储总线访问到 ILM。
- ▶ DLM 为处理器内核的数据存储器, 其特性如下:
  - ♦ 大小 64KB。
  - ◆ 可配置的地址区间(默认起始地址为 0x8001 0000), 见第 4 章中 SoC 的完整地址分配。
  - ◆ 在此配套 SoC 中,DLM SRAM 虽然主要用于存放数据,但是其地址区间也可以被用来存放 指令。处理器核可以通过 SoC 的系统存储总线访问到 DLM。
- ➤ 系统 DDR RAM 为 SOC 总线空间的数据存储器, 其特性如下:
  - ◆ 大小 256MB。
  - ◆ 可配置的地址区间(默认起始地址为 0x4000\_0000), 见第 4 章中 SoC 的完整地址分配。
  - ◆ 在此配套 SoC 中,DLM SRAM 虽然主要用于存放数据,但是其地址区间也可以被用来存放 指令。处理器核可以通过 SoC 的系统存储总线访问到 DLM。

## 3.2 片外 Flash 存储资源

FSL91030M 芯片的 SoC 片外存储资源主要为 Flash 存储器,其要点如下:

- ▶ 外部 Flash 可以利用其 XiP (Execution in Place)模式,通过 QSPIO 被映射为一片只读的地址区间,地址区间为 0x2000\_0000 ~ 0x2FFF\_FFFF。
- ▶ 用户可以通过调试器将开发的程序烧写在 Flash 中,然后利用 Flash 的 XiP 模式,程序可以直接 从 Flash 中被执行。

## 3.3 片上 SRAM 列表

#### 3.3.1 ICache

Tag Single Port SRAM: 8块

宽度: 54

深度: 128

有效 Write-Mask: 1 bit

Data Single Port SRAM: 8块

宽度: 64

深度: 512

有效 Write-Mask: 18bit

| Name               | Direction | Width | Description                                        |
|--------------------|-----------|-------|----------------------------------------------------|
| icache_tag0_cs     | 0         | 1     | CS signal of Tag RAM0.                             |
| icache_tag0_we     | 0         | 1     | Write enable of Tag RAM0                           |
| icache_tag0_addr   | 0         | 7     | Address of Tag RAM0                                |
| icache_tag0_wdata  | 0         | 54    | Write data of Tag RAM0                             |
| icache_tag0_rdata  | I         | 54    | Read data of Tag RAM0                              |
| clk_icache_tag0    | 0         | 1     | Tag RAM0's CLK signal                              |
| icache_data0_cs    | 0         | 1     | CS signal of Data RAM0.                            |
| icache_data0_wem   | 0         | 8     | Write enable of Data RAM0, support the byte enable |
| icache_data0_addr  | 0         | 9     | Address of Data RAM0                               |
| icache_data0_wdata | 0         | 64    | Write data of Data RAM0.                           |
| icache_data0_rdata | I         | 64    | Read data of Data RAM0.                            |
| clk_icache_data0   | 0         | 1     | Data RAM0's CLK signal                             |

#### 3.3.2 Dcache

Tag Single Port SRAM: 2块

宽度: 23

深度: 128

有效 Write-Mask: 1bit

Data Single Port SRAM: 4块

宽度: 32

深度: 512

有效 Write-Mask: 4 bit

| Name                | Direction | Width | Description                                        |
|---------------------|-----------|-------|----------------------------------------------------|
| dcache_w0_tram_cs   | 0         | 1     | CS signal of Tag RAM0.                             |
| dcache_w0_tram_we   | 0         | 1     | Write enable of Tag RAM0                           |
| dcache_w0_tram_addr | 0         | 10    | Address of Tag RAM0                                |
| dcache_w0_tram_din  | 0         | 20    | Write data of Tag RAM0                             |
| dcache_w0_tram_dout | I         | 20    | Read data of Tag RAM0                              |
| clk_dcache_w0_tram  | 0         | 1     | Tag RAM0's CLK signal                              |
| dcache_dram_b0_cs   | 0         | 1     | CS signal of Data RAM0.                            |
| dcache_dram_b0_wem  | 0         | 4     | Write enable of Data RAM0, support the byte enable |
| dcache_dram_b0_addr | 0         | 12    | Address of Data RAM0                               |
| dcache_dram_b0_din  | 0         | 32    | Write data of Data RAM0.                           |
| dcache_dram_b0_dout | I         | 32    | Read data of Data RAM0.                            |
| clk_dcache_dram_b0  | 0         | 1     | Data RAM0's CLK signal                             |

#### 3.3.3 ILM

ILM Single Port SRAM: 1块

宽度: 64

深度: 64KB

有效 Write-Mask: 8bit

| Name          | Direction | Width | Description                                     |
|---------------|-----------|-------|-------------------------------------------------|
| iram_ram_cs   | 0         | 1     | CS signal of Data RAM.                          |
| iram_ram_wem  | 0         | 8     | Write mask of Data RAM, support the byte enable |
| iram_ram_we   | 0         | 1     | Write enable of Data RAM                        |
| iram_ram_addr | 0         | 13    | Address of Data RAM                             |
| iram_ram_din  | 0         | 64    | Write data of Data RAM                          |
| iram_ram_dout | I         | 64    | Read data of Data RAM                           |
| iram_ram_clk  | 0         | 1     | Data RAM's CLK signal                           |

## 3.3.4 DLM

DLM Single Port SRAM: 2块

宽度: 32

深度: 共计 64KB

有效 Write-Mask: 4 bit

| Name          | Direction | Width | Description                                     |
|---------------|-----------|-------|-------------------------------------------------|
| dram_ram_cs   | 0         | 1     | CS signal of Data RAM.                          |
| dram_ram_wem  | 0         | 4     | Write mask of Data RAM, support the byte enable |
| dram_ram_we   | 0         | 1     | Write enable of Data RAM                        |
| dram_ram_addr | 0         | 13    | Address of Data RAM                             |
| dram_ram_din  | 0         | 32    | Write data of Data RAM                          |
| dram_ram_dout | I         | 32    | Read data of Data RAM                           |
| dram_ram_clk  | 0         | 1     | Data RAM's CLK signal                           |

## 4 地址分配

FSL91030M 芯片的 SoC 总线地址分配如表 4-1 所示。

表 4-1 SoC 地址分配表

| 总线分组       | 组件                | 地址区间                              | 描述                                           |
|------------|-------------------|-----------------------------------|----------------------------------------------|
|            | DEBUG             | 0x0000_0000 ~<br>0x0000_0FFF      | 注意:调试模块(Debug Module)主要供调试器使用,普通软件程序不应该使用此区间 |
| Core 内部私有  | ECLIC             | $0$ x0C00_0000 $\sim$ 0x0C00_FFFF | ECLIC 中断管理单元地址空间                             |
|            | PLIC              | 0x0800_0000 $\sim$ 0x0800_FFFF    | PLIC 中断管理单元地址空间                              |
| 系统存储       | ILM               | 0x8000_0000 ~<br>0x8000_FFFF      | ILM 地址区间,区间大小取决于 ILM 配置的大小。                  |
| (MEM)接口    | DLM               | 0x8001_0000 ~<br>0x8001_FFFF      | DLM 地址区间,区间大小取决于 ILM 配置的大小。                  |
|            | GPIO              | 0x1001_1000 ~<br>0x1001_1FFF      | GPIO 模块寄存器地址区间                               |
|            | UART 0            | 0x1001_3000 ~<br>0x1001_3FFF      | 第一个 UART 模块寄存器地址区间                           |
|            | UART 1            | 0x1001_2000 ~<br>0x1001_2FFF      | 第二个 UART 模块寄存器地址区间                           |
|            | I2C               | 0x1001_8000 ~<br>0x1001_8FFF      | I2C 模块寄存器地址区间                                |
| 系统外设       | QSPI              | 0x1001_4000 ~<br>0x1001_4FFF      | XPI QSPI 模块寄存器地址区间                           |
|            | QSPI0             | 0x1001_6000 ~<br>0x1001_6FFF      | QSPI0 模块寄存器地址区间                              |
|            | DMA               | 0x1001_7000 ~<br>0x1001_7FFF      | DMA 模块寄存器地址区间                                |
|            |                   | 0x2000_0000 ~<br>0x2FFF_FFFF      | QSPI 处于 Flash XiP 模式时将外部 Flash 映射的只读地址区间。    |
|            | SwitchHStab<br>le | 0x5000_0000 ~<br>0x5FFF_FFFF      | table DMA 访问 switch 寄存器时的地址区间                |
| 外部 AXI 接口地 | DDR CFG           | 0x1001_9000~<br>0x1001_9FFF       | Ddr 配置寄存器地址区间                                |
| 址空间        | Local Bus         | 0x6000_0000 ~<br>0x6FFF_FFFF      | 直接访问 switch 寄存器时的地址区间                        |
|            | DDR RAM           | 0x4000_0000 ~<br>0x4FFF_FFFF      | DDR RAM 地址区间,区间大小取决于 DDR RAM 配置的大小。          |
| 其他地址区间     |                   | 表中未使用到的地址                         | 区间,均为写忽略,读返回0                                |

## 5 上电流程控制

FSL91030M 芯片的 SoC 中处理器核上电复位之后,可更具 reset\_vector 输入选择不同的地址进行执行程序。通常可从可设置为如下的地址:

- ▶ 从外部 Flash 开始执行
  - ◆ 由于映射的外部 Flash (Off-Chip QSPI0 Flash Read) 的地址区间位于 0x2000\_0000 ~ 0x2FFF\_FFFF,因此如果从外部 Flash 开始执行,则 RISC-V 处理器核的 PC 复位值为 0x20000000。
  - ◆ 用户可以通过调试器将开发的程序烧写在 Flash 中,利用 Flash 的 XiP 模式,程序可以直接 从 Flash 中被执行。
- ▶ 从 DDR 地址开始执行 。
  - ◆ 用户可以通过调试器将开发的程序烧写在 DDR 中,程序可以直接从 DDR 中执行。

## 6 复位处理

FSL91030M 芯片的 SoC 中有 2 个复位域, 其中包括:

- 1. PoR 复位域: Debug 模块和 JTAG DMI 模块
- 2. 系统复位域:包括除了 PoR 复位域以外的系统其他模块

SoC 的复位有以下几个来源。

(1) 来自 POR (Power-On-Reset) nPOR\_RST 芯片引脚。

在芯片上电后,片外的 POR 在电压达到稳定阈值之前一直输出复位信号,保证芯片能够被正确地自动上电复位。此复位源可作用于 POR 和系统复位域。

(2) 来自芯片引脚 nSYS\_RST。

nSYS\_RST 引脚可以用于外部复位。此复位源仅仅作用于系统复位域。

(3)来自 Core 的 Reset,其中包含 Debug Module 触发的 Reset。此复位源仅仅作用于系统复位域。 上述全局复位来源中的任何一种驱动都可以触发系统复位。

## 7 顶层引脚表

FSL91030M 芯片的 SoC 的顶层引脚如表 7-1 所示。

表 7-1 顶层引脚表

|        | 名称            | 功能               | 辅助功能 1 | 辅助功能 2 |
|--------|---------------|------------------|--------|--------|
| 时钟     | syst_clk      | 系统时钟输入           |        |        |
| 时钟     | rtc_clk       | RTC 时钟输入         |        |        |
| 系统     | nPOR_RST      | 系统上电复位信号输入       |        |        |
| 系统     | nSYS_RST      | 系统正常运行复位信号输入     |        |        |
| 系统     | JTAG_TCK      | JTAG 调试口         |        |        |
| 系统     | JTAG_TDI      | - 7.11           |        |        |
| 系统     | JTAG_TDO      |                  |        |        |
| 系统     | JTAG TMS      |                  |        |        |
| 系统     | ext_nmi       | NMI 输入           |        |        |
| 系统     | Test_mode     | DFT test mode    |        |        |
| 2196   | qspi_d0       | 21 1 1001 111000 |        |        |
|        | qspi_d1       |                  |        |        |
|        | qspi_d2       |                  |        |        |
| QSPI   | qspi_d3       |                  |        |        |
|        | qspi_sck      |                  |        |        |
|        | qspi_cs       |                  |        |        |
|        | qspi0_d0      |                  |        |        |
|        | qspi0_d1      |                  |        |        |
|        | qspi0_d2      |                  |        |        |
| QSPI0  | qspi0_d3      |                  |        |        |
|        | qspi0_sck     |                  |        |        |
|        | qspi0_cs      |                  |        |        |
| 100    | sda           |                  |        |        |
| I2C    | scl           |                  |        |        |
| LIADTO | rx            |                  |        |        |
| UART0  | tx            |                  |        |        |
| UART1  | rx            |                  |        |        |
| UAKTI  | tx            |                  |        |        |
| DDR    | DDR interface |                  |        |        |
|        | ddr_init_done |                  |        |        |
| GPIO   | GPIO0         | GPIO0            |        |        |
| GPIO   | GPIO1         | GPIO1            |        |        |
| GPIO   | GPIO2         | GPIO2            |        |        |
| GPIO   | GPIO3         | GPIO3            |        |        |
| GPIO   | GPIO4         | GPIO4            |        |        |
| GPIO   | GPIO5         | GPIO5            |        |        |
| GPIO   | GPIO6         | GPIO6            |        |        |
| GPIO   | GPIO7         | GPIO7            |        |        |
| GPIO   | GPIO8         | GPIO8            |        |        |
| GPIO   | GPIO9         | GPIO9            |        |        |
| GPIO   | GPIO10        | GPIO10           |        |        |

| GPIO | GPIO11 | GPIO11 |  |
|------|--------|--------|--|
| GPIO | GPIO12 | GPIO12 |  |
| GPIO | GPIO13 | GPIO13 |  |
| GPIO | GPIO14 | GPIO14 |  |
| GPIO | GPIO15 | GPIO15 |  |
| GPIO | GPIO16 | GPIO16 |  |
| GPIO | GPIO17 | GPIO17 |  |
| GPIO | GPIO18 | GPIO18 |  |
| GPIO | GPIO19 | GPIO19 |  |
| GPIO | GPIO20 | GPIO20 |  |
| GPIO | GPIO21 | GPIO21 |  |
| GPIO | GPIO22 | GPIO22 |  |
| GPIO | GPIO23 | GPIO23 |  |

## 8 中断处理

本章将对中断模块进行介绍。

## 8.1 IRQC 中断管理

IRQC 可以支持多个外部中断源,在具体的 SoC 中连接的中断源个数可能不一样。IRQC 在此 SoC 中连接了 GPIO 中断和其他外设中断作为外部中断源,其中断分配如表 8-1 所示。

表 8-1 IRQC 中断管理

| IRQC 中断源编号 | 当前新版本          |
|------------|----------------|
| 19         | gpio_0~23      |
| 20         | uart0          |
| 21         | uart1          |
| 22         | I2C            |
| 23         | QSPI           |
| 24         | QSPI0          |
| 25         | udma           |
| 26         | Watch dog      |
| 27         | Switch         |
| 28         | Pkt_dma_tx_end |
| 29         | Pkt_dma_rx_end |
| 30         | Pkt_dma_rx_req |
| 31         | ddr            |
| 32         | Axi_cp_intr    |
| 33         | Dp2reg_intr    |

## 8.2 NMI 中断管理

NMI 中断在本 SoC 的外部端口上。

## 9 外设介绍

本章将对挂载在 SoC 的私有设备总线上的外设模块进行介绍。

#### 9.1 **GPIO**



图 9-1 GPIO 数据流

#### 9.1.1 GPIO 功能描述

GPIO 全称为 General Purpose I/O, 其要点如下:

- ➤ GPIO 用于提供一组 I/O 的通用输入输出接口。每个 I/O 可用被软件配置为输入或者输出,如果是输出可以设置具体的输出值。
- ▶ 每个 GPIO 的 I/O 均作为一个中断源连接到 IRQC 的中断源接口上。
- ➤ 每个 I/O 还可以被配置为 IOF (Hardware I/O Functions),也就是将 I/O 供 SoC 内部的其他模块 复用。
- ▶ 譬如 SPI, UART 等等。GPIO 被 SoC 内部模块的复用分配如图 9-1 所示,其中每个 I/O 均可以供两个内部模块复用,软件可以通过配置每个 I/O 使其选择 IOF0 或者 IOF1 来选择信号来源。

FSL91030M 芯片的 SoC GPIO 引脚是 SoC 与外界连接的主要通用接口。

#### 9.1.2 端口操作描述

GPIO 都端口的每位可以有软件分别配置成多种模式:

▶ 输入上拉

- ▶ 输入下拉
- ▶ 开漏输出
- ▶ 推挽式输出
- ▶ 驱动强度输出

#### 9.1.3 GPIO 中断请求

每个 GPIO 位可以产生一个中断位。中断可以由上升沿或下降沿驱动,也可以由电平值驱动,并且每个中断可以单独使能。

输入在被中断逻辑采样之前已同步,因此输入脉冲宽度必须足够长才能被同步逻辑检测到。

要启用中断,请将 rise\_ie 和/或 fall\_ie 中的相应位设置为 1。如果将 rise\_ip 或 fall\_ip 中的相应位设置为 1,则中断引脚将升高。

表 9-1 GPIO 中断请求

| Interrupt Source       | Interrupt Flag | Interrupt Control bit |
|------------------------|----------------|-----------------------|
| rising edge from GPIO  | RISE_IP        | RISE_IE               |
| falling edge from GPIO | FALL_IP        | FALL_IE               |
| high level from GPIO   | HIGH_IP        | HIGH_IE               |
| low level from GPIO    | LOW_IP         | LOW_IE                |

#### 9.1.4 硬件 I/O 功能(IOF)

每个 GPIO 引脚可通过 IOF\_EN 寄存器实现最多 2 个 HW 驱动功能(IOF)使能。 通过 IOF\_SEL0 和 IOF SEL1 寄存器选择使用哪种 IOF。

当将引脚设置为执行 IOF 时,可能无法使用软件寄存器 IEN,OEN,OVAL,PUE,DS,PDE,OD,PUP 来直接控制引脚。而可以通过硬件驱动 IOF 来控制引脚。哪些功能由 IOF 控制,哪些功能由软件寄存器控制,在每个 IOF 的基础上固定在硬件中。如果使用 IOF\_EN [x]配置的 pin [x]没有 iof\_en,则该引脚将恢复为完全软件控制。

#### 9.1.5 输出反转

当配置为输出(由 SW 或 IOF 控制)时,可写 SW 的异或寄存器与输出组合以对其进行反相。

#### 9.1.6 存储器映射

GPIO 寄存器的存储器映射如下表所示。GPIO 存储器映射为要求自然对其的 32 位存储器访问。

表 9-2 GPIO 存储器地址映射寄存器列表

| Register Offset Register Name | Description |
|-------------------------------|-------------|
|-------------------------------|-------------|

| 0x00 | IVAL          | Pin 的值               |
|------|---------------|----------------------|
| 0x04 | IEN           | Pin 的输入使能            |
| 0x08 | OEN           | Pin 的输出使能            |
| 0x0C | OVAL          | 输出端口值                |
| 0x10 | PUE           | 上拉使能                 |
| 0x14 | DS            | 驱动强度                 |
| 0x18 | PDE           | 下拉使能                 |
| 0x1C | OPEN DRAIN    | 开漏使能                 |
| 0x20 | PUP           | 推挽使能                 |
| 0x24 | RISE_IE       | 上升沿中断使能              |
| 0x28 | RISE_IP       | 上升沿中断等待标志            |
| 0x2C | FALL_IE       | 下降沿中断使能              |
| 0x30 | FALL_IP       | 下降沿中断等待标志            |
| 0x34 | HIGH_IE       | 高电平中断使能              |
| 0x38 | HIGH_IP       | 高电平中断等待标志            |
| 0x3C | LOW_IE        | 低电平中断使能              |
| 0x40 | LOW_IP        | 低电平中断等待标志            |
| 0x44 | IOF_EN        | HW I/O function 使能   |
| 0x48 | IOF_SEL0      | HW I/O function 选择 0 |
| 0x4C | IOF_SEL1      | HW I/O function 选择 1 |
| 0x50 | EVENT_RISE_EN | 上升沿事件使能              |
| 0x54 | EVENT_FALL_EN | 下降沿事件使能              |
| 0x58 | OUT_XOR       | 输出异或                 |
| 0x5C | SW_FILTER_EN  | 主动施密特触发器输入           |

## 9.1.7 IVAL

寄存器 offset: 0x00

寄存器描述: Pin 的值

| Bits   | Name | R/W | Description | Default |
|--------|------|-----|-------------|---------|
| [0:31] | ival | RO  | 输入值         | 0x0     |

## 9.1.8 IEN

寄存器 offset: 0x04

寄存器描述: Pin 的输入使能

| Bits | Name | R/W | Description | Default |
|------|------|-----|-------------|---------|

|--|

## 9.1.9 OEN

寄存器 offset: 0x08

寄存器描述: Pin 的输出使能

| Bits | Name | R/W | Description              | Default |
|------|------|-----|--------------------------|---------|
| 0:31 | oen  | RW  | 输出使能<br>0:输出禁止<br>1:输出启用 | 0x0     |

#### 9.1.10 OVAL

寄存器 offset: 0x0C

寄存器描述:输出端口值

| Bits | Name | R/W | Description | Default |
|------|------|-----|-------------|---------|
| 0:31 | oval | RW  | 输出值         | 0x0     |

#### 9.1.11 PUE

寄存器 offset: 0x10

寄存器描述:上拉使能

| Bits | Name | R/W | Description | Default |
|------|------|-----|-------------|---------|
|      |      |     | 上拉模式:       |         |
| 0:31 | pue  | RW  | 0: 禁止       | 0x0     |
|      |      |     | 1: 启用       |         |

#### 9.1.12 DS

寄存器 offset: 0x14

寄存器描述:驱动强度

| Bits | Name | R/W | Description                  | Default |
|------|------|-----|------------------------------|---------|
|      |      |     | 当配置成输出时,每个引脚都有一个 SW 可控制的驱动强度 |         |
| 0:31 | ds   | RW  | 0: 禁止                        | 0x0     |
|      |      |     | 1: 启用                        |         |

#### 9.1.13 PDE

寄存器 offset: 0x18

寄存器描述: 下拉使能

| Bits   | Name | R/W | Description | Default |
|--------|------|-----|-------------|---------|
|        |      |     | 下拉模式:       |         |
| [0:31] | pde  | RW  | 0: 禁止       | 0x0     |
|        |      |     | 1: 启用       |         |

#### **9.1.14 OPEN DRAIN**

寄存器 offset: 0x1C

寄存器描述: 开漏使能

| Bits | Name       | R/W | Description | Default |
|------|------------|-----|-------------|---------|
|      |            |     | 开漏模式:       |         |
| 0:31 | open drain | RW  | 0: 禁止       | 0x0     |
|      |            |     | 1: 启用       |         |

#### 9.1.15 PUP

寄存器 offset: 0x20

寄存器描述: 推挽使能

| Bits | Name           | R/W | Description | Default |
|------|----------------|-----|-------------|---------|
|      |                |     | 上拉模式:       |         |
| 0:31 | pull-up enable | RW  | 0: 禁止       | 0x0     |
|      |                |     | 1: 启用       |         |

## 9.1.16 RISE\_IE

寄存器 offset: 0x24

寄存器描述: 上升沿中断使能

| Bits | Name    | R/W | Description | Default |
|------|---------|-----|-------------|---------|
| 0.04 |         | DW  | 上升沿中断模式:    | 0 0     |
| 0:31 | rise ie | RW  | 0: 禁止       | 0x0     |
|      |         |     | 1: 启用       |         |

## 9.1.17 RISE\_IP

寄存器 offset: 0x28

寄存器描述: 上升沿中断等待标志

| Bits | Name    | R/W | Description                                 | Default |
|------|---------|-----|---------------------------------------------|---------|
| 0:31 | rise ip | RW  | 上升沿中断挂起: 0: 上升沿中断由 GPIO 上升沿驱动 1: 上升沿中断由软件驱动 | 0x0     |

#### 9.1.18 FALL\_IE

寄存器 offset: 0x2C

寄存器描述:下降沿中断使能

| Bits | Name    | R/W | Description              | Default |
|------|---------|-----|--------------------------|---------|
| 0:31 | fall ie | RW  | 下降沿中断使能:<br>0:禁止<br>1:启用 | 0x0     |

#### 9.1.19 FALL\_IP

寄存器 offset: 0x30

寄存器描述: 下降沿中断等待标志

| Bits | Name    | R/W | Description                                    | Default |
|------|---------|-----|------------------------------------------------|---------|
| 0:31 | fall ip | RW  | 下降沿中断等待标志: 0: 下降沿中断由 GPIO 的下降沿驱动 1: 下降沿中断由软件驱动 | 0x0     |

## 9.1.20 HIGH\_IE

寄存器 offset: 0x34

寄存器描述: 高电平中断使能

| Bits | Name    | R/W | Description              | Default |
|------|---------|-----|--------------------------|---------|
| 0:31 | high ie | RW  | 高电平中断使能:<br>0:禁止<br>1:启用 | 0x0     |

## 9.1.21 HIGH\_IP

寄存器 offset: 0x38

寄存器描述: 高电平中断等待标志

| Bits | Name    | R/W | Description                                    | Default |
|------|---------|-----|------------------------------------------------|---------|
| 0:31 | high ip | RW  | 高电平中断等待标志: 0: 下降沿中断由 GPIO 的下降沿驱动 1: 下降沿中断由软件驱动 | 0x0     |

#### 9.1.22 LOW\_IP

寄存器 offset: 0x40

寄存器描述: 低电平中断等待标志

| Bits | Name   | R/W | Description                                    | Default |
|------|--------|-----|------------------------------------------------|---------|
| 0:31 | low ip | RW  | 低电平中断等待标志: 0: 低电平中断由 GPIO 的下降沿驱动 1: 低电平中断由软件驱动 | 0x0     |

## 9.1.23 IOF\_EN

寄存器 offset: 0x44

寄存器描述: HW I/O 功能使能

| Bits   | Name   | R/W | Description | Default |
|--------|--------|-----|-------------|---------|
| [0:31] | iof en | RW  | HW I/O 功能使能 | 0x0     |

## 9.1.24 IOF\_SEL0

寄存器 offset: 0x48

寄存器描述: HW I/O 功能选择 0

| Bits | Name     | R/W | Description                    | Default |
|------|----------|-----|--------------------------------|---------|
|      |          |     | 每个 GPIO 引脚最多可以实现 4 个 HW 驱动功能(基 |         |
|      |          |     | 于{iof_sel1,iof_sel0})          |         |
| 0:31 | iof sel0 | RW  | 00:选择 HW IOF0                  | 0x0     |
|      |          |     | 01:选择 HW IOF1                  |         |
|      |          |     | 10/11:反转                       |         |

## 9.1.25 LOW\_IE

寄存器 offset: 0x3C

寄存器描述: 低电平中断使能

| Bits | Name   | R/W | Description | Default |
|------|--------|-----|-------------|---------|
|      |        |     | 低电平中断使能:    |         |
| 0:31 | low ie | RW  | 0: 禁止       | 0x0     |
|      |        |     | 1: 启用       |         |

## 9.1.26 IOF\_SEL1

寄存器 offset: 0x4C

寄存器描述: HW I/O 功能选择 1

| Bits | Name     | R/W | Description                    | Default |
|------|----------|-----|--------------------------------|---------|
|      |          |     | 每个 GPIO 引脚最多可以实现 4 个 HW 驱动功能(基 |         |
|      |          |     | 于{iof_sel1,iof_sel0})          |         |
| 0:31 | iof sel1 | RW  | 00:选择 HW IOF0                  | 0x0     |
|      |          |     | 01:选择 HW IOF1                  |         |
|      |          |     | 10/11:反转                       |         |

## 9.1.27 EVENT\_RISE\_EN

寄存器 offset: 0x50

寄存器描述: 上升沿事件使能

| Bits | Name          | R/W | Description                | Default |
|------|---------------|-----|----------------------------|---------|
| 0:31 | event rise en | RW  | 上升沿事件使能:<br>0: 禁止<br>1: 启用 | 0x0     |

#### 9.1.28 EVENT\_FALL\_EN

寄存器 offset: 0x54

寄存器描述:下降沿事件使能

| Bits | Name          | R/W | Description                | Default |
|------|---------------|-----|----------------------------|---------|
| 0:31 | event fall en | RW  | 下降沿事件使能:<br>0: 禁止<br>1: 启用 | 0x0     |

## 9.1.29 OUT\_XOR

寄存器 offset: 0x58

寄存器描述:输出反转使能

| Bits | Name    | R/W  | Description              | Default |
|------|---------|------|--------------------------|---------|
| 0:31 | out xor | RW   | 输出反转使能:<br><b>0</b> : 禁止 | 0x0     |
| 0.51 | Out XOI | IXVV | 1: 启用                    | 0.00    |

## 9.1.30 SW\_FILTER\_EN

寄存器 offset: 0x5C

寄存器描述: 有效施密特触发器输入

| I | Bits | Name         | R/W | Description                            | Default |
|---|------|--------------|-----|----------------------------------------|---------|
|   | 0:31 | sw filter en | RW  | 在 PAD 接口中有效施密特触发器输入:<br>0: 禁止<br>1: 启用 | 0x0     |

## 9.2 **QSPI**



图 9-2 QSPI 数据流

在本 SoC 中,有一个 QSPI 主接口。作为 SPI 主机,支持发送和接收数据能力。虽然 Quad-SPI 有 4 根数据线,但是可以通过寄存器配置为单线(Single-SPI)、双线(Dual-SPI)和四线(Quad-SPI)模式。 支持发送和接受 FIFO 缓存,同时支持软件可编程的阈值(Watermark)以产生中断。支持通过寄存器配置 SPI 时钟信号 SCK 的极性和相位。

- ▶ 专用于连接外部 Flash 的 Quad-SPI (QSPI) 接口,有专用的 SoC 顶层引脚。
- ➤ 并且该 QSPI 接口还可以被软件配置成为 eXecute-In-Place (简称 XIP)模式,在此模式下, Flash 可以被当作一段只读区间直接被当做存储器读取。在默认上电之后, QSPI 即处于该模式之下,由于 Flash 掉电不丢失的特性,因此可以将系统的启动程序存放于外部的 Flash 中,然后处理器核通过 eXecute-In-Place 模式的 QSPI 接口直接访问外部 Flash 加载启动程序启动。

#### 9.2.1 寄存器描述

QSPI 的可配置寄存器为存储器地址映射寄存器(Memory Address Mapped), SPI 作为从模块挂载在 SoC 的私有设备总线上,SPI 的可配置寄存器列表及其偏移地址如下表所示。

| Register Offset | Register Name | Description               |
|-----------------|---------------|---------------------------|
| 0x000           | SPI_SCKDIV    | SCK 时钟频率分频系数寄存器(xip/普通模式) |
| 0x004           | SPI_SCKMODE   | SCK 模式配置寄存器(xip/普通模式)     |
| 0x00C           | SPI_FORCE     | SPI 未使用接口强制输出 1 使能        |
| 0x010           | SPI_CSID      | CS 选通标识(ID)寄存器(xip/普通模式)  |
| 0x014           | SPI_CSDEF     | CS 空闲值寄存器                 |
| 0x018           | SPI_CSMODE    | CS 模式寄存器                  |
| 0x01C           | SPI_VISION    | SPI 版本寄存器 1.0 版本          |
| 0x028           | SPI_DELAY0    | XIP 传输延迟控制寄存器 0(xip/普通模式) |
| 0x02C           | SPI_DELAY1    | XIP 传输延迟控制寄存器 1(xip/普通模式) |
| 0x040           | SPI_FMT       | 传输参数配置寄存器(xip/普通模式)       |
| 0x07C           | SPI_STATUS    | 传输状态寄存器(普通模式)             |
| 0x048           | SPI_TXDATA    | 发送数据寄存器(普通模式)             |
| 0x04C           | SPI_RXDATA    | 接收数据寄存器(普通模式)             |
| 0x060           | SPI_FCTRL     | XIP 模式控制寄存器(xip)          |
| 0x064           | SPI_FFMT      | XIP 传输参数控制寄存器(xip)        |
| 0x078           | SPI_FFMT1     | XIP 传输参数控制寄存器 1(xip)      |
| 0x080           | SPI_RXEDGE    | SPI 接收数据采样沿控制寄存器          |
| 0x050           | SPI_TXMARK    | SPI 发送 fifo 水位寄存器         |
| 0x054           | SPI_RXMARK    | SPI 接收 fifo 水位寄存器         |
| 0x070           | SPI_IE        | SPI 中断使能寄存器               |
| 0x074           | SPI_IP        | SPI 中断等待 pending 寄存器      |

#### 9.2.2 SPI SCKDIV

寄存器 offset: 0x000

寄存器描述:用于设置 SPI 的 SCK 时钟频率

| Bits | Name | R/W | Description         | Default |
|------|------|-----|---------------------|---------|
| 0:11 | div  | RW  | 用于配置产生 SCK 信号的分频系数。 | 0x3     |

#### 9.2.3 SPI\_SCKMODE

寄存器 offset: 0x004

寄存器描述:用于设置 SPI 的 SCK 时钟频率

| Bits | Name | R/W | Description | Default |
|------|------|-----|-------------|---------|
| 0    | pha  | RW  | 用于配置 CPHA。  | 0x0     |
| 1    | pol  | RW  | 用于配置 CPOL。  | 0x0     |

#### 9.2.4 SPI\_CSID

寄存器 offset: 0x00C

寄存器描述: SPI 接口可以有多个使能信号。多个使能信号使用同一总线上连接多个 SPI 从设备成为可能,但是一次只能使能一个 SPI 从设备。SPI\_CSID 寄存器用于选择设置 SPI 的使能信号。

| Bits | Name | R/W | Description      | Default |
|------|------|-----|------------------|---------|
|      |      |     | 该域的值用于选择使能信号的索引。 |         |
|      |      |     | 00: 不选通          |         |
| 0:1  | csid | RW  | 01: 选 SS0        | 0x0     |
|      |      |     | 10: 选 SS1        |         |
|      |      |     | 11: 选 SS2        |         |

#### 9.2.5 SPI\_CSDEF

寄存器 offset: 0x014

寄存器描述: CS 空闲寄存器。

| Bits | Name   | R/W | Description         | Default |
|------|--------|-----|---------------------|---------|
| 0    | cs0def | RW  | 该域的值表示 CS0 使能信号的空闲值 | 0x1     |
| 1    | cs1def | RW  | 该域的值表示 CS1 使能信号的空闲值 | 0x1     |
| 2    | cs2def | RW  | 该域的值表示 CS2 使能信号的空闲值 | 0x1     |
| 3    | cs3def | RW  | 该域的值表示 CS3 使能信号的空闲值 | 0x1     |

#### 9.2.6 SPI\_CSMODE

寄存器 offset: 0x018

寄存器描述: CS 模式寄存器。

| ļ | Bits | Name | R/W | Description | Default |
|---|------|------|-----|-------------|---------|

| 0:1 | mode | RW | 假设该域的值为 0,表示配置使能信号为 AUTO 模式。 | 0x0 |
|-----|------|----|------------------------------|-----|
|     |      |    | 假设该域的值为 2,表示配置使能信号为 HOLD 模式。 |     |
|     |      |    | 假设该域的值为 3,表示配置使能信号为 OFF 模式。  |     |

#### 9.2.7 **SPI\_DELAY0**

寄存器 offset: 0x028

寄存器描述:用于配置延迟周期参数。

| Bits  | Name  | R/W | Description                                                       | Default |
|-------|-------|-----|-------------------------------------------------------------------|---------|
| 0:7   | cssck | RW  | 该域的值指定在开始发送数据之前,在第一个 SCK 时钟前沿之前至少提前多少个周期会将                        | 0x0     |
|       |       |     | 使能信号(SS)置为有效值。                                                    |         |
| 16:23 | sckcs | RW  | 该域的值指定在结束发送数据之后,在最后一个<br>SCK 时钟后沿之后至少多少个周期内仍会<br>将使能信号(SS)保持为有效值。 | 0x0     |

#### 9.2.8 SPI\_DELAY1

寄存器 offset: 0x02C

寄存器描述:用于配置若干延迟周期参数。

| Bits | Name    | R/W | Description                                                                                                     | Default |
|------|---------|-----|-----------------------------------------------------------------------------------------------------------------|---------|
| 0:7  | intercs | RW  | 该域的值指定使能信号从"有效值恢复为空闲值<br>(de-assertion)后"到"重新置为有效值<br>(assertion)"之间最少应该持续的空闲周期数<br>(Mininum CS inactive time)。 | 0x0     |

#### 9.2.9 SPI\_FMT

寄存器 offset: 0x040

寄存器描述:在 FIFO 发送接收模式下,可以通过 SPI\_TXDATA 和 SPI\_RXDATA 寄存器进行发送或者接收数据操作。当童工亵渎 SPI\_TXDATA 和 SPI\_RXDATA 发送和接受数据是,SPI\_FMT 寄存器可以用于配置若干传输参数。

| Bits | Name   | R/W | Description                                                                                                                                                                                | Default |
|------|--------|-----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------|
| 0:1  | proto  | RW  | 如果该域的值为 2,则配置传输协议为 Quad-SPI。在此模式下,有四根数据线 DQ0、DQ1、DQ2、DQ3 工作。如果该域的值为 1,则配置传输协议为 Dual-SPI。在此模式下,有两根数据线 DQ0 和 DQ1 工作。如果该域的值为 0,则配置传输协议为 Single-SPI。在此模式下,有两根数据线 DQ0(作为 MOSI)和 DQ1(作为 MISO)工作。 |         |
| 2    | endian | RW  | 如果该域的值为 1,则对数据先发送低位(LSB 优先)。                                                                                                                                                               | 0x0     |

|       |     |    | 如果该域的值为 0,则对数据先发送高位(MSB 优先)。                                                                                                                                                                                                     |     |
|-------|-----|----|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|
| 3     | dir | RW | 如果该域的值为 1,则表示 TX,即发送。在此模式下,RX-FIFO将不会接收数据。 如果该域的值为 0,则表示 RX,即接收。在此模式下,RX-FIFO将会接收数据: 如果 proto 域配置的是 Dual 或者 Quad-SPI 协议,则所有的 DQ 数据线均处于接受数据的输入状态。 如果 proto 域配置的是 Single-SPI 协议,则根据普通 SPI 协议,DQ0(MOSI)仍然是会进行输出,DQ1(MISO)会作为输入接收数据。 | 0x0 |
| 16:19 | len | RW | 该域的值指定发送一帧数据的比特位数(长度值),有效的长度值 范围为0到8。                                                                                                                                                                                            | 0x1 |

#### 9.2.10 **SPI\_STATUS**

寄存器 offset: 0x07C

寄存器描述:用于指示当前的传输状态。

| Bits | Name | R/W | Description      | Default |
|------|------|-----|------------------|---------|
| 0    | tip  | RO  | 该域的值用于指示当前的传输状态。 | 0x0     |

#### **9.2.11 SPI\_TXDATA**

寄存器 offset: 0x048

寄存器描述:在 FIFO 发送接收模式下,可以通过 SPI\_TXDATA 寄存器发送数据。

| Bits | Name   | R/W | Description                                       | Default |
|------|--------|-----|---------------------------------------------------|---------|
| 0:7  | txdata | RO  |                                                   | 0x0     |
|      |        |     | 该位为只读域,用于表示 SPI TX-FIFO 的状态是否为满                   |         |
| 31   | full   | RO  | 如果 full 位为 1,则表示当前 SPI-TX-FIFO 已经状态为满,写入 txdata 域 | 0x0     |
|      |        |     | 的数据将被忽略,反之,则为非满,写入 txdata 域的数据将被接收                |         |

## 9.2.12 SPI\_RXDATA

寄存器 offset: 0x04C

寄存器描述:在 FIFO 发送接收模式下,可以通过 SPI\_RXDATA 寄存器接收数据。

| Bits | Name          | R/W       | Description                                       | Default                               |
|------|---------------|-----------|---------------------------------------------------|---------------------------------------|
| 0.7  | 0:7 rxdata R0 | ВО        | 如果 empty 域为 0 时,软件读出 txdata 域的数据为有效数据             | 0.40                                  |
| 0.7  |               | IXUala RO | RU                                                | 如果 empty 域为 1 时,软件读出 txdata 域的数据为无效数据 |
|      | empty         | empty RO  | 该位为只读域,用于表示 SPI RX-FIFO 的状态是否为满                   |                                       |
| 31   |               |           | 如果 full 位为 1,则表示当前 SPI-TX-FIFO 已经状态为满,写入 rxdata 域 | 0x0                                   |
|      |               |           | 的数据将被忽略;反之,则为非满,写入 rxdata 域的数据将被接收                |                                       |

### 9.2.13 **SPI\_FCTRL**

寄存器 offset: 0x060

寄存器描述:通过 SPI\_FCTRL 寄存器使能 QSPI0 的 Flash Xip 模式。

| Bits | Name           | R/W | Description                                  | Default |
|------|----------------|-----|----------------------------------------------|---------|
|      |                |     | 如果该域为 1,则表示使能 QSPI0 的 Flash XiP 模式。          |         |
| 0    | flash_en       | RW  | 如果该域为 0,则表示不使能 QSPI0 的 Flash XiP 模式, QSPI0   | 0x0     |
|      |                |     | 处于普通的 FIFO 发送接收模式。                           |         |
|      |                |     | 如果该域为 1,则表示使能 QSPI0 的 Flash XiP 写模式。         |         |
| 1    | flash_wen      | RW  | 如果该域为0,则表示不使能QSPI0的FlashXiP写模式,QSPI0         | 0x0     |
|      |                |     | 的 Flash XiP 模式只能使用读模式。                       |         |
|      |                |     | 如果该域为 1,则表示使能 QSPI0 的 Flash XiP 的 burst 模式。  |         |
| 3    | flash_burst_en | RW  | 如果该域为 0,则表示不使能 QSPI0 的 Flash XiP 的 burst 模式, | 0x1     |
|      |                |     | 只支持 Flash XiP 的 single 模式。                   |         |

### 9.2.14 SPI\_FFMT

寄存器 offset: 0x064

寄存器描述: 当 QSPI0 处于 Flash Xip 模式时,整个 QSPI0 (外接 Flash) 被映射为一篇只读的地址区间,从而被直接读取。全歼直接从此区间读数据或者取指令会自动触发 QSPI0 通过 SPI 协议读取外部的Flash。QSPI0 通过 SPI 接口读取外部 Flash 的具体 SPI 协议行为受 SPI\_FFMT 寄存器控制。

| Bits  | Name                    | R/W  | Description                                 | Default |
|-------|-------------------------|------|---------------------------------------------|---------|
| 0     | cmd_en                  | RW   | 是否发送命令(Command)的使能。                         | 0x1     |
| 1:3   | addr_len                | RW   | 地址位由多少个字节组成(0至4)。默认为3个字节(即24位)。             | 0x3     |
| 4:7   | pad_cnt                 | RW   | 发送多少个 Dummy 读 Cycles。                       | 0x0     |
| 8:9   | cmd_proto               | RW   | 发送命令(Command)阶段使用的 SPI 协议,参见 SPI_FMT 寄存     | 0x0     |
| 0.9   | cilia_proto             | KVV  | 器的 proto 域的定义。                              |         |
| 10:11 | addr proto              | RW   | 发送地址(Address)阶段使用的 SPI 协议,参见 SPI_FMT 寄存器    | 0x0     |
| 10.11 | 10:11   addr_proto   RV |      | 的 proto 域的定义。                               |         |
| 12:13 | data proto              | RW   | 发送数据(Data)阶段使用的 SPI 协议,参见 SPI_FMT 寄存器的      | 0x0     |
| 12.13 | 12:13   data_proto   R\ |      | proto 域的定义。                                 |         |
| 14    | data endian             | RW   | 如果该域的值为 1,则对数据先发送低位(LSB 优先)。                | 0x0     |
| 14    | uata_endian             | KVV  | 如果该域的值为 0,则对数据先发送高位(MSB 优先)。                |         |
| 16:23 | cmd code                | RW   | 具体的命令(Command)值。默认值 0x3。                    | 0x3     |
| 10.23 | cma_code                | IXVV | 是常用的 Winbond/Numonx Flash 串行 READ 命令(0x03)。 |         |
| 24:31 | pad_code                | RW   | 在 Dummay Cycles 中发送的头 8 个比特位。               | 0x0     |

### 9.2.15 SPI\_FFMT1

寄存器 offset: 0x078

寄存器描述: XIP 传输参数控制寄存器 1(xip)。

| Bits | Name      | R/W | Description                   | Default |
|------|-----------|-----|-------------------------------|---------|
| 0:7  | wcmd_code | RW  | Flash XiP 模式具体的写命令(Command)值。 | 0x2     |
| 8:11 | wpad_cnt  | RW  | 发送多少个 Dummy 写 Cycles          | 0x0     |

### 9.2.16 SPI\_RXEDGE

寄存器 offset: 0x080

寄存器描述: SPI 接收数据采样沿控制寄存器。

| Bits | Name   | R/W | Description                     | Default |
|------|--------|-----|---------------------------------|---------|
| 0    | rxedge | RW  | Rx 接收沿控制寄存器, 0 表示在 SCK 上升沿时刻接收数 | 0x0     |
|      |        |     | 据, 1 表示在 SCK 下降沿时刻接收数据。         |         |

### **9.2.17 SPI\_TXMARK**

寄存器 offset: 0x050

寄存器描述: SPI 发送 FIFO 水位寄存器。

| Bits | Name   | R/W | Description                         | Default |
|------|--------|-----|-------------------------------------|---------|
| 0:2  | txmark | RW  | 该域的值表示 TX-FIFO 产生中断的阈值 (Watermark)。 | 0x0     |

### 9.2.18 SPI\_RXMARK

寄存器 offset: 0x054

寄存器描述: SPI 接收 FIFO 水位寄存器。

| Bits | Name   | R/W | Description                         | Default |
|------|--------|-----|-------------------------------------|---------|
| 0:2  | rxmark | RW  | 该域的值表示 RX-FIFO 产生中断的阈值 (Watermark)。 | 0x0     |

### 9.2.19 SPI\_IE

寄存器 offset: 0x070

寄存器描述: SPI 中断使能寄存器。

| Bits | Name | R/W | Description                                                     | Default |
|------|------|-----|-----------------------------------------------------------------|---------|
| 0    | txie | RW  | 如果 txie 域为 1,则表示使能 SPI 的发送中断。<br>如果 txie 域为 0,则表示不使能 SPI 的发送中断。 | 0x0     |
| 1    | rxie | RW  | 如果 rxie 域为 1,则表示使能 SPI 的接收中断。<br>如果 rxie 域为 0,则表示不使能 SPI 的接收中断。 | 0x0     |

#### 9.2.20 SPI\_IP

寄存器 offset: 0x070

寄存器描述: SPI 中断使能寄存器。

| Bits   | Name    | R/W                    | Description            | Default |
|--------|---------|------------------------|------------------------|---------|
| 0      | As also | DW                     | 如果该域为 1,则表示当前正在产生发送中断。 | 0,40    |
| 0 txip | RW      | 如果该域为 0,则表示当前没有产生发送中断。 | 0x0                    |         |
| 4      | 4       | main DW                | 如果该域为 1,则表示当前正在产生接收中断。 | 0.40    |
| 1 rxip | rxip    | RW                     | 如果该域为 0,则表示当前没有产生接收中断。 | 0x0     |

#### **9.3 UART**

UART 全称为 Universal Asynchronous Receiver-Transmitter(通用异步接收-发射器),提供了一个灵活方便的串行数据交换接口,数据帧可以通过异步的方式进行传输。 UART 提供了可编程的波特率发生器,默认波特率 38400bps,能分频产生 UART 发送和接收所需的特定频率。本 SoC 有两个独立的 UART,两个 UART 均复用 GPIO 的顶层引脚与外界通信。



图 9-3 UART 数据流

### 9.3.1 UART 特性

- ▶ 全双工异步通信
- ▶ 发送器或接收器的单独使能位
- ▶ 波特率可配置

- ▶ 可配置的奇偶校验生成(奇/偶)和检查
- ▶ 可配置的数据字宽(5/6/7/8/9)
- ▶ 可配置停止位(支持 0.5/1/1.5/2 停止位)
- ▶ RX 和 TX 的 FIFO 大小可在 RTL 级别配置

### 9.3.2 UART 中断请求

| Interrupt Source        | Interrupt Flag    | Interrupt Control bit |
|-------------------------|-------------------|-----------------------|
| tx fifo water mark      | tx_ip             | tx_ie                 |
| rx fifo water mark      | rx_ip             | rx_ie                 |
| rx fifo overflow detect | rx_error_overflow | overflow_error_en     |
| parity checking error   | rx error parity   | parity error en       |



图 9-4 Uart 中断映射

### 9.3.3 存储器映射

UART 控制器的存储器映射如表 9-3 所示, UART 存储器映射仅支持自然对其的 32 位内存访问。

表 9-3 UART 寄存器映射关系表

| Register Offset | Register Name | Description      |
|-----------------|---------------|------------------|
| 0x00            | UART_TXDATA   | 发送数据寄存器          |
| 0x04            | UART_RXDATA   | 接收数据寄存器          |
| 0x08            | UART_TXCTRL   | 发送控制寄存器          |
| 0x0c            | UART_RXCTRL   | 接收控制寄存器          |
| 0x10            | UART_IE       | UART 中断使能寄存器     |
| 0x14            | UART_IP       | UART 中断等待寄存器     |
| 0x18            | UART_DIV      | 波特率除数寄存器         |
| 0x1c            | UART_STATUS   | RX/TX busy 状态寄存器 |
| 0x20            | UART_SETUP    | UART setup 寄存器   |
| 0x24            | UART_ERROR    | UART 接收错误状态寄存器   |
| 0x28            | UART_IRQ_EN   | UART 中断请求使能寄存器   |

### 9.3.4 UART\_TXDATA

寄存器 offset: 0x00

寄存器描述:发送数据寄存器。如果 FIFO 可以接收新数据,则写入 txdata 寄存器会将数字段中包含的字符依次写入到发送 FIFO 中;从 txdata 寄存器读数返回当前的满标志和数据域;满标志表明发送 FIFO 是否可以接收新的数据,当满标志有效之后,再写入的数据会被忽略。

| Bits | Name   | R/W | Description | Default |
|------|--------|-----|-------------|---------|
| 0:8  | txdata | RW  | 发送数据        | 0x0     |
| 9:30 | /      | /   | 保留          | /       |
| 31   | full   | RW  | 发送 FIFO 满   | 0x0     |

#### 9.3.5 UART RXDATA

寄存器 offset: 0x04

寄存器描述:接收数据寄存器。读 rxdata 寄存器时返回数据域的值。空标志表明接收 FIFO 是否为空,如果有效,则数据域中没有有效数据。

| Bits | Name   | R/W | Description | Default |
|------|--------|-----|-------------|---------|
| 0:8  | rxdata | RW  | 发送数据        | 0x0     |
| 9:30 | /      | /   | 保留          | /       |
| 31   | full   | RW  | 接收数据空       | 0x0     |

#### 9.3.6 UART\_TXCTRL

寄存器 offset: 0x08

寄存器描述:发送控制寄存器。读写 txctrl 寄存器控制发送通道的操作。txen 位控制 tx 通道是否处于有效状态。清零时,将禁止发送 tx FIFO 中的数据,并将 txd 引脚驱动为高电平。

| Bits  | Name  | R/W | Description | Default |
|-------|-------|-----|-------------|---------|
| 0     | txen  | RW  | 发送使能        | 0x0     |
|       |       |     | 停止位配置:      |         |
|       |       |     | 00: 1bit    |         |
| 1:2   | nstop | RW  | 01: 2bit    | 0x0     |
|       |       |     | 10: 0.5bit  |         |
|       |       |     | 11: 1.5bit  |         |
| 3:15  | /     | /   | 保留          | /       |
| 16:19 | txcnt | RW  | 发送水印级别      | 0x0     |
| 20:31 | /     | /   | 保留          | /       |

#### 9.3.7 UART RXCTRL

寄存器 offset: 0x0C

寄存器描述:接收控制寄存器。读写 rxctrl 寄存器控制接收通道的操作。rxen 位控制 rx channel 是否有效。当清零时,rxd 引脚的状态会被忽略,数据不会写入 rx FIFO 中。

| Bits  | Name  | R/W | Description | Default |
|-------|-------|-----|-------------|---------|
| 0     | txen  | RW  | 发送使能        | 0x0     |
| 1:15  | /     | /   | 保留          | /       |
| 16:19 | rxcnt | RW  | 接收水印级别      | 0x0     |
| 20:31 | /     | /   | 保留          | /       |

### 9.3.8 **UART\_IE**

寄存器 offset: 0x10

寄存器描述: UART 中断使能寄存器。

| Bits | Name | R/W | Description | Default |
|------|------|-----|-------------|---------|
| 0    | txie | RW  | 发送水印中断使能    | 0x0     |
| 1    | rxie | RW  | 接收水印中断使能    | 0x0     |
| 2:31 | /    | /   | 保留          | /       |

### 9.3.9 **UART\_IP**

寄存器 offset: 0x14

寄存器描述: UART 中断等待寄存器。

| Bits | Name | R/W | Description | Default |
|------|------|-----|-------------|---------|
| 0    | txip | RW  | 发送水印中断等待    | 0x0     |
| 1    | rxip | RW  | 接收水印中断等待    | 0x0     |
| 2:31 | /    | /   | 保留          | /       |

### 9.3.10 UART\_DIV

寄存器 offset: 0x18

寄存器描述: 波特率除数寄存器。通过读写 baud div 寄存器指定 tx 和 rx 通道中用于产生波特率的除数。输入时钟和波特率之间可通过如下公式进行换算:  $f_{baud} = f_{clk\_in}/(div+1)$ 。

| Bits  | Name     | R/W | Description | Default |
|-------|----------|-----|-------------|---------|
| 0:15  | baud div | RW  | 波特率除数       | 0x21e   |
| 16:31 | /        | /   | 保留          | /       |

### 9.3.11 UART\_STATUS

寄存器 offset: 0x1C

寄存器描述: Uart 状态寄存器。

| Bits | Name    | R/W | Description | Default |
|------|---------|-----|-------------|---------|
| 0    | rx_busy | RW  | 正在接收数据      | 0x0     |
| 1    | tx_busy | RW  | 正在发送数据      | 0x0     |
| 2:31 | /       | /   | 保留          | /       |

### **9.3.12 UART\_SETUP**

寄存器 offset: 0x20

寄存器描述: Uart 建立寄存器。

| Bits | Name       | R/W | Description                     | Default |
|------|------------|-----|---------------------------------|---------|
|      |            |     | 奇偶校验位生成和检查配置域:                  |         |
| 0    | parity_en  | RW  | 0: 禁止                           | 0x0     |
|      |            |     | 1: 启用                           |         |
|      |            |     | 奇偶校验模式选择:                       |         |
| 1    | parity_sel | RW  | 0: 偶校验                          | 0x0     |
|      |            |     | 1: 奇校验                          |         |
| 2    | /          | /   | 保留                              | /       |
|      |            |     | 清零 rx FIFO,设置为 0/1 以实现 FIFO 复位: |         |
| 3    | clean_fifo | RW  | 0: 停止清零 RX FIFO。                | 0x0     |
|      |            |     | 1: 清零 RX FIFO。                  |         |
|      |            |     | 字符长度位域:                         |         |
|      |            |     | 0x0: 5 bits                     |         |
| 4.6  | hit longth | DW  | 0x1: 6 bits                     | 0,40    |
| 4:6  | bit_length | RW  | 0x2: 7 bits                     | 0x0     |
|      |            |     | 0x3: 8 bits                     |         |
|      |            |     | 0x4: 9 bits                     |         |
| 7:31 | /          | /   | 保留                              | /       |

### 9.3.13 UART\_ERROR

寄存器 offset: 0x24

寄存器描述: Uart 接收错误状态寄存器。错误寄存器为只读寄存器,错误状态由硬件设置。软件可通过发送读命令得到 rx fifo 溢出和奇偶校验结果。如果发生溢出或奇偶校验错误,软件可以通过再次发送读命令清掉错误状态。

| Bits | Name              | R/W | Description                                    | Default |
|------|-------------------|-----|------------------------------------------------|---------|
| 0    | rx_error_overflow | RO  | RX FIFO 溢出错误标志:<br>0: 正确<br>1: 发生 RX FIFO 溢出错误 | 0x0     |
| 1    | rx_error_parity   | RO  | RX 奇偶校验错误标志:<br>0: 没错                          | 0x0     |

|      |   |   | 1: 发生 RX 奇偶校验错误 |   |
|------|---|---|-----------------|---|
| 2:31 | / | / | 保留              | / |

### **9.3.14 UART\_IRQ\_EN**

寄存器 offset: 0x28

寄存器描述: Uart 中断请求使能寄存器。

| Bits | Name              | R/W | Description              | Default |
|------|-------------------|-----|--------------------------|---------|
| 0    | ry orror overflow | RW  | RX FIFO 溢出错误标志:<br>0: 正确 | 0x0     |
| 0    | rx_error_overflow | KVV | 1:发生 RX FIFO 溢出错误        | UXU     |
| 1    | rx_error_parity   | RW  | RX 奇偶校验错误标志:<br>0: 没错    | 0x0     |
|      | , ,               |     | 1: 发生 RX 奇偶校验错误          |         |
| 2:31 | /                 | /   | 保留                       | /       |

#### 9.4 DMA

DMA 控制器是一种硬件方法,用于在外设/内存和内存之间直接进行数据传输而无需 CPU 干预,旨在从需要的地方转移大量数据块的负载。

### 9.4.1 功能简介

- ▶ 两个 SICB(标准 ICB)用于数据传输,一个 FSICB(简化版 ICB)用于 DMA 配置;
- ▶ 支持 1-16 beat 递增突发类型的内存访问;
- ▶ 支持可配置的数据宽度 8、16、32、64、128 位用于内存访问;
- ▶ 支持固定或增加地址生成算法:
- ▶ 支持连续或重复可配置 N 次传输方式;
- ▶ 支持独立的源和目的基地址设置,字节,半字或字对齐;
- ▶ 支持(1M-1)字节以内的任意传输块大小;
- ▶ 支持中断产生,屏蔽和清除。

### 9.4.2 寄存器映射

下表列出了 DMA 控制器部分的整体存储器映射(偏移),可以从相应的外设文档中找到不同外设的 DMA 相关寄存器定义(基地址,传输大小,启用等)。 所有的寄存器访问都是 32 位字对齐的。

DMA 控制器部分的寄存器映射(偏移)关系如下表所示:

| Register Offset | Register Name    | Description |
|-----------------|------------------|-------------|
| 0x008+0x14      | DMA_CFG_MSRCADDR | 源数据基址       |
| 0x00C+0x14      | DMA_CFG_MDSTADDR | 目的地址基址      |
| 0x010+0x14      | DMA_CFG_MCTRL    | 控制寄存器       |
| 0x014+0x14      | DMA_CFG_RPT      | 传输重复次数      |
| 0x018+0x14      | DMA_CFG_MSIZE    | 传输大小        |
| 0x100+0xC       | DMA_CHX_IRQ_EN   | M2M 中断使能    |
| 0x104+0xC       | DMA_CHX_IRQ_STAT | M2M 中断状态状态  |
| 0x108+0xC       | DMA_CHX_IRQ_CLR  | M2M 中断清除    |

## 9.4.3 DMA\_CFG\_MSRCADDR

寄存器 offset: 0x008+0x14

寄存器描述:源地址基址寄存器。

| Bits | Name     | R/W | Description | Default |
|------|----------|-----|-------------|---------|
| 0:31 | src_base | RW  | 源数据块的基地址    | 0x0     |

### 9.4.4 DMA\_CFG\_MDSTADDR

寄存器 offset: 0x00C+0x14

寄存器描述:目的数据基址寄存器。

| Bits | Name     | R/W | Description | Default |
|------|----------|-----|-------------|---------|
| 0:31 | dst_base | RW  | 目的数据块的基地址   | 0x0     |

### 9.4.5 DMA\_CFG\_MCTRL

寄存器 offset: 0x010+0x14

寄存器描述:控制寄存器。

| Bits | Name       | R/W | Description                                                                                                                                | Default |
|------|------------|-----|--------------------------------------------------------------------------------------------------------------------------------------------|---------|
| 0    | trans_en   | RW  | DMA 传输使能,断言该位将启动 mem2mem DMA 传输,可以通过 SW 将其清除,并且在当前突发结束后传输将停止。 当完成一次完整的传输或发生传输错误响应时,硬件也可以将其清除,在这种情况下,当前传输将被中止。 注意,仅当所有其他配置位都已正确配置时,才可以设置该位。 | 0x0     |
| 1:2  | trans_type | RW  | mem2mem 固定为 2'b00                                                                                                                          | 0x0     |

| 3:5   | trans_per_sel | RW                                    | 保留                                                                                                                                            | 0x0 |
|-------|---------------|---------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------|-----|
| 6:7   | trans_mode    | RW                                    | 传输模式选择 2'b00:单模式传输; 2'b01:连续模式传输,在这种模式下,完成当前传输后,将以相同的传输配置自动启动新的传输; 2'b10:传输重复模式,使用相同的传输配置,传输将连续N次(在"传输重复编号寄存器"中定义) 2'b11:保留                   | 0x0 |
| 8:9   | priority      | RW                                    | 保留                                                                                                                                            | 0x0 |
| 12    | mdna          | 下一地址生成算法,用于将数据传输到目标存储器<br>1'b0,增加地址模式 |                                                                                                                                               | 0x0 |
| 13    | msna          | RW                                    | 用于从源存储器中获取数据的下一个地址生成算法<br>1'b0:增加地址模式<br>1'b1:固定地址<br>如果配置了固定地址,则强制将起始源地址对齐                                                                   | 0x0 |
| 16:18 | mdwidth       | RW                                    | 用于将数据传输到目标的传输宽度:<br>3'b000: 8 位<br>3'b001: 16 位<br>3'b010: 32 位<br>3'b011: 64 位<br>3'b100: 128 位<br>其他: 保留                                    | 0x0 |
| 21:23 | mswidth       | RW                                    | 从源获取的传输宽度<br>3'b000: 8 位<br>3'b001: 16 位<br>3'b010: 32 位<br>3'b011: 64 位<br>3'b100: 128 位<br>其他: 保留                                           | 0x0 |
| 24:27 | mdburst       | RW                                    | 突发中用于将数据传输到目标存储器的传输次数 4'b0000: 1 次转移 4'b0001: 2 次传输 4'b0010: 3 次转移 4'b0011: 4 次转移 4'b0010: 5 次转帐 4'b0100: 5 次转帐 4'b0101: 6 次转移 4'b0110: 7 次传输 | 0x0 |
| 28:31 | msburst       | RW                                    | 突发中用于将数据传输到目标存储器的传输次数<br>4'b0000: 1 次转移<br>4'b0001: 2 次传输<br>4'b0010: 3 次转移<br>4'b0011: 4 次转移                                                 | 0x0 |

|  | 4'b0100: 5 次转帐<br>4'b0101: 6 次转移 |  |
|--|----------------------------------|--|
|  | 4'b0110: 7 次转移                   |  |
|  | <br>4'b1111: 16 次传输              |  |

### 9.4.6 DMA\_CFG\_RPT

寄存器 offset: 0x014+0x14

寄存器描述: 传输重复次数寄存器。

| Bits | Name      | R/W  | Description                                                 | Default |
|------|-----------|------|-------------------------------------------------------------|---------|
| 0:11 | trans_rpt | P\// | 当 DMA_CFG_MCTRL 寄存器的 trans_mode 配置成 b10 传输重复模式时,此域定义重复循环次数。 | 0x0     |

## 9.4.7 DMA\_CFG\_MSIZE

寄存器 offset: 0x018+0x14

寄存器描述: 传输大小寄存器。

| S Name R/W Description                                                                                                                                | Default                                                                                        |
|-------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------|
| 一次 DMA 传输的传输 不允许 0 开始传输,这样做可能 在 DMA 传输期间,这些位指示要 如果 DMA_CFG_MCTRL 寄存器 置为 b01 或 b10(即连续或重复 传输完成时,它将自动重新加载: 的传输; dma 传输错误可能会使 次成功传输的值,但是它将重新; 一次新传输的正确剩余 | 大小。<br>会导致意外结果<br>专输的剩余字节。<br>勺 trans_mode 配<br>模式),则当当前 0x0<br>J原始值以进行新<br>存器冻结到上一<br>始并自动记录下 |

### 9.4.8 DMA\_CHX\_IRQ\_EN

寄存器 offset: 0x100+0xC

寄存器描述:中断使能寄存器。

| Bits | Name           | R/W | Description  | Default |
|------|----------------|-----|--------------|---------|
| 0    | ftrans_irq_en  | RW  | 满输出的中断使能。    | 0x0     |
| 1    | htrans_irq_en  | RW  | 半传输中断使能。     | 0x0     |
| 2    | rsp_err_irq_en | RW  | dma 访问错中断使能。 | 0x0     |
| 3:31 | /              | /   | 保留           | /       |

### 9.4.9 DMA\_CHX\_IRQ\_STAT

寄存器 offset: 0x104+0xC

寄存器描述:中断状态寄存器。

| Bits | Name             | R/W | Description      | Default |
|------|------------------|-----|------------------|---------|
| 0    | ftrans_irq_stat  | RO  | 满传输的中断状态标志。      | 0x0     |
| 1    | htrans_irq_stat  | RO  | 半传输的中断状态标志。      | 0x0     |
| 2    | rsp_err_irq_stat | RO  | dma 访问错误的中断状态标志。 | 0x0     |
| 3:31 | /                | /   | 保留。              | /       |

### 9.4.10 DMA\_CHX\_IRQ\_CLR

寄存器 offset: 0x108+0xC

寄存器描述:中断清除寄存器。

| Bits | Name            | R/W | Description      | Default |
|------|-----------------|-----|------------------|---------|
| 0    | ftrans_irq_clr  | WO  | 满传输的中断状态标志。      | 0x0     |
| 1    | htrans_irq_clr  | WO  | 半传输的中断状态标志。      | 0x0     |
| 2    | rsp_err_irq_clr | WO  | dma 访问错误的中断状态标志。 | 0x0     |
| 3:31 | /               | /   | 保留。              | /       |

#### 9.4.11 访问 switch 寄存器

若要将 DMA 当做访问 switch 寄存器的 table DMA,需要先配置好 switch 侧的寄存器,然后再开启 DMA。switch 侧的寄存器有三个,分别是告警、配置、启动。告警寄存器是告警信号的标志位,配置寄存器用于配置 DMA 传输相关的参数,启动寄存器用于 DMA 开启。

### Switch 侧告警寄存器

|       | 寄存器偏移      | 0x50 + TOP_CFG_REG + 0x6000_0000 (TOP_CFG_REG =0) |     |              |  |
|-------|------------|---------------------------------------------------|-----|--------------|--|
| 位域    | 域名         | 读写特性                                              | 复位值 | 描述           |  |
| [1:0] | axi_cp_alm | RO                                                |     | 1 写错误, 0 读错误 |  |

### switch 侧配置寄存器

|        | 寄存器偏移              |      | TOP_CFG | _REG + 0x6000_0000 (TOP_CFG_REG =0) |
|--------|--------------------|------|---------|-------------------------------------|
| 位域     | 域名                 | 读写特性 | 复位值     | 描述                                  |
| [5: 0] | seg_limit          | WO   |         | 表项实际宽度(=实际值-1)                      |
| [11:6] | seg_num            | WO   |         | 表项地址宽度(2^n-1,如 1,3,7,15等)。e.g:      |
|        |                    |      |         | seg_limit=69,则 seg_num=127。         |
| [12]   | tx_cnt_endian_swap | WO   |         | 发送到寄存器的数据,大小端调换                     |
| [13]   | rx_cnt_endian_swap | WO   |         | 寄存器发送到上端的数据,大小端调换                   |

| [31:14] | reg_dma_count | RO |  | 只读寄存器, | start 以后,操作了多少个寄存器 |
|---------|---------------|----|--|--------|--------------------|
|---------|---------------|----|--|--------|--------------------|

#### switch 侧启动寄存器

| 寄存器偏移 |               | 0x58 + TOP_CFG_REG + 0x6000_0000 (TOP_CFG_REG =0) |     | G_REG + 0x6000_0000 (TOP_CFG_REG =0) |
|-------|---------------|---------------------------------------------------|-----|--------------------------------------|
| 位域    | 域名            | 读写特性                                              | 复位值 | 描述                                   |
| [0]   | reg_dma_start | WO                                                |     | 写 1 表示 dma 开始                        |

#### 配置操作流程:

- 1. 配置好寄存器(0x54), 然后配置 reg\_dma\_start(0x58)为1
- 2. 配置并开启 DMA, 开始传输数据。

#### 9.5 I2C

I2C 寄存器映射关系如下表所示:

| Register Offset | Register Name | Description |
|-----------------|---------------|-------------|
| 0x00            | I2C_PRERIo    | 预分频寄存器低8字节  |
| 0x01            | I2C_PRERhi    | 预分频寄存器高8字节  |
| 0x02            | I2C_CTR       | 控制寄存器       |
| 0x03            | I2C_TXR       | 发送寄存器       |
| 0x05            | I2C_RXR       | 接收寄存器       |
| 0x06            | I2C_CR        | 命令寄存器       |
| 0x04            | I2C_SR        | 状态寄存器       |
| 0x07            | I2C_TRISE     | scl 延迟寄存器   |
| 0x08            | I2C_FLTER     | 滤波寄存器       |

### 9.5.1 I2C\_PRERIO

寄存器 offset: 0x00

寄存器描述: 预分频 SCL 时钟线。由于 I2C 接口的结构,内核在内部使用 4\* SCL 时钟。预分频寄存器必须设置为 4\* SCL 比特率。仅当清除"EN"位时,才更改预分频寄存器的值。

| Bits | Name   | R/W | Description | Default |
|------|--------|-----|-------------|---------|
| 0:7  | prerlo | RW  | 预分频寄存器低字节。  | 0xffff  |

### 9.5.2 I2C\_PRERhi

寄存器 offset: 0x01

寄存器描述: 预分频 SCL 时钟线。由于 I2C 接口的结构,内核在内部使用 4\* SCL 时钟。预分频寄存器必须设置为 4\* SCL 比特率。仅当清除"EN"位时,才更改预分频寄存器的值。

| Bits | Name   | R/W | Description | Default |
|------|--------|-----|-------------|---------|
| 0:7  | prerhi | RW  | 预分频寄存器高字节。  | 0xffff  |

# 9.5.3 I2C\_CTR

寄存器 offset: 0x02

寄存器描述:控制寄存器。内核仅在将"EN"位置于 1 时,才响应新命令。待处理命令已完成。 仅当没有传输正在进行时(即在 STOP 命令之后)或命令寄存器的 STO 位置 1 时,才清除" EN"位。 在传输过程中暂停时,内核可以挂起 I2C 总线。

| Bits | Name   | R/W | Description                  | Default |
|------|--------|-----|------------------------------|---------|
| 0:5  | /      | RW  | 保留。                          | /       |
| 6    | ctr_en | RW  | I2C 内核使能位:<br>1: 使能<br>0: 禁止 | 0x00    |
| 7    | ctr_in | RW  | I2C 内核中断使能位: 1: 使能 0: 禁止     | 0x00    |

### 9.5.4 I2C\_TXR

寄存器 offset: 0x03

寄存器描述:发送寄存器。

| Bits | Name     | R/W | Description                                                         | Default |
|------|----------|-----|---------------------------------------------------------------------|---------|
| 0    | txr      | WO  | 下一个要传输的字节                                                           | 0x00    |
| 1:7  | txr_data | WO  | 进行数据传输时,该位代表数据的 LSB。如果是从机地址传输,则该位代表 RW 位。<br>1:读 slave<br>0:写 slave | 0x00    |

### 9.5.5 I2C\_RXR

寄存器 offset: 0x05

寄存器描述:接收寄存器。

| Bits | Name | R/W | Description | Default |
|------|------|-----|-------------|---------|
| 0:7  | rxr  | RO  | 接收到的最后一个字节  | 0x00    |

### 9.5.6 I2C\_CR

寄存器 offset: 0x06

寄存器描述: 命令寄存器。

| Bits | Name | R/W | Description                            | Default |
|------|------|-----|----------------------------------------|---------|
| 0    | lack | RW  | 中断响应,置位时,清除挂起的中断。                      | 0x00    |
| 1:2  | /    | RW  | 保留                                     | /       |
| 3    | ack  | RW  | 接收方发送 ACK (ACK ='0') 或 NACK (ACK ='1') | 0x00    |
| 4    | wr   | RW  | 写 slave                                | 0x00    |
| 5    | rd   | RW  | 读 slave                                | 0x00    |
| 6    | sto  | RW  | 生成停止条件                                 | 0x00    |
| 7    | sta  | RW  | 生成 (重复) 开始条件                           | 0x00    |

### 9.5.7 I2C\_SR

寄存器 offset: 0x04

寄存器描述: 状态寄存器。

| Bits | Name  | R/W | Description                                                        | Default |
|------|-------|-----|--------------------------------------------------------------------|---------|
| 0    | if    | RO  | 中断标志。 当中断待处理时,该位置 1,如果 IEN 位置 1,将引起处理器中断请求。在以下情况下设置中断标志:完成一个字节传输。  | 0x00    |
| 1    | tip   | RO  | 正在进行传输。 1: 正在传输 0: 传输完成                                            |         |
| 2:5  | /     | RO  | 保留                                                                 | /       |
| 6    | busy  | RO  | 写 slave I2C 总线 busy 信号。<br>检测到 START 信号后为" 1"<br>检测到 STOP 信号后为" 0" | 0x00    |
| 7    | rxack | RO  | 收到从机的响应。<br>该标志表示被寻址的 slave 的响应。<br>1:未收到响应<br>0:收到响应              | 0x00    |

### 9.5.8 I2C\_TRISE

寄存器 offset: 0x07

寄存器描述:延迟寄存器,用于屏蔽 slave 等待时间带来的分频误差。

| Bits | Name  | R/W | Description             | Default |
|------|-------|-----|-------------------------|---------|
| 0:7  | trise | RW  | 用于屏蔽 slave 等待时间带来的分频误差。 | 0x00    |

## 9.5.9 I2C\_FLTER

寄存器 offset: 0x08

寄存器描述:滤波寄存器,用于调整配置滤波频率大小。

| Bits | Name  | R/W | Description   | Default |  |
|------|-------|-----|---------------|---------|--|
| 0:4  | flter | RW  | 用于调整配置滤波频率大小。 | 0x00    |  |

#### 注:

1. 寄存器之间应满足如下关系:

12C\_FLTR < 12C\_PRER;</pre>

12C\_TRISE > 12C\_FLTR\*2 + 3;

(sc! 频率) sc! = (I2C\_PRER \* (5 + 1) + I2C\_TRISE) (主频)

- 2. 发送寄存器和命令寄存器都映射到地址 0x02。发送寄存器是 MSB, 命令寄存器是 LSB。
- 3. 接收寄存器和状态寄存器都映射到地址 0x03。接收寄存器是 MSB, 状态寄存器是 LSB。

# 10 修订信息

| 修订时间       | 版本   | 描述    |
|------------|------|-------|
| 2022.12.23 | V1.0 | 初始版本。 |