# Chapter3 コンピュータの回路を知る

# 3-1 論理回路とベン図〔解答・解説〕

#### 問1 ア

〔解説〕まず問題文の集合  $S-(T\cup R)$  は次のような集合になる。



## 正解のアの集合は



問題文中の集合と一致する。

#### 問 2 エ

〔解説〕論理演算の演算則の一つに「結合の法則」がある。

 $(A \cdot B) \cdot C = A \cdot (B \cdot C)$ 

(A+B)+C=A+(B+C)

排他的論理和(⊕)も論理和演算の一種なので、論理和の場合と同様に結合の法則が成立するため、3つの演算記号のすべての場合で結合の法則が成立することになる。

論理演算は集合演算と同様の性質を持っているので、上記の「結合の法則」をベン図を用いて表すと次のようになる。

## [論理和]



# [論理積]



#### 問 3 ウ

〔解説〕2つのビット列を 1001 として

- a AND b ····· 1001 AND 1001 = 1001
- a OR b ····· 1001 OR 1001 = 1001
- a  $X \cap R$  b ····· 1 0 0 1  $X \cap R$  1 0 0 1 = 0 0 0 0

よって、ウが正解である。

# 問 4 エ

〔解説〕各式をベン図化して考えてみる。



# 問 5 ウ

〔解説〕  $(A \cap B \cap C) \cup (A \cap B \cap C)$ をベン図で表してみると下図のようになるので,正解はウである。



#### 問 6 イ

〔解説〕否定論理積(NAND)は、2つの入力がともに1の場合にだけ結果が0、その他の場合は1となる演算である。

まずX=0, Y=0のときに演算結果が0になるかを検証

- $[\mathcal{T}]$  ((0 NAND 0)NAND 0)NAND 0
  - =(1 NAND 0) NAND 0
  - = 1 NAND 0
  - = 1 (結果が0ではないので誤り)
- $[A] \quad (0 \text{ NAND } 0) \text{NAND} (0 \text{ NAND } 0)$ 
  - = 1 NAND 1
  - = 0 (結果が 0 なので正しい可能性がある)
- $[\dot{\tau}]$  (0 NAND 0)NAND(0 NAND 0)
  - = 1 NAND 1
  - = 0 (結果が 0 なので正しい可能性がある)
- $[ \bot ]$  0 NAND(0 NAND(0 NAND 0))
  - = 0 NAND (0 NAND 1)
  - = 0 NAND 1
  - =1 (結果が0ではないので誤り)

次に正しい可能性のある「イ」と「ウ」について、X=1, Y=0の時に演算結果が1になるか検証

- [A] (1 NAND 1) NAND (0 NAND 0)
  - = 0 NAND 1
  - = 1
- [†] (1 NAND 0) NAND (1 NAND 0)
  - = 1 NAND 1
  - =0 (結果が1ではないので誤り)

残った「イ」が答えとして適切。

#### 問 7 ア

〔解説〕相補演算とは、集合演算によって得られる結果が互いにもう一方の演算の補集合となっている関係、 すなわち X AND Y と NOT (X AND Y)のような関係になっているものを指す。 排他的論理和(XOR)は、2 つの入力値が異なれば真、同じであれば偽を返す論理演算で、

#### 排他的論理和の真理値表とベン図

| Х | Υ | 結果 |
|---|---|----|
| 0 | 0 | 0  |
| 0 | 1 | 1  |
| 1 | 0 | 1  |
| 1 | 1 | 0  |



排他的論理和の相補演算になるのは、XORの補集合(XORのベン図の白い部分)が結果として得られる演算なので、答えとして適切なのは「等価演算」ということになる。

#### 等価演算の真理値表とベン図

| Х | Υ | 結果 |
|---|---|----|
| 0 | 0 | 1  |
| 0 | 1 | 0  |
| 1 | 0 | 0  |
| 1 | 1 | 1  |



# 3-2 論理回路と基本回路〔解答・解説〕

#### 間 1 イ

〔解説〕設問の論理回路に $(A=0,\ B=0)$ ,  $(A=1,\ B=0)$ ,  $(A=0,\ B=1)$ ,  $(A=1,\ B=1)$ の 4 つの値を入力すると X には左の値が出力される。右は正解に入力した場合。



| 入力A | 入力B | 結果X |
|-----|-----|-----|
| 0   | 0   | 1   |
| 1   | 0   | 1   |
| 0   | 1   | 0   |
| 1   | 1   | 1   |



| 入力A | 入力B | 結果X |
|-----|-----|-----|
| 0   | 0   | 1   |
| 1   | 0   | 1   |
| 0   | 1   | 0   |
| 1   | 1   | 1   |

#### 問 2 ウ

〔解説〕 X=0, Y=0のとき, X O R  $(X \square Y)=1$  より,  $X \square Y=1$ 

X=0, Y=1のとき, X O R  $(X \square Y)=1$  より,  $X \square Y=1$ 

X=1, Y=0のとき、X AND  $(X \square Y)=0$ より、 $X \square Y=0$ 

X = 1, Y = 1 O E  $\exists$ , X A N D  $(X \square Y) = 1$   $\exists$   $\emptyset$ ,  $X \square Y = 1$ 

# 問3 エ

〔解説〕奇数パリティは、データを構成するビット全体の中でビット「1」の数が奇数個になるようにパリティビットを付加する方式。パリティビットを含めた各ビットをすべてXOR演算した結果は必ず「1」となる。

# 問 4 ウ

〔解説〕[ウを確認]





# 3-3 基本回路を組み合わせた論理回路〔解答・解説〕

#### 問 1 イ

〔解説〕 4 入力 N A N D を構成することになっているので、4 つの入力のいずれかが" 0 "であるときに" 1 "を出力する、または全ての入力が" 1 "のときに" 0 "を出力する論理回路になっていればよい。

|     |     |     |     | - 141114 |
|-----|-----|-----|-----|----------|
| 入力1 | 入力2 | 入力3 | 入力4 | 出力       |
| 0   | 0   | 0   | 0   | 1        |
| 0   | 1   | 0   | 0   | 1        |
| 0   | 0   | 1   | 0   | 1        |
| 0   | 0   | 0   | 1   | 1        |
| 0   | 1   | 1   | 0   | 1        |
| 0   | 1   | 0   | 1   | 1        |
| 0   | 0   | 1   | 1   | 1        |
| 0   | 1   | 1   | 1   | 1        |
| 1   | 0   | 0   | 0   | 1        |
| 1   | 1   | 0   | 0   | 1        |
| 1   | 0   | 1   | 0   | 1        |
| 1   | 0   | 0   | 1   | 1        |
| 1   | 1   | 1   | 0   | 1        |
| 1   | 1   | 0   | 1   | 1        |
| 1   | 0   | 1   | 1   | 1        |
| 1   | 1   | 1   | 1   | 0        |

図 4入力NAND回路の真理値表

4つの入力に"1"を設定したときに"0"を出力するか否かによって正しい論理回路図を選別する。





この時点で「ア」と「ウ」は不適切であると判断できる。残った「イ」と「エ」について検証を続け ここでは4つの入力に"1010"を与えた場合の出力を見る。



消去法により「イ」が4入力NAND回路と判断できる。なお「エ」は4入力NOR回路。

#### 問 2 ウ

〔解説〕まず、問題の回路図を真理値表にする。



論理回路図の真理値表

| Α | В | х |
|---|---|---|
| 0 | 0 | 0 |
| 1 | 0 | 1 |
| 0 | 1 | 1 |
| 1 | 1 | 0 |

| ア | Α | В | х |
|---|---|---|---|
|   | 0 | 0 | 1 |
|   | 1 | 0 | 1 |
|   | 0 | 1 | 1 |
|   | 1 | 1 | 1 |



| 7 | Α | В | х |
|---|---|---|---|
| • | 0 | 0 | 1 |
|   | 1 | 0 | 0 |
|   | 0 | 1 | 0 |
|   | 1 | 1 | 1 |



| ウ | Α | В | х |
|---|---|---|---|
|   | 0 | 0 | 0 |
|   | 1 | 0 | 1 |
|   | 0 | 1 | 1 |
|   | 1 | 1 | 0 |



| エ | Α | В | х |
|---|---|---|---|
|   | 0 | 0 | 1 |
|   | 1 | 0 | 0 |
|   | 0 | 1 | 0 |
|   | 1 | 1 | 1 |



問3 ア

〔解説〕入力A、Bと出力X、Yの適切な関係は次のようになる。

| Α | В | X(桁上がり) | Y(和の1桁目) |
|---|---|---------|----------|
| 0 | 0 | 0       | 0        |
| 0 | 1 | 0       | 1        |
| 1 | 0 | 0       | 1        |
| 1 | 1 | 1       | 0        |

表を見ると、2つの入力とXの関係はANDの真理値表と一致し、2つの入力とYの関係はXORの 真理値表と一致している。したがって、X=A AND B、Y=A XOR B となっているYの論理 回路図が正解。

# 問 4 イ

〔解説〕 A と B の論理和 (O R)が、次の論理積 (A N D) への入力。 C の否定 (N O T)が、次の論理積 (A N D) への入力。 したがって、正解は「イ」。

#### 問 5 イ

〔解説〕問題及びア、イ、ウ、エの論理回路のA、Bに(0、0)(1、1)(1、0)(0、1)を入力した場合のX は次のようになる。

| A | В | 問題 | ア | イ | ウ | エ |
|---|---|----|---|---|---|---|
| 0 | 0 | 1  | 1 | 1 | 0 | 1 |
| 0 | 1 | 0  | 1 | 0 | 0 | 1 |
| 1 | 0 | 1  | 1 | 1 | 1 | 0 |
| 1 | 1 | 1  | 0 | 1 | 1 | 1 |

よって,正解はイである。

# 問 6 イ

〔解説〕回路図を論理式で表すと「 $\overline{A} \cdot B + A \cdot \overline{B}$ 」。この集合をベン図上に表すと次にようになる。



この集合はXOR演算の集合と等しいため「イ」が正解と判断できる。

#### 問 7 ウ

〔解説〕1:初期の状態は次のようになる。



2: Sをいったん0にすると次のようになる。



3:Sを再び1に戻すと次のようになる。



よってウが正解である。

#### 問 8 ウ

〔解説〕それぞれ  $A \ge B$  が 0 又は 1 の値をとった時に、各回路の演算結果である Y の値がどうなるかを考える。(設問の回路記号は NAND 回路)



| 入力A | 入力B | 結果Y |
|-----|-----|-----|
| 0   | 0   | 0   |
| 1   | 0   | 1   |
| 0   | 1   | 1   |
| 1   | 1   | 0   |

結果の真理値表は、XOR 回路の真理値表と一致する。よって正解は「ウ」。

# 3-4 半加算器と全加算器〔解答・解説〕

#### 問 1 エ

〔解説〕AND回路とXOR回路を一つずつ使って構成するのは、半加算器である。

#### 問 2 ア

〔解説〕真理値表より、CはAND演算の結果、SはXOR演算の結果となっていることがわかる。

#### 問 3 ウ

〔解説〕全加算器は、2 進数の加算を行う論理回路で、2 進数の一桁分の加算を下位からの繰り上がりを含めて計算できる。図中の出力 c は Carry out で繰り上がり数、s は Sum で合計を表している。

考え方としては、入力された 3 つの値を足して、c と s の出力を求める。この問題の場合、x と z が 1 なので足して 2、2 進数なので 1 つ上の桁に繰り上がるので c が 1 になり、s は 2-2=0 で 0 になる。

# 3-5 ビット操作とマスクパターン〔解答・解説〕

#### 問 1 ウ

〔解説〕 2 進数 11111100 と XOR 演算を行えばよい。

#### 間 2 ア

〔解説〕16の倍数は16で割り切れる数であるから15以下(下位4ビット)は0となる。

(例) 
$$16 \rightarrow 00010000$$
  
 $32 \rightarrow 0010000$   
 $48 \rightarrow 00110000$ 

# 問 3 ウ

〔解説〕ア

元のビット列と同じものになる

元のビット列と同じものになる

全ビットを反転したビット列になる

全てが1のビット列になり

# 間 4 イ

〔解説〕 a: nの下位4ビットを取り出し、xに格納する

b:次の4ビットを取り出すため、nを右に4ビット論理シフトする

# 問 5 ウ

「解説」8ビットのデータの下位7ビットを取り出したいので、最上位ビット以外を「1」としたビット列「0 1 1 1 1 1 1 1 」との論理積をとることで下位7ビットを取り出せる。 2 進数「0 1 1 1 1 1 1 1」を 1 6 進数で表すと「7 F」なので正解は「ウ」とる。