# 第三讲



# 第二部分:组合逻辑

- 一. 逻辑代数基础
  - 1. 逻辑代数基本概念
  - 2. 逻辑代数的公理、定理与规则
  - 3. 逻辑函数的表达式
  - 4. 逻辑函数化简 (卡诺图)
- 二. Verilog HDL (自学)
- 三. 逻辑门电路
  - 1. 晶体管和MOS管
  - 2. 逻辑门电路实现
- 四. 基本组合逻辑部件设计

- ❖ 所谓"逻辑",指事物间的因果关系。当两个二进制数码表示不同的逻辑状态时,它们之间可以按照指定的某种因果关系进行推理运算,称为逻辑运算
- ❖ 1849年英国数学家乔治•布尔(George Boole)提出了描述客观事物逻辑关系的数学方法──布尔代数(Boolean algebra),成功地将形式逻辑问题归结为一种代数运算
- ❖ 布尔代数后来被广泛用于开关电路和数字逻辑电路的分析和设计,因此也叫做开关代数或逻辑代数
  - 布尔代数=逻辑代数
  - 布尔变量=逻辑变量
  - ▶ 布尔表达式=逻辑表达式
  - 布尔函数=逻辑函数



乔治•布尔1815.~1864

- ❖ 逻辑代数: 逻辑代数L是一个封闭的代数系统,它由一个逻辑变量集K,常量0和1,以及"或"、"与"、"非"三种基本运算所构成,记为 L={ K,∨,∧,¬,0,1 }
  - 逻辑常量:在逻辑运算中其值不会改变的量称为逻辑常量。
    - 逻辑常量是 "0" 和 "1"
  - 逻辑变量:在逻辑运算中其值会发生改变的量称为逻辑变量,由字母或字母加数字来表示。逻辑变量的表示形式如下:
    - 原变量: A、B、C、A₁
  - > 逻辑运算:
    - "与"运算:用"•"或"^"表示,如A•B,A ^ B
    - "或"运算:用"+"或"∨"表示,如A+B,A∨B
    - "非"运算:用"一"或"¬"表示,如 🔼 , ¬A

- 1. "与"运算(合取): 如果决定某一事件发生的多个条件必须同时具备,事件才能发生,则这种因果关系称之为"与"逻辑。
  - "与"逻辑用"与"运算描述。其运算符号为"•",有时也用 "∧"表示。如: F = A•B 或者 F = A∧B

#### 概念模型

输入条件(A、B):闭合--"1",断开-"0"

输出结果 (灯P): 亮 -- "1", 灭 -- "0"



#### "与"运算表

### "与"运算的运算法则:

$$0 \cdot 0 = 0$$
  $1 \cdot 0 = 0$ 

$$0 \cdot 1 = 0 \qquad 1 \cdot 1 = 1$$

实现"与"运算的逻辑电路称为"与"门

| Α | В | F |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 1 |

- 2. "或"运算(析取): 如果决定某一事件是否发生的多个条件中,只要有一个或一个以上条件成立,事件便可发生,则这种因果关系称之为"或"逻辑。
  - ▶ "或"逻辑用"或"运算描述。其运算符号为"+",有时也用"∨"表示。如: F = A + B 或者 F = A ∨ B

#### 概念模型

输入条件(A、B): 闭合 -- "1", 断开 - "0"

输出结果(灯P): 亮 -- "1", 灭 -- "0"



#### "或"运算的运算法则:

$$0 + 0 = 0$$
  $1 + 0 = 1$ 

$$0+1=1$$
  $1+1=1$ 

实现"或"运算的逻辑电路称为"或"门

#### "或"运算表

| Α | В | F |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 1 |

- 3. "非"运算(否定): 如果某一事件的发生取决于条件的否定,即事件与事件发生的条件构成矛盾,这种因果关系称为"非"逻辑。
  - "非"逻辑用"非"运算描述。其运算符号为"⁻",有时也用"⁻"表示。如: F = A 或者 F = ¬A

#### 概念模型

输入条件(开关A):闭合 -- "1",断开 - "0"

输出结果 (灯P): 亮 -- "1", 灭 -- "0"



#### "非"运算的运算法则:

$$\overline{0} = 1$$
,  $\overline{1} = 0$ 

实现"非"运算的逻辑电路称为"非"门

| • |   |
|---|---|
| Α | F |
| 0 | 1 |
| 1 | 0 |

"韭" 运笪夷

### 4. "异或"运算

$$F = A \oplus B$$

$$F = A \oplus B$$

$$= A\overline{B} + \overline{AB}$$

输入相异,输出为1

# 5. "同或"运算

$$F = A \odot B$$
 $F = \overline{AB} + AB$ 
输入相同,输出为1

#### "异或"运算表

| A B | F |
|-----|---|
| 0 0 | 0 |
| 0 1 | 1 |
| 1 0 | 1 |
| 11  | 0 |

#### "同或"运算表

| A B | F |
|-----|---|
| 0 0 | 1 |
| 0 1 | 0 |
| 1 0 | 0 |
| 1 1 | 1 |

#### 异或逻辑与同或逻辑是互非关系:

$$A \oplus B = A \odot B$$
  $A \odot B = A \oplus B$ 

$$A \odot B = A \oplus B$$

$$A\overline{B} + \overline{A}B = \overline{A}\overline{B} + AB$$

# ❖ 逻辑运算的顺序

- ▶在一个表达式中,若既有 "与" 运算又有 "或" 运算,则按先 "与" 后 "或" 的规则进行运算
- ▶如 (A·B) + (C·D) 可省去括号, 写为 AB+CD
- ▶ 注意: (A+B)·(C+D) 不能省略括号,即不能写成 A+B·C+D

### >运算优先法则:



# **❖**逻辑电路的符号表示

| 逻辑 | IEEE标准符号 | 国标符号  | 部标符号  | 逻辑表达式                  |
|----|----------|-------|-------|------------------------|
| 或  | A B      | A     | A + F | F = A + B<br>F = A ∨ B |
| 与  | A B      | A & F | A F   | F = A·B<br>F = A∧B     |
| 非  | A F      | A1F   | A F   | F = A<br>F = ¬A        |

# 第二部分:组合逻辑

- 一. 逻辑代数基础
  - 1. 逻辑代数基本概念
  - 2. 逻辑代数的公理、定理与规则
  - 3. 逻辑函数的表达式
  - 4. 逻辑函数化简 (卡诺图)
- 二. Verilog HDL (自学)
- 三. 逻辑门电路
  - 1. 晶体管和MOS管
  - 2. 逻辑门电路实现
- 四. 基本组合逻辑部件设计

# 逻辑代数的基本公理

- ❖公理1:设A为逻辑变量,若A ≠ 0,则A=1;若A ≠ 1,则 A=0。决定了逻辑变量的二值性(非0 即1)
- **❖**公理2: 0•0 = 0; 1+1 = 1
- **❖**公理3: 1•1 = 1; 0+0 = 0
- ❖公理4: 0•1=0; 1+0=1; 1•0=0; 0+1=1
- **❖**公理5: 0=1; 1=0

公理是一个代数系统的基本出发点, 无需加以证明

# 逻辑代数的基本定律

① 交換律: 
$$A + B = B + A$$
,  $A \cdot B = B \cdot A$ 

② 结合律: 
$$(A+B)+C=A+(B+C)$$
  
 $(A\cdot B)\cdot C=A\cdot (B\cdot C)$ 

③ 分配律: 
$$A \cdot (B + C) = A \cdot B + A \cdot C$$
  
 $A + B \cdot C = (A + B) \cdot (A + C)$ 

④ 0-1律: 
$$A + 0 = A$$
,  $A \cdot 1 = A$   
 $A + 1 = 1$ ,  $A \cdot 0 = 0$ 

⑤ 互补律: 
$$A + \overline{A} = 1$$
,  $A \cdot \overline{A} = 0$ 

# 1. 定理1: 重叠律

$$A + A = A$$
;  $A \cdot A = A$ 

证明: 
$$A + A = (A + A) \cdot 1$$
 定律4: 0-1律  
=  $(A + A) \cdot (A + A)$  定律5: 互补律  
=  $A + A \cdot A$  定律3: 分配律  
=  $A + O$  定律5: 互补律  
=  $A + O$  定律4: 0-1律

# 2. 定理2: 吸收律

$$A + A \cdot B = A$$
 ;  $A \cdot (A + B) = A$ 

证明: 
$$A + A \cdot B = A \cdot 1 + A \cdot B$$
 定律4  
=  $A \cdot (1 + B)$  定律3  
=  $A \cdot (B + 1)$  定律1  
=  $A \cdot 1$  定律4  
=  $A$  定律4

- 两个乘积项中,若有一个乘积项的部分因子,恰好是另一个乘积项的全部,则这个乘积项是多余的
- > 对于和项,也是类似的

# 3. 定理3: 还原律

$$\bar{A} = A$$

证明 
$$\Rightarrow_A = X$$

因而 
$$\overline{A} \cdot X = 0$$
  $\overline{A} + X = 1$  定律5

但是 
$$\overline{A} \cdot A = 0$$
  $\overline{A} + A = 1$  定律5

由于X和A都满足定律5。因此,根据定律5的唯一性,得到 A = X。

# 4. 定理4: 反演律 (摩根定律)

$$\overline{A + B} = \overline{A} \cdot \overline{B} \qquad \overline{A \cdot B} = \overline{A} + \overline{B}$$

证明: 由于 
$$(\overline{A} \cdot \overline{B}) + (A + B)$$
  $= (\overline{A} \cdot \overline{B} + A) + B$   $定律2$   $= (\overline{B} + A) + B$   $定律3,4,5$   $= A + (B + \overline{B})$   $定律1,2$   $= A + 1$   $定律5$   $= 1$ 

而且: 
$$(\overline{A} \cdot \overline{B}) \cdot (A + B) = (\overline{A} \cdot \overline{B} \cdot A) + (\overline{A} \cdot \overline{B} \cdot B)$$
  
=  $\mathbf{0} + \mathbf{0} = \mathbf{0}$ 

所以,根据定律5的唯一性可得:  $\overline{A+B} = \overline{A} \cdot \overline{B}$ 

和之反等于反之积; 积之反等于反之和

# 5. 定理5: 包含律

$$A \cdot B + \overline{A} \cdot C + B \cdot C = A \cdot B + \overline{A} \cdot C$$
$$(A + B) \cdot (\overline{A} + C) \cdot (B + C) = (A + B) \cdot (\overline{A} + C)$$

证明: 
$$A \cdot B + \overline{A} \cdot C + B \cdot C = A \cdot B + \overline{A} \cdot C + (A + \overline{A}) \cdot B \cdot C$$
 定律3
$$= A \cdot B + \overline{A} \cdot C + A \cdot B \cdot C + \overline{A} \cdot B \cdot C$$
 定律1
$$= A \cdot B + A \cdot B \cdot C + \overline{A} \cdot C \cdot (1 + B)$$
 定律3
$$= A \cdot B \cdot (1 + C) + \overline{A} \cdot C \cdot (1 + B)$$
 定律3
$$= A \cdot B \cdot (C + 1) + \overline{A} \cdot C \cdot (B + 1)$$
 定律1
$$= A \cdot B + \overline{A} \cdot C$$

推论: AB + AC + BCDEF ... = AB + AC

若两个乘积项中的部分因子恰好互补,并且,这两个乘积项中的其余因子都是第三乘积项的部分因子,则这个第三乘积项是多余的

# 逻辑代数的规则

- 1. 代入规则: 在任何一个包含某个相同变量的逻辑等式中, 用另外
  - 一个函数式代入式中所有这个变量的位置,等式仍然成立。
  - 用途:扩大基本公式和常用公式的使用范围

例:已知 
$$A+\overline{A}=1$$

则: 
$$ABC + \overline{ABC} = 1$$

例: 已知 
$$\overline{A + B} = \overline{A} \cdot \overline{B}$$

$$\overline{AB + CD} = \overline{AB} \cdot \overline{CD}$$

### 逻辑代数的规则

- **2. 反演规则**: 将原函数F中的全部 "•" 换成 "+", "+" 换成 "•", "0" 换成 "1", "1" 换成 "0", 原变量换成反变量, 反变量换成原变量, 所得到的新函数就是原函数的反函数, 记作 F。
  - 用途:直接求已知逻辑函数的反函数,可用于公式的化简

【例1】已知 
$$F = (A+B)(\overline{A}+C)(B+C+D)$$
, 试化简F

解: 
$$\overline{F} = \overline{AB} + A\overline{C} + \overline{BCD} = \overline{AB} + A\overline{C}$$
 根据包含律

则 
$$F = \overline{F} = (A+B)(\overline{A}+C)$$
 根据还原律 和 反演规则

- ❖规则: ① 遵循 "()"→ "•"→"+"的运算优先顺序;
  - ② 不属于单个变量上的"非号"在变换中不变。

不变不变

已知 
$$F_1 = AB + \overline{(C + \overline{D})B} + \overline{BC} + 0$$
 则反函数  $\overline{F_1} = (\overline{A} + \overline{B}) \cdot \overline{CD} + \overline{B} \cdot \overline{B} + \overline{C} \cdot 1$ 

### 逻辑代数的规则

- **3. 对偶规则:** 将原函数F中的全部 "•" 换成 "+", "+" 换成 "•", "0"换成 "1", "1" 换成 "0", 所得的新函数就是原函数的对偶式,记作F'或F\*。
  - ▶ 用途:已知某公式成立,则可以得到其对偶公式仍成立。若两个逻辑函数表达式F和G相等,则其对偶式F'和G'也相等。

例如: 函数 
$$F_1 = AB + (C + \overline{D})B + \overline{BC} + 0$$

则对偶式是: 
$$F_1' = (A+B) \cdot C\overline{D} + B \cdot \overline{B+C} \cdot 1$$

又如: 
$$F_2 = A + B + \overline{C} \cdot \overline{D + \overline{E}}$$

则对偶式是: 
$$F_2' = A \cdot B \cdot (\overline{C} + D \cdot \overline{E})$$

- > 对偶定理与反演定理的不同:无须将原变量和反变量互换
- > 对偶定理仍遵守反演定理的两条规则:运算顺序、长非号

# 第二部分:组合逻辑

- 一. 逻辑代数基础
  - 1. 逻辑代数基本概念
  - 2. 逻辑代数的公理、定理与规则
  - 3. 逻辑函数的表达式
  - 4. 逻辑函数化简 (卡诺图)
- 二. Verilog HDL (自学)
- 三. 逻辑门电路
  - 1. 晶体管和MOS管
  - 2. 逻辑门电路实现
- 四. 基本组合逻辑部件设计

# 逻辑函数

#### ❖ 逻辑函数

》 设某一逻辑电路的输入逻辑变量为A1, A2, ..., An, 输出逻辑 变量为F, 如下图所示。则称F为A1, A2, ..., An的逻辑函数, 记为: F = f(A1, A2, ..., An)



- 逻辑电路输出函数的取值是由逻辑变量的取值和电路本身的结构决定的
- 任何一个逻辑电路的功能都可由相应的逻辑函数完全描述,因此, 能够借助抽象的代数表达式对电路加以分析研究

# 逻辑函数的常用表达式

❖ 常用表达式包括:与或式、或与式、与或非式







# 逻辑函数的标准表达式

- ❖逻辑函数的表达形式是不唯一的,在数字电路手工设计中, 引入逻辑函数的标准表达式
- ❖逻辑函数的标准表达式建立在最小项和最大项概念基础上

# ❖标准表达式:

- 最小项表达式:全部由最小项构成的与或式(积之和式)
- 最大项表达式:全部由最大项构成的或与式(和之积式)

$$F(A,B,C) = \overline{ABC} + \overline{ABC} + \overline{ABC} + ABC$$
 最小项表达式 
$$F(A,B,C) = (A+B+C) \cdot (A+\overline{B}+C) \cdot (\overline{A}+\overline{B}+\overline{C})$$
 最大项表达式

# 最小项

# ❖最小项定义

- ▶由n个变量组成的 "与" 项中,每个变量以原变量或反变量的形式出现且仅出现一次,则这个与项称为最小项。
- ▶n个变量有2n个最小项

- ▶ 为书写方便,把最小项记做m<sub>i</sub>。
- 下标i的取值规则:按照变量顺序将最小项中的原变量用1表示、反变量用0表示,得到一个二进制数,与其对应的十进制数,即该最小项的编号 i。

# 最小项编号

| 最小项                                               | 二进制取值 | 编号表示  |
|---------------------------------------------------|-------|-------|
| $\overline{A}\overline{B}\overline{C}$            | 000   | $m_0$ |
| $\overline{\overline{A}}\overline{\overline{B}}C$ | 001   | $m_1$ |
| $\overline{ABC}$                                  | 010   | $m_2$ |
| $\overline{\overline{A}BC}$                       | 011   | $m_3$ |
| $A\overline{B}\overline{C}$                       | 100   | $m_4$ |
| $A\overline{B}C$                                  | 101   | $m_5$ |
| $\overline{ABC}$                                  | 110   | $m_6$ |
| ABC                                               | 111   | $m_7$ |

# 最小项的性质

### ❖ 最小项的性质

- ① 对于任何一个最小项,只有对应的一组变量取值,使其值为1, 其余情况下均为0;
- ② 全体最小项之和为1;
- ③ 任意两个最小项的乘积为0;
- ④ 相邻最小项:除一个变量互为相反外,其余变量分别相同的两个最小项。

具有相邻性的两个最小项之和,可以合并为一个乘积项,消去一个以原变量和反变量形式出现的变量,保留由没有变化的变量构成的乘积项。

例: 
$$\overline{ABC} + \overline{ABC} = \overline{AB}$$

# 最小项表达式

- ❖ 全部由最小项构成的与或式,也称标准与或式,可由 最小项推导法直接从真值表中导出。
- ❖ 例:三人表决器设计(表决原则:少数服从多数)
  - ➤ A, B, C表示输入, 1表示赞成, 0表示反对
  - ➤ F表示输出,1表示通过,0表示不通过

$$F = \overline{ABC} + A\overline{BC} + AB\overline{C} + AB\overline{C} + ABC$$
  
 $F(A, B, C) = m_3 + m_5 + m_6 + m_7$  最小项  
 $F(A, B, C) = \sum_{i=1}^{n} m(3,5,6,7)$ 

#### 真值表

| A | В | С | F |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 |

❖ 最小项推导法: 从真值表推出逻辑函数表达式的一种方法。 把 输出为1的输入组合写成乘积项的形式,其中取值为 1 的输入 用原变量表示,取值为 0 的输入用反变量表示,然后把这些乘积 项加起来

# ❖最大项

- 设有n个变量,它们所组成的具有n个变量的"或"项(和项)中,每个变量以原变量或反变量的形式出现且仅出现一次,则这个和项称为最大项。
- > n个变量有2<sup>n</sup>个最大项

3变量 (A,B,C) 有8个最大项

$$\overline{A} + \overline{B} + \overline{C}$$
,  $\overline{A} + \overline{B} + C$ ,  $\overline{A} + B + \overline{C}$ ,  $\overline{A} + B + C$   
 $A + \overline{B} + \overline{C}$ ,  $A + \overline{B} + C$ ,  $A + B + \overline{C}$ ,  $A + B + C$ 

- $\rightarrow$  为书写方便,把最大项记做 $M_{i}$ 。
- 下标i的取值规则:按照变量顺序将最大项中的原变量用0表示、 反变量用1表示,得到一个二进制数,与其对应的十进制数即 该最大项的编号i。

# 最大项编号

| 最大项                               | 二进制取值 | 编号表示  |
|-----------------------------------|-------|-------|
| $\bar{A} + \bar{B} + \bar{C}$     | 111   | $M_7$ |
| $\bar{A} + \bar{B} + C$           | 110   | $M_6$ |
| $\bar{A} + B + \bar{C}$           | 101   | $M_5$ |
| $\bar{A} + B + C$                 | 100   | $M_4$ |
| $A + \overline{B} + \overline{C}$ | 011   | $M_3$ |
| $A + \overline{B} + C$            | 010   | $M_2$ |
| $A+B+\bar{C}$                     | 001   | $M_1$ |
| A+B+C                             | 000   | $M_0$ |

### 最大项的性质

# > 最大项的性质

- ① 对于任何一个最大项,只有对应的一组变量取值,使其值为<sub>0</sub>, 其余情况下均为1;
- ② 全体最大项之积为0;
- ③ 任意两个最大项之和为1。
- ④ 相邻最大项: 若2个最大项中只有1个变量分别以原变量和反变量的形式出现,其余的变量分别相同,则称这2个变量具有相邻性,或相邻最大项。具有相邻性的两个最大项之积可以合并为一个和项,消去一个以原变量和反变量形式出现的变量,保留由没有变化的变量构成的和项。

例: 
$$(\overline{A} + B + \overline{C})(A + B + \overline{C}) = \lceil (\overline{A} + (B + \overline{C})) \rceil \lceil (A + (B + \overline{C})) \rceil = B + \overline{C}$$

# 最大项表达式

❖ 全部由最大项构成的或与式,也称标准或与式,可由最大项推导法直接 从真值表中导出。

【例】: 三人表决器设计的输出表达式

$$F = (A + B + C)(A + B + \overline{C})(A + \overline{B} + C)(\overline{A} + B + C)$$

$$F(A, B, C) = M_0 \cdot M_1 \cdot M_2 \cdot M_4$$

$$F(A, B, C) = \Pi M(0, 1, 2, 4)$$

◆最大项推导法: 把使输出为0的输入组合写成和项的形式, 其中取值为0的输入用原变量表示, 取值为1的输入用反变量表示, 然后把这些和项乘起来

#### 真值表

| ABC   | F |
|-------|---|
| 0 0 0 | 0 |
| 0 0 1 | 0 |
| 0 1 0 | 0 |
| 0 1 1 | 1 |
| 1 0 0 | 0 |
| 1 0 1 | 1 |
| 1 1 0 | 1 |
| 1 1 1 | 1 |

# 第二部分:组合逻辑

- 一. 逻辑代数基础
  - 1. 逻辑代数基本概念
  - 2. 逻辑代数的公理、定理与规则
  - 3. 逻辑函数的表达式
  - 4. 逻辑函数化简 (卡诺图)
- 二. Verilog HDL (自学)
- 三. 逻辑门电路
  - 1. 晶体管和MOS管
  - 2. 逻辑门电路实现
- 四. 基本组合逻辑部件设计

# 逻辑函数化简

- ❖ 设计优化
  - ▶ 面积优化——使设计的电路或系统占用的逻辑资源尽量少
  - ▶ 时间优化——使设计的电路或系统的输入信号到达输出的路程尽量短

- ❖ 逻辑函数的简化是实现面积优化的一种方式。
- ❖ 过去逻辑函数的简化是非常重要而又繁琐的工作,在现代数字电路或系统的设计中,设计优化主要由EDA工具自动完成,一般无须设计者介入。

### 逻辑函数化简

- ❖ 同一个逻辑函数可以写成不同的逻辑式;
- ❖ 逻辑表达式越简单,实现它的电路越简单,电路工作越稳定可靠;
- ❖ 因此需要通过化简找出最简逻辑式。

【例】化简 
$$F = \overline{ABC} + A\overline{BC} + AB\overline{C} + ABC$$

解 
$$F = \overline{ABC} + A\overline{BC} + AB\overline{C} + ABC$$
  
 $= AB(\overline{C} + C) + AC(\overline{B} + B) + BC(\overline{A} + A)$   
 $= AB + AC + BC$   
 $= \overline{AB + AC + BC}$   
 $= \overline{AB \cdot \overline{AC} \cdot \overline{BC}}$ 



若不化简,需要3个非门、4个3输入与门、1个4输入或门

化简后,只需要3个2输入与非门、1个3输入与非门

❖逻辑函数的公式简化法的原理是: 反复使用逻辑代数的基本定律、基本定理和规则,消去函数中多余的乘积项和因子,以求得最简形式

### "与或"表达式的化简

# ❖ 最简与或表达式

- 1. 乘积项的个数最少(用门电路实现,用的与门数最少)
- 2. 在满足1的条件下,乘积项中的变量最少(与门的输入端最少)
- 3. 省器件:用最少的门,门的输入也最少

# ❖最简或与表达式

- 1、或项个数最少(或门用的最少);
- 2、在满足1的条件下,或项中变量数最少(或门的输入端最少)。

# > 化简方法

- 1、利用对偶规则,将"或与"表达式转换为"与或"表达式。
- 2、实际化简"与或"表达式。
- 3、利用对偶规则将最简"与或"表达式转为最简"或与"表达式。

【例】化简 
$$F=(A+B)(\overline{A}+C)(B+C)(A+C)$$

对偶规则 
$$F'=AB+\overline{A}C+BC+AC$$

$$=AB+\overline{A}C+AC$$

$$=AB+C$$

则: 
$$F=(A+B) \cdot C$$

由包含律 AB+AC+BC=AB+AC

- ❖逻辑函数的公式简化常用的方法
- ❖ 以与或表达式的化简为例有:合并乘积项法、吸收项法、 配项法等
  - 1、合并乘积项法——利用互补律消去1个变量

化简 
$$F = A(BC + \overline{BC}) + AB\overline{C} + A\overline{BC}$$

解: 
$$F = ABC + A\overline{B}\overline{C} + AB\overline{C} + A\overline{B}C$$
 利用分配律展开 
$$= (ABC + A\overline{B}C) + (A\overline{B}\overline{C} + AB\overline{C})$$
 合并 
$$= AC(B + \overline{B}) + A\overline{C}(\overline{B} + B)$$
 
$$= AC + A\overline{C}$$
 互补律 消去B 
$$= A(C + \overline{C}) = A$$
 互补律 消去C

# 2、吸收项法——利用吸收律和包含律减少"与"项

化简 
$$F = A\overline{B} + \overline{A}B + ABCD + \overline{A}\overline{B}CD$$
  
解:  $F = (A\overline{B} + \overline{A}B) + (AB + \overline{A}\overline{B})CD$  合并乘积项  
 $= (A\overline{B} + \overline{A}B) + \overline{A}\overline{B} + \overline{A}B \cdot CD$   
 $= A\overline{B} + \overline{A}B + CD$  由吸收律  
 $A+\overline{AB}=A+B$ 

# 3、配项法——利用互补律,配在乘积项上

化简 
$$F = AB + ABC + BC$$
  
解:  $F = AB + \overline{ABC} + BC(A + \overline{A})$  配项  
 $= AB + \overline{ABC} + ABC + \overline{ABC}$  展开  
 $= (AB + ABC) + (\overline{ABC} + \overline{ABC})$  合并  
 $= AB(1 + C) + \overline{AC}(B + \overline{B})$  1律、互补律  
 $= AB + \overline{AC}$ 

\*基本原理: 吸收率 $AB + A\overline{B} = A$ 

# 用公式化简

$$F = \overline{A}\overline{B}\overline{C} + \overline{A}\overline{B}C + \overline{A}BC + \overline{A}B\overline{C} + ABC$$

$$= \overline{A}\overline{B} + \overline{A}B + BC$$

$$= \overline{A} + BC$$

# 公式化简: 寻找两个逻辑可以合并的项不直观

$$F = \bar{A}\bar{B}\bar{C} + \bar{A}\bar{B}C + \bar{A}BC + \bar{A}B\bar{C} + ABC$$

$$= m_0 + m_1 + m_3 + m_2 + m_7$$

$$= \Sigma(0,1,3,2,7)$$

❖ 卡诺图: 20世纪50年代,美国工程师Karnaugh提出



### ❖逻辑函数卡诺图表示

$$F(ABC) = \overline{A}\overline{B}\overline{C} + \overline{A}B\overline{C} + \overline{A}BC + A\overline{B}C + ABC$$
$$= \sum (0,2,3,5,7)$$

| CAI | B 00 | 01 | 11 | 10 |
|-----|------|----|----|----|
| 0   | 1    | 1  |    |    |
| 1   |      | 1  | 1  | 1  |

$$F(ABCD) = \overline{A}BC + BCD + \overline{A}CD + AB\overline{D}$$

$$= \overline{A}BCD + \overline{A}BC\overline{D} + ABCD + \overline{A}\overline{B}CD + ABC\overline{D} + AB\overline{C}\overline{D}$$

$$= \sum (3,6,7,12,14,15)$$

| CDA | B 00 | 01 | 11 | 10 |
|-----|------|----|----|----|
| 00  |      |    | 1  |    |
| 01  |      |    |    |    |
| 11  | 1    | 1  | 1  |    |
| 10  |      | 1  | 1  |    |

43

- ❖ 卡诺图化简基本规则
- a) 2个相邻项合并为一项,消去1个取值不同的变量
- b) 4个相邻项合并为一项,消去2个取值不同的变量
- c) 8个相邻项合并为一项,消去3个取值不同的变量







$$F(ABCD) = \overline{A}BC + BCD + \overline{A}CD + AB\overline{D}$$

$$= \overline{A}BCD + \overline{A}BC\overline{D} + ABCD + \overline{A}\overline{B}CD + ABC\overline{D} + AB\overline{C}\overline{D}$$

$$= \sum (3,6,7,12,14,15)$$



$$F(ABCD) = AB\overline{D} + \overline{A}CD + BC$$

### 小结



#### 逻辑函数的标准表达式:

• 最小项表达式: 最小项构成的与或式 *F(A,B,C) = ABC + ABC + ABC + ABC* 

• 最大项表达式:最大项构成的或与式  $F(A,B,C) = (A+B+C)\cdot (A+\overline{B}+C)\cdot (\overline{A}+\overline{B}+\overline{C})$ 



#### 逻辑函数表达式的化简:

• 代数化简:利用公理、定理和规则进行化简

• 卡诺图化简:利用卡诺图进行化简

# 第四讲



# 上一讲内容简要回顾

- 布尔代数:分析与设计数字系统的重要理论工具
  - > 逻辑代数基本概念
    - 逻辑常量/变量,典型逻辑运算
  - 逻辑代数的运算法则
    - 公理、定律、定理、规则
  - 逻辑函数的表达式
    - 标准表达式:最小项表达式、最大项表达式
    - 标准表达式可由真值表直接得出
  - > 逻辑函数的简化法
    - 利用对偶规则,可将"或与"表达式转化成"与或"表达式来化简
    - 代数法:利用公理、定理和规则进行化简,典型方法有合并乘积项法<互补律,消变量>、吸收项法<吸收律/包含律,减与项>、配项法<互补律,加与项>
    - 卡诺图法:利用卡诺图进行化简,首先转为最小项表达式,其次画出卡诺图,然后利用最小项相邻性进行合并
- Verilog语言:分析与设计数字系统的重要语言工具(自学)



# 第二部分:组合逻辑

- 一. 逻辑代数基础
  - 1. 逻辑代数基本概念
  - 2. 逻辑代数的公理、定理与规则
  - 3. 逻辑函数的表达式
  - 4. 逻辑函数化简 (卡诺图)
- 二. Verilog HDL (自学)
- 三. 逻辑门电路
  - 1. 晶体管和MOS管
  - 2. 逻辑门电路实现
- 四. 基本组合逻辑部件设计

# 半导体基础知识简介

- ❖ 半导体: 导电能力介于导体和绝缘体之间的物体称为半导体。
  - 如:硅(Si)、锗(Ge)、硒(Se)以及大多数金属氧化物和硫化物
  - ▶P (Positive)型半导体:在纯净的硅或锗晶体中掺入微量的三价元素(如硼或铟),导电以带正电空穴为主
  - ▶N (Negtive) 型半导体:在纯净的硅或锗晶体中掺入微量五价元素(如磷或砷),导电以带负电自由电子为主
  - ▶半导体中占多数的载流子称为多子;占少数的载流子称为少子 N型区内自由电子为多子,空穴几乎为零称为少子; 而P型区内空穴为多子,自由电子为少子。



P型半导体



N型半导体

# 半导体基础知识简介

- ❖ PN结: 将P型和N型半导体制作在一起
  - ➤由于浓度差, P型半导体的空穴扩散进入N区,与N区的电子复合; N型半导体的电子扩散进入P区,与P区空穴复合。结果就使P区一边失去空穴,留下了带负电的杂质离子,N区一边失去电子,留下了带正电的杂质离子。开路中半导体中的离子不能任意移动,这些不能移动的带电粒子在P和N区交界面附近,形成了一个空间电荷区(PN结)



# 半导体基础知识简介

- ❖ PN结正向偏置:外部电压的正极接P区,负极接N区。
  - ▶外电场与内电场方向相反,空间电荷区变窄。多子的扩散运动超过内电场作用下的少子的漂移运动,在PN结内形成了以扩散电流为主的正向的宏观电流I<sub>F</sub>;该正向电流较大,PN结处于导通状态。
- ❖ PN结反向偏置:外部电压的正极接N区,负极接P区。
  - ➤外电场与内电场方向一致,使空间电荷区变宽,多子的扩散运动受阻, 少子的漂移运动超过多子的扩散运动,在PN结内形成了以漂移电流为主 的反向电流I<sub>R</sub>。该反向电流很小,约等于0, PN结处于截止状态。
- ❖ 无偏置: PN结是平衡的, 多子的扩散电流与少子的漂移电流平衡(大小相等、方向相反), PN结内无宏观电流。





# 半导体二极管及其开关特性

- ❖ 一个PN结就是一只晶体二极管,记作D。
- ❖ 二极管单向导电性: 受外加电压极性控制的开关特性
  - 正向导通: 二极管外加正向电压大于开启电压V<sub>D</sub>, 二极管导通。一旦导通
     , 则 U<sub>D</sub>=V<sub>D</sub> 不变。因此, V<sub>D</sub>称为钳位电压或正向压降
  - ▶ 反向截止: 二极管外加反向电压或电压小于开启电压V<sub>D</sub>, 二极管截止。 二极管截止, 电流I<sub>D</sub>=0
  - ▶ 击 穿: 二极管两端外加反向电压超过一个阈值(V<sub>Z</sub>)时, 二极管会被击穿, 此时二极管失去单向导电性, 压降是V<sub>Z</sub>。

正向开启电压: 锗管约为0.2-0.5V; 硅管为0.5-0.7V (课程默认0.7V)





### 半导体三极管

- ❖ 半导体三极管又称晶体(三极)管。由两层N型半导体中间夹一层P型半导体(NPN型)或两层P型半导体中间夹一层N型半导体(PNP型)组成。
- ❖ NPN三极管:有3个电极,3个区,两个背向的PN结





# 晶体三极管的稳态开关特性

| 工作区                      | 可靠条件                                                                                 | 工程近似                           | 特点                                                                                                                                                                                          | 等效电路                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |  |
|--------------------------|--------------------------------------------------------------------------------------|--------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| 截止区<br>(发射结反偏、<br>集电结反偏) | $V_{BE} \le 0$ $V_{BC} < 0$                                                          | $V_{BE} < 0.7V$ $V_{BC} < 0$   | $\mathbf{I_B} = \mathbf{I_C} = \mathbf{I_E} \approx 0$ $\mathbf{V_O} = \mathbf{V_{CC}}$                                                                                                     | C<br>→ ← E                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |  |
| 放大区<br>(发射结正偏、<br>集电结反偏) | $V_{ m BE} > 0$ $V_{ m BC} < 0$                                                      | $V_{BE} \ge 0.7V$ $V_{BC} < 0$ | $\mathbf{I}_{\mathbf{C}} = \boldsymbol{\beta} \times \mathbf{I}_{\mathbf{B}}$ $\mathbf{V}_{\mathbf{O}} = \mathbf{V}_{\mathbf{CC}} - \mathbf{I}_{\mathbf{C}} \times \mathbf{R}_{\mathbf{C}}$ | B C $ \downarrow_{BE} \qquad \qquad \downarrow_{C} \qquad $ |  |
| 饱和区<br>(发射结正偏、<br>集电结正偏) | $V_{BE} \ge 0.7V$ $V_{BC} > 0$ $I_{B} \ge I_{BS} = (V_{CC} - V_{CES}) / \beta R_{C}$ |                                | $I_{C} = I_{CS}$ $= (V_{CC} - V_{CES})/R_{C}$ $V_{O} = V_{CES} = 0.3V$                                                                                                                      | B C                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |  |











# 晶体三极管的开关特性

- ❖ 在模拟电路中,晶体三极管主要作为线性放大元件和非线性元件
- ❖ 在数字电路中,晶体三极管主要作为开关元件。通常采用晶体管共发射极电路,放大能力强,也即控制能力强,只要在输入端加上两种不同幅值的信号,就可控制晶体管的导通或截止。
- ❖ 作为开关电路,晶体三极管主要工作在截止区和饱和区。
- ❖ 三极管的稳态开关特性是指三极管稳定在截止和饱和导通 两种状态下的特性。

### MOS管

- ❖ MOS (Metal Oxide Semiconductor Field Effect Transistor,金属氧化物半导体场效应管)
  - MOS管属于单极型集成电路,只有一种载流子(自由电子或空穴)参与导电。
  - MOS管分为NMOS管和PMOS管两种类型,有MOS管也有增强型和耗尽型两种类型。

#### 1、NMOS

在P型半导体衬底上制作两个高掺杂浓度的N型区,形成源极和漏极。





- 对于增强型NMOS管,如果V<sub>GS</sub>=0,则两个 N区和P型底衬形成两个背向的PN结,无论 V<sub>DS</sub>为正或负,总有一只PN结反偏,NMOS 管都截止,I<sub>D</sub>=0。
- ◆ 当V<sub>GS</sub>>V<sub>GS(TH)</sub> (开启电压),自由电子在正电场的吸引下,聚集在栅极下的衬底表面, 形成N型沟道,把两个N区沟通,在V<sub>DS</sub>作用下,NMOS管导通,形成漏极电流I<sub>D</sub>。
- 随着V<sub>GS</sub>升高,导电沟道的截面积将增大,I<sub>D</sub> 增加,可以通过改变V<sub>GS</sub>控制I<sub>D</sub>的大小。

### MOS管

#### 2, PMOS

- PMOS管是在N型半导体衬底上制作两个高掺杂浓度的P型区, 形成源极和漏极。
- PMOS管也有增强型和耗尽型两种类型。



- ❖ 对于增强型PMOS管,当V<sub>GS</sub>=0时,则两个 P区和N型衬底形成两个背向的PN结,无论 V<sub>DS</sub>为正或负,PMOS管都截止,I<sub>D</sub>=0。
- ❖ 当V<sub>GS</sub><-V<sub>GS(TH)</sub>,自由电子在负电场的排斥下,栅极下的底衬表面的自由电子数量减少、空穴数量大大增加,形成P型沟道,把两个P区沟通,PN结消失,PMOS管导通,形成漏极电流I<sub>D</sub>。



#### 小结

# 晶体管与MOS管开关特性

| 名称              | 特性                                                                                                                                                   |
|-----------------|------------------------------------------------------------------------------------------------------------------------------------------------------|
| 二极管             | <ul> <li>导通:正向导通(U<sub>D</sub>&gt;0.7V)</li> <li>截止:反向截止(U<sub>D</sub>&lt; 0.7V)</li> </ul>                                                          |
| 三极管 (NPN) C B E | <ul> <li>导通: 发射结与集电结正偏 (U<sub>BC</sub>&gt;0, U<sub>BE</sub>&gt;0.7V)</li> <li>截止: 发射结与集电结反偏 (U<sub>BC</sub>&lt;0, U<sub>BE</sub>&lt;0.7V)</li> </ul> |
| MOS管 (NMOS)     | <ul> <li>导通: V<sub>GS</sub>&gt;开启电压</li> <li>截止: V<sub>GS</sub>=0</li> </ul>                                                                         |

# 第二部分:组合逻辑

- 一. 逻辑代数基础
  - 1. 逻辑代数基本概念
  - 2. 逻辑代数的公理、定理与规则
  - 3. 逻辑函数的表达式
  - 4. 逻辑函数化简(卡诺图)
- 二. Verilog HDL (自学)
- 三. 逻辑门电路
  - 1. 晶体管和MOS管
  - 2. 逻辑门电路实现
- 四. 基本组合逻辑部件设计

### 门电路概述

- ❖ "门电路"是能实现某种逻辑关系的电路,它是数字电路的基本逻辑单元电路。基本的逻辑门有与门、或门、非门,复合逻辑门有与非门、或非门、或非门、异或门等。
- ❖逻辑门电路主要分为两类
  - ▶分立元件门:由电阻、二极管、三极管等分立元件构成
  - ▶集成门: 把构成门电路的基本元件制作在一小片半导体芯片上
    - 集成反相器、缓冲器
    - 集成与门、与非门
    - 集成或门、或非门
    - 集成异或门
    - 集成三态门

### "与"门电路(二极管实现)

❖实现逻辑与运算的电路称为与门。

电路结构





#### 工作原理

- ▶ 当 A、B为高电平(高电平额定值 V<sub>H</sub> 为3.0V) 时, D1、D2均导通, 则输出位高电平(Y = 3.0+0.7 = 3.7V)。
- ightharpoonup 当 A、B为低电平(<mark>低电平额定值  $V_{iL}$ </mark>为0.3V)时, $D_{1}$ 、 $D_{2}$ 均导通,由于二极管导通后钳位电压为0.7V,则输出Y=0.3+0.7=1.0V;
- 当A为低电平、B为高电平时, D<sub>1</sub>优先导通, 输出Y=0.3+0.7=1.0V, D<sub>2</sub>被反偏截止;

# "与"门电路(二极管实现)

# ◆ 功能描述

### (1) 功能表

| <i>A</i> (V) <i>B</i> (V) | Y(V) |
|---------------------------|------|
| 0.3 0.3                   | 1.0  |
| 0.3 3.0                   | 1.0  |
| 3.0 0.3                   | 1.0  |
| 3.0 3.0                   | 3.7  |

#### (2) 真值表

| A B | Y |
|-----|---|
| 0 0 | 0 |
| 0 1 | 0 |
| 1 0 | 0 |
| 1 1 | 1 |
|     |   |

- (3) 表达式 Y=AB
- (4) 工作波形图 (时序图)



在功能表中,用0代表低电平 (输入0.3V,输出1.0V), 用1代表高电平(输入3.0V, 输出3.7V),则可以得到真 值表

- ❖与门的时序图体现了"门"的概念
  - 若A为输入信号,B为控制信号,当B 为低电平时,无输出信号,门是"关闭"的;
  - ▶ 当B为高电平时,输出信号Y同输入信号,门是"打开"的。

### "或"电路(二极管实现)

# **❖ 实现或逻辑运算的电路称为或门。**

电路结构





# 工作原理

- ▶ 当A、B为低电平0.3V时, D<sub>1</sub>、D<sub>2</sub>均导通,由于二极管导通后的钳位电压为0.7V,则输出Y=0.3-0.7= -0.4V。
- → 当A为0.3V、B为3.0V时, D<sub>2</sub>优先导通,则输出Y=3.0-0.7= 2.3V;
  由于A只有0.3V,则D<sub>1</sub>被反偏截止。
- → 当A、B均为高电平3.0V时, D₁、D₂导通, 则输出Y=3-0.7=2.3V。

# "或"门电路(二极管实现)

# ◆ 功能描述

### (1) 功能表

| A(V) B(V) | Y(V) |
|-----------|------|
| 0.3 0.3   | -0.4 |
| 0.3 3.0   | 2.3  |
| 3.0 0.3   | 2.3  |
| 3.0 3.0   | 2.3  |

#### (2) 真值表

| A B | Y |
|-----|---|
| 0 0 | 0 |
| 0 1 | 1 |
| 10  | 1 |
| 11  | 1 |
|     |   |

(3) 表达式 Y = A + B

(4) 工作波形 (时序图)



# "非"门电路(三极管实现)

❖实现逻辑非运算的电路称为非门。

电路结构



钳位 电路



# 工作原理

- ▶ 当  $V_i$ =0.3V时,T截止; $D_{CL}$ 导通,输出  $V_O \approx V_{CL}$ =3.0V(忽略 $D_{CL}$ 上的电压降时)。
- ightharpoonup 当  $V_{ces} = 3$ V时,T饱和导通,  $V_{ces} \approx 0.3$ V;  $D_{cl}$ 截止,输出  $V_{ces} = V_{ces} = 0.3$ V。

# "非"门电路(三极管实现)

# ◆ 功能描述

### (1) 功能表

| A(V) | Y(V) |
|------|------|
| 0.3  | 3.0  |
| 3.0  | 0.3  |

#### (2) 真值表

| A | Υ |
|---|---|
| 0 | 1 |
| 1 | 0 |

#### (3) 表达式 *Y=A*

输出与输入之间满足"非"逻辑关系,所以此电路称为非门。输出与输入波形有180°的相位差,所以非门也称为反相器。

#### (4) 工作波形(时序图)



### "非"门电路(CMOS实现)

- ❖ CMOS是由NMOS和PMOS管形成的电路结构,称为互补MOS (Complementary Symmetry MOS)
  - (1) 电路结构 驱动管T<sub>1</sub>——NMOS 负载管T<sub>2</sub>——PMOS 互补MOS
  - (2) 工作原理
  - ➢ 当 V<sub>i</sub>=0V时(输入低电平), T<sub>1</sub>截止, T<sub>2</sub>
    导通,输出 V<sub>o</sub>=10V(输出高电平)。
  - ➢ 当 V<sub>i</sub>=10V时 (输入高电平) , , T<sub>1</sub>导通, T<sub>2</sub>截止, 输出 V<sub>o</sub>=0V (输出低电平) 。



❖ CMOS反相器中,两个MOS管总有一只处于截止状态,使得驱动管和 负载管的导通电阻都可以做得很小——使电路驱动负载能力增强,同 时也使静态功耗极低。

# 或非门电路(CMOS实现)



- CMOS或非门:两个CMOS反相器的负载管串联、驱动管并联后得到。
- ▶ 当A、B中任一个(或两个)为高电平时,并联支路中至少一只驱动管导通,串联支路中至少一只负载管截止(则串联支路截止),输出F≈ 0V,为低电平;
- ▶ 只有A、B均为低电平时,并联支路中两只驱动管才全部截止,串联支路中两只负载管才全部导通,输出F≈ V<sub>DD</sub>,为高电平。

# 与非门电路(CMOS实现)



- CMOS与非门:两个CMOS反相器负载管并联、驱动管串联后得到。
- $\triangleright$  当A、B中任一个为低电平时,串联支路中至少一只驱动管截止,并联 支路中至少一只负载管导通( $V_{GS} = -10V$ ),输出 $F \approx V_{DD}$  ,为高电平;
- ightharpoonup 只有A、B均为高电平时,串联支路中两只驱动管才全部<mark>导通,并</mark>联支路中两只负载管才全部截止( $V_{GS}$  = -10V),输出F≈ 0V ,为低电平。

# 与非门电路(TTL实现)

❖TTL集成电路是双极型集成电路,其输入端和输出端都是由晶体三极管构成的电路,称为晶体管-晶体管逻辑,简称TTL(Transistor—Transistor Logic)。

#### 1、电路结构

- (1) 输入级——多发射极晶体 管 $T_1$ 和 $R_1$ ——完成"与"功能
- (2) 中间级——T<sub>2</sub>、R<sub>2</sub>和R<sub>3</sub>—— 完成"两相驱动"功能
- (3) 输出级——T<sub>3</sub>、T<sub>4</sub>、T<sub>5</sub>、R<sub>4</sub>和 R<sub>5</sub>——完成"<mark>推拉输出</mark>"功能

 $T_4$ 和 $T_5$ 总是处于一只截止、另一只导通的状态



ightharpoonup 电路根据 $T_5$ 的工作状态分为开态和关态: $T_5$ 饱和时输出为 $V_{OL}$ ——开态(On); $T_5$ 截止时输出为 $V_{OH}$ ——关态(Off)。

# 与非门电路(TTL实现)

# 2、TTL与非门的工作状态

输入A、B任意一 个为低电平时, 输出为高电平

输入A、B全为 高电平时,输 出为低电平

| 晶体管                                 | T <sub>1</sub> | T <sub>2</sub> | T <sub>3</sub> | T <sub>4</sub> | <b>T</b> <sub>5</sub> |
|-------------------------------------|----------------|----------------|----------------|----------------|-----------------------|
| 状态                                  |                |                |                |                |                       |
| 关态 V <sub>O</sub> = V <sub>OH</sub> | 深饱和            | 截止             | 导通             | 饱和             | 截止                    |
| (3.6V)                              |                |                |                |                |                       |
| 开态V <sub>o</sub> =V <sub>oL</sub>   | 倒置             | 饱和             | 微通             | 截止             | 饱和                    |
| (0.3V)                              | 工作             |                |                |                |                       |



### 各种集成门电路性能比较

- ◆ CMOS和TTL是两种比较常用的集成电路,各有特色。
- > CMOS功耗相对低、抗干扰能力相对强、带载能力相对强
- ➤ TTL功耗相对高,速度相对快、抗干扰能力相对弱。
- ◆ 与TTL门电路相比,传统的CMOS门电路集成度高、功耗低,但工作速度较慢、抗静电能力差。不过,目前新型的CMOS门电路工作速度已经有了很大提高、抗静电能力也大为改善,基本能够与TTL门电路相媲美了。
- ◆ CMOS门电路获得了更为广泛的应用,尤其在大规模集成电路和微处理器中已占据了重要地位。

### 门电路的外特性

- ◆ 标称逻辑电平: 逻辑1和逻辑0的理想电平值, U(1)=5V, U(0)=0V。
- ◆ 开门电平(*U<sub>OH</sub>*) 与关门电平(*U<sub>OL</sub>*): 实际门电路的高电平或低电平一般都不是标称逻辑电平,电路实现正常逻辑功能时,表示逻辑1的最小高电平*U<sub>OH</sub>*称开门电平,表示逻辑0的最大低电平*U<sub>OI</sub>*称关门电平。
- ◆ 扇出系数 (N<sub>c</sub>): 门电路的输出端所能连接的下一级门电路输入端的个数, 称为扇出系数。体现了门电路的负载能力 (或驱动能力)。 CMOS门电路的扇出系数比TTL门电路大。
- ◆ 平均传输延迟时间 ( T<sub>y</sub>) : 门电路从输入改变到 输出发生相应改变的延迟时间。
- ◆ 空载功耗: 当输出端空载, 门电路输出低电平时的功耗称为空载导通功耗 P<sub>on</sub>, 输出高电平时的功耗称为空载截止功耗 P<sub>off</sub>。平均功耗是 P<sub>on</sub>和 P<sub>off</sub>平均值。门电路功耗与集成度和工作频率相关。



#### CMOS门电路的功耗

- ◆ CMOS 的功耗分为动态功耗(Dynamic power)和静态功耗
  - CMOS电路在输入稳定时总有一个管子截止,所以静态功耗在理想情况下应该是零(由于漏电流的存在,实际上不是零)
  - CMOS电路工作时的动态功耗,由开关电流和短路电流引起。当输入为"0"时,PMOS导通,电源通过PMOS向负载电容充电;当电路输入为"1"时,负载电容又会通过NMOS向地放电,开关电流就是不断对负载电容充放电所产生的。
  - 功耗与工作电压和频率成正比

瞬时功耗: 
$$P(t) = iDD(t)VDD$$
 功耗:  $E = \int_0^T P(t)dt = \int_0^T i_{DD}(t)VDD dt$  平均功耗:  $P_{avg} = \frac{E}{T} = \frac{1}{T} \int_0^T i_{DD}(t)VDD dt$   $= \frac{V_{DD}}{T} \int_0^T i_{DD}(t)VDD dt$   $= \frac{V_{DD}}{T} * TfswCVDD = CV_{DD}^2 f_{sw}$ 

#### 逻辑门电路小结

- ◆ 物理 (不失一般性) 忽略不同门电路低电压值的差异,统一用"低电平"表示; , 忽略不同门电路高电压值的差异, 用"高电平"表示;
- ◆ 逻辑:"0"代表低电平,"1"代表高电平



## 逻辑门电路小结

◆ 基于逻辑门电路平的复杂电路表示







# 第二部分:组合逻辑

- 一. 逻辑代数基础
- 二. Verilog HDL (自学)
- 三. 逻辑门电路
  - 1. 晶体管和MOS管
  - 2. 逻辑门电路实现

#### 四. 基本组合逻辑部件设计

- 1. 组合逻辑设计概述
- 2. 运算单元电路
- 3. 编码器/译码器
- 4. 多路选择器
- 5. 组合逻辑电路的竞争冒险

### 组合逻辑电路的特点

- **❖数字电路分类**:组合逻辑电路和时序逻辑电路
- ❖组合逻辑电路:将逻辑门以一定的方式组合在一起,使其具有一定逻辑功能的数字电路。
  - ▶组合逻辑电路是一种无记忆电路——任一时刻的输出信号仅取决于该时刻的输入信号,而与信号作用前电路原来所处的状态无关。

#### ❖特点

- ▶由逻辑门电路组成
- > 没有反馈电路和存储电路
- ▶当时的输出仅由当时的输入决定——速度快。



#### 组合逻辑电路的表示方法

#### **❖组合逻辑电路的的不同表示方法**



#### 【例】分析下图电路



| A B | F |
|-----|---|
| 0 0 | 0 |
| 0 1 | 1 |
| 1 0 | 1 |
| 1 1 | 0 |

$$\alpha = \overline{AB}$$

$$\beta = \overline{\alpha}\overline{A} = \overline{\overline{ABA}}$$

$$\gamma = \overline{\alpha}B = \overline{\overline{ABA}}$$

$$F = \overline{\beta}\gamma = \overline{\overline{ABA}} \cdot \overline{\overline{ABB}} = \overline{ABA} + \overline{ABB}$$

$$= (\overline{A} + \overline{B})(A + B) = \overline{AB} + A\overline{B}$$

电路功能: 异或电路

#### 组合逻辑电路的设计方法

❖ 组合逻辑电路设计:根据功能要求,采用某种设计方法,得到满足功能要求、且最简单的组合逻辑电路。

#### ❖ 设计方法

- ▶逻辑抽象:确定输入、输出变量,列出真值表
- ▶写出逻辑表达式:根据真值表写出标准表达式(并进行化简)
- ▶ 绘逻辑图:根据最简逻辑函数表达式画出原理图。
- ▶HDL编程:如用case语句、if-else语句,assign语句



## 组合逻辑电路的手工设计方法



二人表决器

| A | В | C | L |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 |



### 组合逻辑电路的自动设计方法

- ❖ 基于HDL和EDA工具的组合逻辑电路的设计方法
  - ▶逻辑抽象——确定输入、输出变量,列出真值表(复杂系统也可不写出真值表,而直接用HDL的系统级描述方式)
  - ▶HDL编程——如用case语句、if-else语句,assign语句
  - >写出逻辑表达式——根据真值表写出逻辑函数的标准表达式

#### ❖ 有3种途径

- ➤逻辑抽象→HDL编程(系统级描述,如用case语句或if-else语句)
- ▶逻辑抽象→写出逻辑函数表达式→HDL编程(算法级描述,assign语句)
- ▶逻辑抽象→写出逻辑函数表达式→绘逻辑图(适于简单电路)



# 第二部分:组合逻辑

- 一. 逻辑代数基础
- 二. Verilog HDL (自学)
- 三. 逻辑门电路
  - 1. 晶体管和MOS管
  - 2. 逻辑门电路实现

#### 四. 基本组合逻辑部件设计

- 1. 组合逻辑设计概述
- 2. 运算单元电路
- 3. 编码器/译码器
- 4. 多路选择器
- 5. 组合逻辑电路的竞争冒险

#### 加法运算电路

#### ❖ 加法运算电路

- 半加器:对两个1位二进制数进行相加求和,并向高位进位的逻辑电路,不考虑来自低位的进位
- 全加器:对两个1位二进制数进行相加求和,考虑来自低位的进位,并向高位进位的逻辑电路

### 加法运算电路

#### 1. 半加器

- 两个1位二进制数进行相加求和,并向高位进位的逻辑电路,不考虑来 自低位的进位
- 输入:两个1位二进制数, A、B
- 输出:两个,和S<sub>0</sub>,进位C<sub>0</sub>

真值表

| A | В | 50 | $C_{O}$ |
|---|---|----|---------|
| 0 | 0 | 0  | 0       |
| 0 | 1 | 1  | 0       |
| 1 | 0 | 1  | 0       |
| 1 | 1 | 0  | 1       |







#### 加法运算电路

#### 2. 全加器

- 两个1位二进制数进行相加求和,考虑来自低位的进位,并向高位进位
- 输入: 3个,参加运算的二进制数 A、B,及低位进位Ci
- 输出:两个,和S<sub>0</sub>,进位C<sub>0</sub>

真值表

| $ABC_I$ | $S_{o}$ | $C_{o}$ |
|---------|---------|---------|
|         |         |         |
| 000     | 0       | 0       |
| 0 0 1   | 1       | 0       |
| 010     | 1       | 0       |
| 011     | 0       | 1       |
| 100     | 1       | 0       |
| 101     | 0       | 1       |
| 110     | 0       | 1       |
| 111     | 1       | 1       |

$$S_{o} = \overline{ABC}_{i} + \overline{ABC}_{i} + A\overline{BC}_{i} + ABC_{i}$$

$$= A \oplus B \oplus C_{i}$$

$$C_{o} = \overline{ABC}_{i} + \overline{ABC}_{i} + AB\overline{C}_{i} + ABC_{i}$$

$$= AB + C_{i}(A \oplus B)$$





#### 加法运算电路一全加器

### □ 全加器的Verilog HDL

▶方法一:根据逻辑表达式,用assign语句建模(算法级描述)

```
S_{o} = \overline{ABC}_{i} + \overline{ABC}_{i} + A\overline{BC}_{i} + ABC_{i}
C_{o} = \overline{ABC}_{i} + A\overline{BC}_{i} + AB\overline{C}_{i} + ABC_{i}
```

### 加法运算电路一全加器

## □ 全加器的Verilog HDL

▶方法二:根据逻辑功能定义直接描述,采用行为描述方式的系统级抽象,程序更简洁

```
module\ adder\_2(A,B,CI,SO,CO);
input\ A,B,CI;
output\ SO,CO;
assign\ \{CO,SO\} = A+B+CI;
endmodule
```

这里用<mark>位拼接运算符</mark> "{ }" 将进位与算术和 拼接在一起成为一个2位数

#### 加法运算电路一多位加法器

#### ❖并行加法器 - - 串行进位



$$C_1 = A_0 B_0 + C_0 (A_0 \oplus B_0)$$

$$C_2 = A_1 B_1 + C_1 (A_1 \oplus B_1)$$

$$C_3 = A_2 B_2 + C_2 (A_2 \oplus B_2)$$

$$C_4 = A_3 B_3 + C_3 (A_3 \oplus B_3)$$

#### 串行进位的特点:

- 1. 进位串行传递
- 2. 进位延时较长

# ❖ 并行加法器 — 一并行进位(或先行进位)

$$C_{1} = A_{0}B_{0} + C_{0}(A_{0} \oplus B_{0})$$

$$C_{2} = A_{1}B_{1} + C_{1}(A_{1} \oplus B_{1})$$

$$C_{3} = A_{2}B_{2} + C_{2}(A_{2} \oplus B_{2})$$

$$C_{4} = A_{3}B_{3} + C_{3}(A_{3} \oplus B_{3})$$

$$\Leftrightarrow G_{i} = A_{i}B_{i}, P_{i} = A_{i} \oplus B_{i}$$

$$C_{1} = G_{0} + P_{0}C_{0}$$

$$C_{2} = G_{1} + C_{1}P_{1} = G_{1} + G_{0}P_{1} + P_{0}P_{1}C_{0}$$

$$C_{3} = G_{2} + C_{2}P_{2} = G_{2} + G_{1}P_{2} + G_{0}P_{1}P_{2} + P_{0}P_{1}P_{2}C_{0}$$

$$C_{4} = G_{3} + C_{3}P_{3} = G_{3} + G_{2}P_{3} + G_{1}P_{2}P_{3} + G_{0}P_{1}P_{2}P_{3} + P_{0}P_{1}P_{2}P_{3}C_{0}$$

#### 运算单元电路 —— 多位加法器 —— 并行进位

# **❖** 并行进位链

$$\Leftrightarrow \mathbf{G}_{i} = A_{i}B_{i}, \ P_{i} = A_{i} \oplus B_{i}$$

$$C_1 = G_0 + P_0 C_0$$

$$C_2 = G_1 + C_1 P_1 = G_1 + G_0 P_1 + P_0 P_1 C_0$$

$$C_3 = G_2 + C_2 P_2 = G_2 + G_1 P_2 + G_0 P_1 P_2 + P_0 P_1 P_2 C_0$$

$$C_4 = G_3 + C_3 P_3 = G_3 + G_2 P_3 + G_1 P_2 P_3 + G_0 P_1 P_2 P_3 + P_0 P_1 P_2 P_3 C_0$$

### ❖并行进位的特点

- ▶同时产生进位
- ▶加法延时缩短
- >实现相对复杂



### 加法运算电路一多位加法器

## ❖并行进位加法器



#### 加法运算电路一多位加法器

## □8位加法器的Verilog HDL

> 采用行为描述方式的系统级抽象

```
module adder_8(a,b,cin,sum,cout);

parameter width=8;

input [width-1:0] a,b;

input cin;

output [width-1:0] sum;

output cout;

assign {cout,sum} = a+b+cin;
endmodule
```

用parameter常量width表示加法器的位数,通过修改width,可以方便地实现不同位宽的加法器。

#### 加法运算电路一减法运算

#### ❖原则

$$\begin{bmatrix} A+B \end{bmatrix}_{
ext{?}} = \begin{bmatrix} A \end{bmatrix}_{
ext{?}} + \begin{bmatrix} B \end{bmatrix}_{
ext{?}}$$
  $\begin{bmatrix} A-B \end{bmatrix}_{
ext{?}} = \begin{bmatrix} A \end{bmatrix}_{
ext{?}} + \begin{bmatrix} -B \end{bmatrix}_{
ext{?}}$ 

❖ [X]<sub>补</sub>与 [一X]<sub>补</sub>(以定点整数为例说明)

若
$$[x]_{\uparrow h} = x_0 x_1 x_2 ... x_{n-1}$$
则 $[-x]_{\uparrow h} = \overline{x_0 x_1 x_2 ... x_{n-1}} + 1$ 
所以有
$$[A - B]_{\uparrow h} = [A]_{\uparrow h} + \overline{[B]_{\uparrow h}} + 1$$

加减法可共用同一套加法器电路

#### 溢出

- ◆溢出:运算结果超出计数系统所能表示的范围
  - 如果符号位相同的两数相加,所得结果的符号位与之相反,结果 溢出;
  - 如果符号位相异的两数相减,所得结果的符号位与减数相同,结果溢出
  - 其他情况,不会产生溢出
  - 有符号数运算,出现溢出表示结果是错误的。
- ◆溢出的判断:采用双符号位, "00"表示正, "11"表示负, 如果运算结果符号位出现 "01"或 "10"表示出现溢出。

#### 例: 4位二进制补码

$$6_{(10)} = 0110_{(2)} 7_{(10)} = 0111_{(2)} 1101_{(2)} = -3_{(10)}$$

$$00110 + 0111 1101 - 00111 01101 - 01101$$

#### 乘法运算电路: 阵列乘法器

#### ❖基本思路

- > 利用若干全加器,完全由硬件直接计算乘法结果
- ▶ 以 4 位无符号数为例

其中 
$$C_{ij} = A_i B_j$$

### 乘法运算电路: 阵列乘法器

#### ❖实现电路



❖ 数值比较器: 一种关系运算电路,它可以对两个二进制数进行比较,得出大于、小于、相等的结果。

## ❖ 1位比较器



| $F_{A>B}$   | $= A\overline{B} = A(\overline{A} + \overline{B}) = A\overline{AB}$ |
|-------------|---------------------------------------------------------------------|
| $F_{A < B}$ | $= \overline{AB} = B(\overline{A} + \overline{B}) = B\overline{AB}$ |
| $F_{A=B}$   | $= AB + \overline{AB} = \overline{AB} + \overline{AB}$              |
|             | $= \overline{A\overline{AB} + B\overline{AB}}$                      |

#### 1位比较器真值表

| АВ  | F <sub>A&gt;B</sub> | $F_{A=B}$ | $F_{A < B}$ |
|-----|---------------------|-----------|-------------|
| 0 0 | 0                   | 1         | 0           |
| 0 1 | 0                   | 0         | 1           |
| 1 0 | 1                   | 0         | 0           |
| 1 1 | 0                   | 1         | 0           |



级联输入端, 用于芯片的 扩展

## ❖ 4位比较器(7485芯片)

(2) 功能表

| _                                                                                                                | (2) 切能农                                                                                      |                                                                                    |                                                                          |                                                                |                          |                       |                  |                                |
|------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------|--------------------------------------------------------------------------|----------------------------------------------------------------|--------------------------|-----------------------|------------------|--------------------------------|
| A <sub>3</sub> COMP<br>A <sub>2</sub>                                                                            | A3 B3                                                                                        | A2 B2                                                                              | A1 B1                                                                    | A0 B0                                                          | $I_{A>B}I_{A=B}I_{A< B}$ | F <sub>A&gt;B</sub> F | F <sub>A=B</sub> | F <sub>A<b< sub=""></b<></sub> |
| <br>$\mathbf{A}_{1}^{2}$                                                                                         | A3>B3                                                                                        | X                                                                                  | X                                                                        | X                                                              | XXX                      | 1                     | 0                | 0                              |
| <br>$A_0$                                                                                                        | A3 <b3< td=""><td>X</td><td>X</td><td>X</td><td>XXX</td><td>0</td><td>0</td><td>1</td></b3<> | X                                                                                  | X                                                                        | X                                                              | XXX                      | 0                     | 0                | 1                              |
|                                                                                                                  | A3=B3                                                                                        | A2>B2                                                                              | X                                                                        | X                                                              | XXX                      | 1                     | 0                | 0                              |
| $egin{array}{lll} oldsymbol{I}_{A>B} & oldsymbol{F}_{A>B} \ oldsymbol{I}_{A=B} & oldsymbol{F}_{A=B} \end{array}$ | A3=B3                                                                                        | A2 <b2< td=""><td>X</td><td>X</td><td>XXX</td><td>0</td><td>0</td><td>1</td></b2<> | X                                                                        | X                                                              | XXX                      | 0                     | 0                | 1                              |
| $I_{A < B}$ $F_{A < B}$                                                                                          | A3=B3                                                                                        | A2=B2                                                                              | A1>B1                                                                    | X                                                              | XXX                      | 1                     | 0                | 0                              |
| 7, 15                                                                                                            | A3=B3                                                                                        | A2=B2                                                                              | A1 <b1< td=""><td>X</td><td>XXX</td><td>0</td><td>0</td><td>1</td></b1<> | X                                                              | XXX                      | 0                     | 0                | 1                              |
| $B_3$                                                                                                            | A3=B3                                                                                        | A2=B2                                                                              | A1=B1                                                                    | A0>B0                                                          | XXX                      | 1                     | 0                | 0                              |
| B <sub>2</sub> 7485                                                                                              | A3=B3                                                                                        | A2=B2                                                                              | A1=B1                                                                    | A0 <b0< td=""><td>XXX</td><td>0</td><td>0</td><td>1</td></b0<> | XXX                      | 0                     | 0                | 1                              |
| B <sub>1</sub><br>B <sub>0</sub>                                                                                 | A3=B3                                                                                        | A2=B2                                                                              | A1=B1                                                                    | A0=B0                                                          | a b c                    | а                     | b                | C                              |
| 20                                                                                                               |                                                                                              |                                                                                    | •                                                                        |                                                                |                          |                       |                  |                                |

规则:从高位开始比较,高位不等时,数值的大小由高位决定;若高位相等,则再比较低位,数值的大小由低位比较结果决定。

比如: 若A<sub>3</sub>>B<sub>3</sub>则A>B; 若A<sub>3</sub><B<sub>3</sub>则A<B; 若A<sub>3</sub>=B<sub>3</sub>则再比较低位



# ❖ 4位比较器(7485芯片)的使用与扩展



单片: 4位数值比较器

2片扩展: 8位数值比较器

## ❖ 数值比较器的Verilog HDL设计

- ➤ 可以方便地用HDL设计多位数值比较器,而不必用扩展的方法;
- > 采用if-else语句

#### **❖**信号定义

- ▶A3~A0, B3~B0: 两个4位二进制数输入;
- ▶ALBI (即I<sub>A<B</sub>): A小于B输入信号;
- ▶AEBI (即I<sub>A=B</sub>): A等于B输入信号;
- ▶AGBI(即I<sub>A>B</sub>): A大于B输入信号;
- ▶ALBO (即F<sub>A<B</sub>): A小于B输出信号;
- ▶AEBO (即F<sub>A=B</sub>): A等于B输出信号;
- ➤AGBO (即F<sub>A>B</sub>): A大于B输出信号。



## ❖ 4位比较器的Verilog HDL设计

```
module CT7485(A3,A2,A1,A0,B3,B2,B1,B0,ALBI,AEBI,
       AGBI,ALBO,AEBO,AGBO);
           A3,A2,A1,A0,B3,B2,B1,B0,ALBI,AEBI,AGBI;
  input
  output ALBO, AEBO, AGBO;
          ALBO, AEBO, AGBO;
  reg
  wire[3:0] A SIGNAL, B SIGNAL;
  assign A_SIGNAL = {A3,A2,A1,A0}; //拼接成4位wire型向量
  assign B_SIGNAL = {B3,B2,B1,B0}; //拼接成4位wire型向量
always
    begin
      if (A SIGNAL > B SIGNAL)
        begin ALBO = 0; AEBO = 0; AGBO = 1; end
      else if (A\_SIGNAL < B\_SIGNAL)
        begin ALBO = 1; AEBO = 0; AGBO = 0; end
      else // if(A_SIGNAL == B_SIGNAL) 可省略
        begin ALBO = ALBI; AEBO = AEBI; AGBO = AGBI; end
    end
endmodule
```

#### ALU--1位ALU

- ❖可执行1位与、或、或非、与非、加、减运算
  - > "与"运算
    - Ainvert=0
    - Binvert=0
    - Operation=00 a
  - ▶"与非"运算
    - Ainvert=1
    - Binvert=1
    - Operation=01
  - ▶减法运算: a-b
    - Ainvert=0
    - Binvert=1
    - CarryIn=1
    - Operation=11



CarryIn

Binvert

**>** 0 0 0

Operation其实是两位控制信号

Ainvert

Operation

#### ALU--32位ALU

- ❖加法器采用串行仅 为,也可以采用先 行进位
- ❖减法的实现
  - >Ainvert=0
  - >Binvert=1
  - ➤CarryIn=1
- ❖ Binvert和CarryIn 可以合并成一个信 号Bnegate



### ALU--32位ALU

# ❖为小于比较功能增加一个输入less(Operation=3)



#### ALU--32位ALU

#### ❖最高位 (MSB) 带溢出判断Overflow





对于4位加法器:

Overflow=Cin3 XOR Cout3

# ALU--32位ALU

#### 完整32位 ALU

如果a<b, 比较a<b时,实际 进行a-b, operation=3,则 set=1, Result0=1 Result1~31全=0



# 运算单元电路 —— ALU抽象表示



# 第五讲



#### 上一讲内容简要回顾

- 半导体:P型、N型
- PN结: 单向导电性
- 晶体管和MOS管: 二极管、三极管; NMOS管、PMOS管
- 逻辑门电路:与门、或门、非门、与非门、或非门等
- 组合逻辑器件:加法器、乘法器、数值比较器
- 算术逻辑运算单元:算术运算、逻辑运算功能



# 第二部分:组合逻辑

- 一. 逻辑代数基础
- 二. Verilog HDL (自学)
- 三. 逻辑门电路
  - 1. 晶体管和MOS管
  - 2. 逻辑门电路实现

#### 四. 基本组合逻辑部件设计

- 1. 组合逻辑设计概述
- 2. 运算单元电路
- 3. 编码器/译码器
- 4. 多路选择器
- 5. 组合逻辑电路的竞争冒险

#### 编码器

- ❖编码:为区分一系列不同的事物,对其中的每个事物用一组 二值(0或1)的二进制代码表示。从广义上讲,编码是信息 从一种形式或格式转换为另一种形式或格式的过程
- ❖编码器:实现编码功能的数字电路称为编码器
- ❖通常有二进制编码器、BCD码编码器、优先编码器

# **输入**: n个输入信号,每 一个代表一个不同 事件,一般应保证 任意时刻只有一个 有效,即编码器只 对其中一个有效的 信号进行编码 ——



#### 二进制编码器

- ❖2<sup>n</sup>线-n线编码器:用n位二进制代码,对2<sup>n</sup>个信号进行 编码的电路。
  - ▶输入: 2<sup>n</sup>个信号
  - ➤ 输出: n位二进制代码
  - ▶任意一时刻只能对其中一个信号进行编码,即只允许 其中一个输入信号有效(低电平或高电平),而其余 信号为无效电平,否则输出将发生混乱。
  - ▶高电平输入有效:在输入等于1时,对输入信号进行编码,则称这类编码器为高电平输入有效,此时输出等于对应有效输入的编号的二进制编码;
  - ▶低电平输入有效:在输入等于0时,对输入信号进行编码,则称这类编码器为低电平输入有效。

#### 编码器(4线-2线编码器)

◆ 抢答器设计: 将4个抢答器的输出信号编码为二进制代码, 抢答器按下,用1表示;抢答器未按下,用0表示。



#### 8线-3线编码器

# ❖8线-3线编码器 (高电平输入有效)

- ➤ 8个输入信号: Y0, Y1, ..., Y7。任何时刻最多只有其中一个信号 为1(高电平), 其余均为0(低电平)。
- ➤ 3位输出编码: C, B, A。

▶ 当Y<sub>0</sub>=1时, CBA=000; Y<sub>1</sub>=1时, CBA=001; Y<sub>2</sub>=1时, CBA=010,
 以此类推。
 编码表



| 7 H J 12              |     |  |  |  |  |  |
|-----------------------|-----|--|--|--|--|--|
| 输入                    | CBA |  |  |  |  |  |
| Y <sub>0</sub>        | 000 |  |  |  |  |  |
| <b>Y</b> <sub>1</sub> | 001 |  |  |  |  |  |
| $Y_2$                 | 010 |  |  |  |  |  |
| $Y_3$                 | 011 |  |  |  |  |  |
| $Y_4$                 | 100 |  |  |  |  |  |
| $Y_5$                 | 101 |  |  |  |  |  |
| $Y_6$                 | 110 |  |  |  |  |  |
| Y <sub>7</sub>        | 111 |  |  |  |  |  |

#### 8线-3线编码器

# ❖8线-3线编码器 (高电平输入有效)

利用最小项推导法写出各输出的逻辑函数表达式;

$$C = Y_{7}Y_{6}Y_{5}Y_{4}Y_{3}Y_{2}Y_{1}Y_{0} + Y_{7}Y_{6}Y_{5}Y_{4}Y_{3}Y_{2}Y_{1}Y_{0} + \overline{Y}_{7}Y_{6}\overline{Y}_{5}\overline{Y}_{4}\overline{Y}_{3}\overline{Y}_{2}\overline{Y}_{1}\overline{Y}_{0} + Y_{7}\overline{Y}_{6}\overline{Y}_{5}\overline{Y}_{4}\overline{Y}_{3}\overline{Y}_{2}\overline{Y}_{1}\overline{Y}_{0}$$

2. 利用约束项化简:任何时刻Y7~Y0 中仅有一个为1,输入变量取值组合 仅有8种状态,其余均为约束项。利 用这些约束项化简上式,得到:

若
$$Y_4 = 1$$
,  $Y_7Y_6Y_5Y_3Y_2Y_1Y_0 = 1$ ; 所以有:  $C = Y_4 + Y_5 + Y_6 + Y_7$ 

#### 编码器真值表(高电平输入有效)

| $\mathbf{Y}_7$ | $Y_6$ | $\overline{\mathbf{Y}_{5}}$ | $\overline{\mathbf{Y_4}}$ | $Y_3$ | $Y_2$ | $Y_1$ | $Y_0$ | C B A |
|----------------|-------|-----------------------------|---------------------------|-------|-------|-------|-------|-------|
| 0              | 0     | 0                           | 0                         | 0     | 0     | 0     | 1     | 0 0 0 |
| 0              | 0     | 0                           | 0                         | 0     | 0     | 1     | 0     | 0 0 1 |
| 0              | 0     | 0                           | 0                         | 0     | 1     | 0     | 0     | 0 1 0 |
| 0              | 0     | 0                           | 0                         | 1     | 0     | 0     | 0     | 0 1 1 |
| 0              | 0     | 0                           | 1                         | 0     | 0     | 0     | 0     | 1 0 0 |
| 0              | 0     | 1                           | 0                         | 0     | 0     | 0     | 0     | 1 0 1 |
| 0              | 1     | 0                           | 0                         | 0     | 0     | 0     | 0     | 1 1 0 |
| 1              | 0     | 0                           | 0                         | 0     | 0     | 0     | 0     | 1 1 1 |
| 0              | 0     | 0                           | 0                         | 0     | 0     | 1     | 1     | XXX   |
| 0              | 0     | 0                           | 0                         | 0     | 1     | 1     | 1     | x x x |
| 4              | 勺束    | 项                           | •••                       | •••   |       |       |       | ••••  |
| 1              | 1     | 1                           | 1                         | .1    | 1     | .1.   | 1     | X X X |

#### 8线-3线编码器

# ❖8线-3线编码器 (高电平输入有效)

$$A = Y_{1} + Y_{3} + Y_{5} + Y_{7} = \overline{Y_{1}} \cdot \overline{Y_{3}} \cdot \overline{Y_{5}} \cdot \overline{Y_{7}}$$

$$B = Y_{2} + Y_{3} + Y_{6} + Y_{7} = \overline{\overline{Y_{2}} \cdot \overline{Y_{3}} \cdot \overline{Y_{6}} \cdot \overline{Y_{7}}}$$

$$C = Y_{4} + Y_{5} + Y_{6} + Y_{7} = \overline{\overline{Y_{4}} \cdot \overline{Y_{5}} \cdot \overline{Y_{6}} \cdot \overline{Y_{7}}}$$





#### 编码表

| 输入                    | CBA          |
|-----------------------|--------------|
| $Y_0$                 | 000          |
| <b>Y</b> <sub>1</sub> | 001          |
| $Y_2$                 | 010          |
| $Y_3$                 | 011          |
| $Y_4$                 | 100          |
| $Y_5$                 | <b>1</b> 0 1 |
| $Y_6$                 | 110          |
| Y <sub>7</sub>        | 111          |

- ❖8线-3线编码器(高电平输入有效)的Verilog HDL设计
- ❖ 方法一: 根据8线-3线编码器的功能列出真值表,由真值表推出输出的逻辑表达式,然后用assign语句建模(算法级描述)

```
module encoder8_3(Y0,Y1,Y2,Y3,Y4,Y5,Y6,Y7, C,B,A);
input Y0,Y1,Y2,Y3,Y4,Y5,Y6,Y7;
output C,B,A;
assign C =! (!Y4&&!Y5&&!Y6&&!Y7);
assign B =! (!Y2&&!Y3&&!Y6&&!Y7);
assign A =! (!Y1&&!Y3&&!Y5&&!Y7);
endmodule
```

- ❖8线-3线编码器(高电平输入有效)的Verilog HDL设计
- ❖ 方法二:根据逻辑功能定义,采用case语句直接描述,设计过程更简单

```
module\ encoder8\_3(Y0,Y1,Y2,Y3,Y4,Y5,Y6,Y7,C,B,A);
  input Y0, Y1, Y2, Y3, Y4, Y5, Y6, Y7;
  reg C, B, A;
  always
     case ({Y0,Y1,Y2,Y3,Y4,Y5,Y6,Y7})
         b100000000: \{C,B,A\} = 0;
                                      'b010000000: \{C,B,A\} = 1;
         'b001000000: \{C,B,A\} = 2;
                                      b000100000: \{C,B,A\} = 3;
         b00001000: \{C,B,A\} = 4;
                                      b00000100: \{C,B,A\} = 5;
         b00000010: \{C,B,A\} = 6;
                                     b000000001: \{C,B,A\} = 7;
         default : \{C,B,A\} = 3'bx;
     endcase
endmodule
```

#### 8421BCD码编码器(自学)

- ❖ 8421BCD编码器:用4位二进制,对10个十进制数字进行编码
  - ▶ 输入: Y0, Y1, ..., Y9, 分别代表十进制数字0~9;
  - ➤ 输出: 4位编码, DCBA=0000, 代表"0"; DCBA=1001, 代表"9"

#### 编码表

| 输入                    | DCBA                 |
|-----------------------|----------------------|
| Y <sub>0</sub>        | 0000                 |
| <b>Y</b> <sub>1</sub> | 0001                 |
| $Y_2$                 | 0010                 |
| $Y_3$                 | 0 0 <mark>1</mark> 1 |
| $Y_4$                 | 0100                 |
| $Y_5$                 | 0101                 |
| $Y_6$                 | 0110                 |
| <b>Y</b> <sub>7</sub> | 0111                 |
| $Y_8$                 | 1000                 |
| Y <sub>9</sub>        | 1001                 |



$$D = Y_{8} + Y_{9} = \overline{Y_{8}} \cdot \overline{Y_{9}}$$

$$C = Y_{4} + Y_{5} + Y_{6} + Y_{7}$$

$$= \overline{Y_{4}} \cdot \overline{Y_{5}} \cdot \overline{Y_{6}} \cdot \overline{Y_{7}}$$

$$B = Y_{2} + Y_{3} + Y_{6} + Y_{7}$$

$$= \overline{Y_{2}} \cdot \overline{Y_{3}} \cdot \overline{Y_{6}} \cdot \overline{Y_{7}}$$

$$A = Y_{1} + Y_{3} + Y_{5} + Y_{7} + Y_{9}$$

$$= \overline{Y_{1}} \cdot \overline{Y_{3}} \cdot \overline{Y_{5}} \cdot \overline{Y_{7}} \cdot \overline{Y_{9}}$$

#### 8421BCD码编码器(自学)

#### 根据逻辑表达式可以直接画出逻辑图

$$D = Y_{8} + Y_{9} = \overline{Y_{8}} \cdot \overline{Y_{9}}$$

$$C = Y_{4} + Y_{5} + Y_{6} + Y_{7}$$

$$= \overline{Y_{4}} \cdot \overline{Y_{5}} \cdot \overline{Y_{6}} \cdot \overline{Y_{7}}$$

$$B = Y_{2} + Y_{3} + Y_{6} + Y_{7}$$

$$= \overline{Y_{2}} \cdot \overline{Y_{3}} \cdot \overline{Y_{6}} \cdot \overline{Y_{7}}$$

$$A = Y_{1} + Y_{3} + Y_{5} + Y_{7} + Y_{9}$$

$$= \overline{Y_{1}} \cdot \overline{Y_{3}} \cdot \overline{Y_{5}} \cdot \overline{Y_{7}} \cdot \overline{Y_{9}}$$



# ❖8421BCD编码器的Verilog HDL设计

```
module\ bcd8421\_3(Y0,Y1,Y2,Y3,Y4,Y5,Y6,Y7,Y8,Y9,D,C,B,A);
                    Y0,Y1,Y2,Y3,Y4,Y5,Y6,Y7,Y8,Y9;
   input
   outputD,C,B,A;
                    D,C,B,A;
   reg
   always
    begin
       case ({Y9, Y8, Y7, Y6, Y5, Y4, Y3, Y2, Y1, Y0})
          10'b00\_0000\_0001: \{D,C,B,A\} = 0; 10'b00\_0000\_0010: \{D,C,B,A\} = 1;
          10'b00\_0000\_0100: \{D,C,B,A\} = 2; \quad 10'b00\_0000\_1000: \{D,C,B,A\} = 3;
          10'b00\_0001\_0000: \{D,C,B,A\} = 4; \quad 10'b00\_0010\_0000: \{D,C,B,A\} = 5;
          10'b00\_0100\_0000: \{D,C,B,A\} = 6; \quad 10'b00\_1000\_0000: \{D,C,B,A\} = 7;
          10'b01\_0000\_0000: \{D,C,B,A\} = 8; \quad 10'b10\_0000\_0000: \{D,C,B,A\} = 9;
          default: \{D,C,B,A\} = 4'bxxxx;
        endcase
    end
endmodule
```

#### 优先编码器

#### ❖ 优先编码器

- 克服二进制编码器仅允许1个输入信号有限的局限,允许两个以上 输入信号同时有效;
- 对所有输入信号进行优先级别排序,任何时刻只对优先级最高的 输入信号编码,对优先级别低的输入信号则不响应,以保证编码 器可靠工作。
- 优点: 当有两个或两个以上的输入有效时,输出不会发生混乱。 广泛应用于计算机的优先中断系统、键盘编码系统中。
- ❖ 74LS148: 8线-3线优先编码器,8个输入信号,低电平有效;3个输出端,反码输出
- ❖ 74LS147: 10线-4线优先编码器, 10个输入信号, 低电平 有效; 4个输出端, 反码输出

#### 优先编码器---74147的设计

#### ❖74147优先编码器(低电平输入有效)

**输入**: $I_0 \sim I_9$ , $I_9$ 优先级最高, $I_0$ 优先级最低

输出:  $\overline{Y_3} \sim \overline{Y_0}$ , 当 $\overline{I_9} = \mathbf{0}$ (有效)时,  $\overline{Y_3}\overline{Y_2}\overline{Y_1}\overline{Y_0} = \mathbf{0}$ 110("9"的*BCD*码之反码)

低电平 输入有 效

| $\overline{I_9}$ | $\overline{I_8}$ | $\overline{I}_7$ | $\overline{I}_6$ | $\overline{I}_5$ | $\overline{I}_4$ | $\overline{I}_3$ | $\overline{I}_2$ | $\overline{I}_1$ | $\overline{I}_0$ | $ \overline{Y}_3 $ | $\overline{Y}_2$ | $\overline{Y}_1$ | $\overline{Y}_0$ |
|------------------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|------------------|--------------------|------------------|------------------|------------------|
| 0                | X                | X                | X                | X                | X                | X                | X                | X                | X                | 0                  | 1                | 1                | 04               |
| 1                | 0                | X                | X                | X                | X                | X                | X                | X                | X                | 0                  | 1                | 1                | 1                |
| 1                | 1                | 0                | X                | X                | X                | X                | X                | X                | X                | 1                  | 0                | 0                | 0                |
| 1                | 1                | 1                | 0                | X                | X                | X                | X                | X                | X                | 1                  | •                | _                | 1                |
| 1                | 1                | 1                | 1                | 0                | X                | X                | X                | X                | X                | 1                  | 0                | 1                | 0                |
| 1                | 1                | 1                | 1                | 1                | 0                | X                | X                | X                | X                | 1                  | 0                | 1                | 1                |
| 1                | 1                | 1                | 1                | 1                | 1                | 0                | X                | X                | X                | 1                  | 1                | 0                | 0                |
| 1                | 1                | 1                | 1                | 1                | 1                | 1                | 0                | X                | X                | 1                  | 1                | 0                | 1                |
| 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 0                | X                | 1                  | 1                | 1                | 0                |
| 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 1                | 0                | 1                  | 1                | 1                | 1                |

输出为优先 级最高的输 入信号对应 编号的反码

#### 优先编码器--74147的Verilog HDL

```
Module
CT74147(IN0,IN1,IN2,IN3,IN4,IN5,IN6,IN7,IN8,IN9,YN0,YN1,YN2,YN3);
  input IN0,IN1,IN2,IN3, IN4, IN5,IN6,IN7,IN8,IN9;
  output YN0,YN1,YN2,YN3;
  reg YN0,YN1,YN2,YN3;
  reg[3:0] Y; //中间变量
always @(IN0 or IN1 or IN2 or IN3 or IN4 or IN5 or IN6 or IN7 or IN8 or IN9)
  begin
    if(IN9 == 1'b0) Y = 4'b0110;
    else if (IN8 == 1'b0) Y = 4'b0111;
    else if (IN7 == 1'b0) Y = 4'b1000;
    else if (IN6 == 1'b0) Y = 4'b1001;
    else if (IN1 == 1'b0) Y = 4'b1110;
    else if (IN0 == 1'b0) Y = 4'b1111;
    YN0 = Y[0];
    YN1 = Y[1];
    YN2 = Y/2;
    YN3 = Y[3];
 end
endmodule
```

#### 译码器

- ❖ 译码器:将二进制代码所表示的信息翻译成对应高低电平信号输出的过程称为译码,译码是编码的反操作。实现译码功能的电路称为译码器(Decoder)。
  - 》 变量译码器(二进制译码器):实现输入变量状态全部组合的译码器,一般称为n线-2<sup>n</sup>线译码器。如2线-4线译码器,3线-8线译码器。器等。
  - 码制变换译码器:将输入的某个进制代码转换成对应的其他码制输出的译码器。如8421码至十进制码译码器(简称BCD译码器)、 余3码至十进制码译码器等。
  - ▶ 显示译码器:将输入代码转换成驱动7段数码显示器各段电平信号的译码器。常用的有74××47(低电平输出有效)、74××49(高电平输出有效)等。

#### 译码器

- ❖二进制译码器:将每个输入二进制代码,译成对应的一根输出线上的高电平(或低电平)信号。因此称为n线-2n线译码器
  - 二进制译码器功能与二进制编码器正好相反,它是将 具有特定含义的不同二进制代码辨别出来,并转换成 相应的电平信号
  - 任何时刻最多只允许1个输出有效 (与编码器对应,任何时刻只允许有一个输入为有效电平)
  - 高电平输出有效时,每个输出都是对应的输入变量最小项;低电平输出有效时,每个输出都是对应的输入变量最小项的反,故二进制译码器也称最小项译码器

#### 译码器(3线-8线译码器)

#### ❖3线-8线译码器 (74138)

- ➤ 3个输入: A2, A1, A0; 000~111共8种输入组合。
- ➤ 8个输出: Y7~Y0, 低电平输出有效;并且任何时刻最多只有一个输出有效。当输入为000时, Y0输出有效;当输入为001时, Y1输出有效。
- ➤ 3个使能控制: S0, S1, S2 为使能输入, 仅当它们分别为1、0、0时, 译码器才正常译码; 否则禁止工作。



#### 功能表

| $S_1\overline{S}_2\overline{S}_3$ | $A_2 A_1 A_0$ | $\overline{Y}_7\overline{Y}_6\overline{Y}_5\overline{Y}_4\overline{Y}_3\overline{Y}_2\overline{Y}_1\overline{Y}_0$ |
|-----------------------------------|---------------|--------------------------------------------------------------------------------------------------------------------|
| <b>≠100</b>                       | XXX           | 11111111                                                                                                           |
| =100                              | 0 0 0         | 11111110                                                                                                           |
| =100                              | 0 0 1         | 1 1 1 1 1 1 0 1                                                                                                    |
| =100                              | 0 1 0         | 11111011                                                                                                           |
| =100                              | 0 1 1         | 11110111                                                                                                           |
| =100                              | 100           | 11101111                                                                                                           |
| =100                              | 1 0 1         | 1101111                                                                                                            |
| =100                              | 1 1 0         | 1 0 1 1 1 1 1 1                                                                                                    |
| =100                              | 1 1 1         | 01111111                                                                                                           |

#### 译码器(3线-8线译码器)

# ❖3线-8线译码器 (74138) \_

#### 74138真值表



| $S_1\overline{S}_2\overline{S}_3$ | $A_2 A_1 A_0$ | $\overline{Y}_{7}\overline{Y}_{6}\overline{Y}_{5}\overline{Y}_{4}\overline{Y}_{3}\overline{Y}_{2}\overline{Y}_{1}\overline{Y}_{0}$ |  |  |  |  |  |  |  |
|-----------------------------------|---------------|------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|--|--|
| <b>≠100</b>                       | XXX           | 11111111                                                                                                                           |  |  |  |  |  |  |  |
| =100                              | 0 0 0         | 1 1 1 1 1 1 1 0                                                                                                                    |  |  |  |  |  |  |  |
| =100                              | 0 0 1         | 1 1 1 1 1 1 0 1                                                                                                                    |  |  |  |  |  |  |  |
| =100                              | 0 1 0         | 1 1 1 1 1 0 1 1                                                                                                                    |  |  |  |  |  |  |  |
| =100                              | 0 1 1         | 1 1 1 1 0 1 1 1                                                                                                                    |  |  |  |  |  |  |  |
| =100                              | 100           | 1 1 1 0 1 1 1 1                                                                                                                    |  |  |  |  |  |  |  |
| =100                              | 1 0 1         | 1 1 0 1 1 1 1 1                                                                                                                    |  |  |  |  |  |  |  |
| =100                              | 1 1 0         | 1 0 1 1 1 1 1 1                                                                                                                    |  |  |  |  |  |  |  |
| =100                              | 1 1 1         | 01111111                                                                                                                           |  |  |  |  |  |  |  |

#### 根据真值表推导出表达式(最大项推导法)

$$\overline{Y}_{0} = A_{2} + A_{1} + A_{0} = \overline{A_{2}A_{1}A_{0}} 
\overline{Y}_{1} = A_{2} + A_{1} + \overline{A_{0}} = \overline{A_{2}A_{1}A_{0}} 
\overline{Y}_{2} = A_{2} + \overline{A_{1}} + A_{0} = \overline{A_{2}A_{1}A_{0}} 
\overline{Y}_{3} = A_{2} + \overline{A_{1}} + \overline{A_{0}} = \overline{A_{2}A_{1}A_{0}} 
\overline{Y}_{5} = \overline{A_{2}} + A_{1} + \overline{A_{0}} = \overline{A_{2}A_{1}A_{0}} 
\overline{Y}_{6} = \overline{A_{2}} + \overline{A_{1}} + A_{0} = \overline{A_{2}A_{1}A_{0}} 
\overline{Y}_{7} = \overline{A_{2}} + \overline{A_{1}} + \overline{A_{0}} = \overline{A_{2}A_{1}A_{0}}$$

# 译码器(3线-8线译码器)



# 译码器(3线-8线译码器Verilog HDL设计)

```
module CT74138(A0,A1,A2,S1,S2N,S3N,YN0,
       YN1,YN2,YN3,YN4,YN5,YN6,YN7);
          A0,A1,A2,S1,S2N,S3N;
  input
          YN0,YN1,YN2,YN3,YN4,YN5,YN6,YN7;
  output
          YN0,YN1,YN2.YN3.YN4.YN5.YN6,YN7;
  reg
  reg[7:0] Y_SIGNAL 使能信号均有
                      效时译码器处
always
                      于工作状态
  begin
   if (S1 && !S2N && !S3N==1)
     begin
       case (\{A2,A1,A0\})
          3 'b000 : Y SIGNAL =8 'b111111110;
          3 'b001: Y SIGNAL =8 'b111111101;
          3 'b010 : Y SIGNAL =8 'b11111011;
          3 'b011 : Y SIGNAL =8 'b11110111;
          3 'b100 : Y SIGNAL = 8 'b11101111;
          3 'b101 : Y SIGNAL = 8'b11011111;
          3 'b110 : Y SIGNAL =8 'b10111111;
          3 'b111 : Y_SIGNAL =8 'b011111111;
          default : Y_SIGNAL =8'b11111111;
      endcase
    end
```

```
CT74138
                YNO
          AØ.
                YNI
          AI.
                YNZ
                YNS
          A2.
          51
                YN4
               使能信号无效
          53N
               时译码器处于
               禁止状态
  else Y_SIGNAL = 8'b111111111;
  YN0 = Y\_SIGNAL[0];
  YN1 = Y SIGNAL[1];
  YN2 = Y SIGNAL[2]:
  YN3 = Y SIGNAL[3];
  YN4 = Y SIGNAL[4];
  YN5 = Y\_SIGNAL[5];
  YN6 = Y_SIGNAL[6];
  YN7 = Y SIGNAL[7];
endmodule
```

end

- ❖ 码制变换译码器:将输入的二进制代码转换成对应的其他码制输出的译码器。
  - ➤BCD译码器(4-10线译码器): 4位8421码转换成十进制数的电路
    - 。用于驱动十进制数码显示管、指示灯等
      - 完全译码BCD译码器: 当输入出现伪码1010~1111时,译码器输出Y<sub>0</sub>~Y<sub>9</sub>均为"1",如74xx42(输出为低电平有效)
      - 不完全译码BCD译码器: 当输入出现伪码1010~1111时, Y<sub>0</sub>~Y<sub>9</sub>
         均为任意值
  - >余3码至十进制码译码器
  - ▶余3循环码至十进制码译码器

#### ❖BCD译码器 (74XX42)

- ▶ 4个输入: D, C, B, A。
- ▶ 10个输出: Y9~Y0, 低电平 有效;
- ▶ DCBA=0000, Y0输出有效;DCBA=0001, Y1输出有效,一次类推。
- DCBA=1010~1111时,Y9~Y0均为"1"

#### 真值表

|   | D | С | В | A | Ϋ́ | ) Y8 | 3 Y7 | Y6 | Y5 | Y4 | Y3 | Y2 | Y1 | Y0 |  |
|---|---|---|---|---|----|------|------|----|----|----|----|----|----|----|--|
| 0 | 0 | 0 | 0 | 0 | 1  | 1    | 1    | 1  | 1  | 1  | 1  | 1  | 1  | 0  |  |
| 1 | 0 | 0 | 0 | 1 | 1  | 1    | 1    | 1  | 1  | 1  | 1  | 1  | 0  | 1  |  |
| 2 | 0 | 0 | 1 | 0 | 1  | 1    | 1    | 1  | 1  | 1  | 1  | 0  | 1  | 1  |  |
| 3 | 0 | 0 | 1 | 1 | 1  | 1    | 1    | 1  | 1  | 1  | 0  | 1  | 1  | 1  |  |
| 4 | 0 | 1 | 0 | 0 | 1  | 1    | 1    | 1  | 1  | 0  | 1  | 1  | 1  | 1  |  |
| 5 | 0 | 1 | 0 | 1 | 1  | 1    | 1    | 1  | 0  | 1  | 1  | 1  | 1  | 1  |  |
| 6 | 0 | 1 | 1 | 0 | 1  | 1    | 1    | 0  | 1  | 1  | 1  | 1  | 1  | 1  |  |
| 7 | 0 | 1 | 1 | 1 | 1  | 1    | 0    | 1  | 1  | 1  | 1  | 1  | 1  | 1  |  |
| 8 | 1 | 0 | 0 | 0 | 1  | 0    | 1    | 1  | 1  | 1  | 1  | 1  | 1  | 1  |  |
| 9 | 1 | 0 | 0 | 1 | 0  | 1    | 1    | 1  | 1  | 1  | 1  | 1  | 1  | 1  |  |
|   | 1 | 0 | 1 | 0 | 1  | 1    | 1    | 1  | 1  | 1  | 1  | 1  | 1  | 1  |  |
| 不 | 1 | 0 | 1 | 1 | 1  | 1    | 1    | 1  | 1  | 1  | 1  | 1  | 1  | 1  |  |
|   | 1 | 1 | 0 | 0 | 1  | 1    | 1    | 1  | 1  | 1  | 1  | 1  | 1  | 1  |  |
|   | 1 | 1 | 0 | 1 | 1  | 1    | 1    | 1  | 1  | 1  | 1  | 1  | 1  | 1  |  |
| 用 | 1 | 1 | 1 | 0 | 1  | 1    | 1    | 1  | 1  | 1  | 1  | 1  | 1  | 1  |  |
|   | 1 | 1 | 1 | 1 | 1  | 1    | 1    | 1  | 1  | 1  | 1  | 1  | 1  | 1  |  |
|   |   |   |   |   |    |      |      |    |    |    |    |    |    |    |  |

#### 1. 根据真值表推导出表达式(最大项推导法)

$$Y_{0} = D + C + B + A = \overline{DCBA}$$

$$Y_{1} = D + C + B + \overline{A} = \overline{DCBA}$$

$$Y_{2} = D + C + \overline{B} + A = \overline{DCBA}$$

$$Y_{3} = D + C + \overline{B} + \overline{A} = \overline{DCBA}$$

$$Y_{4} = D + \overline{C} + B + A = \overline{DCBA}$$

$$Y_{5} = D + \overline{C} + B + \overline{A} = \overline{DCBA}$$

$$Y_{6} = D + \overline{C} + \overline{B} + A = \overline{DCBA}$$

$$Y_{7} = D + \overline{C} + \overline{B} + \overline{A} = \overline{DCBA}$$

$$Y_{8} = \overline{D} + C + B + A = \overline{DCBA}$$

$$Y_{9} = \overline{D} + C + B + \overline{A} = \overline{DCBA}$$

# 2. 直接用HDL来描述功能(case语句或assign语句)

```
module CT7442(D,C,B,A, YN0, YN1,YN2,
       YN3, YN4, YN5, YN6, YN7, YN8, YN9);
           D,C,B,A;
  input
          YN0,YN1,YN2,YN3,YN4,YN5,
  output
           YN6,YN7,YN8,YN9;
           YN0,YN1,YN2,YN3,YN4,YN5,
  reg
           YN6, YN7, YN8, YN9:
  reg[9:0] Y_SIGNAL;
always
  begin
    case (\{D,C,B,A\})
       'b00000: Y SIGNAL = 'b11111111110;
       'b0001: Y SIGNAL = 'b11111111101;
       'b0010 : Y_SIGNAL = 'b11111111011;
       'b1000 : Y_SIGNAL = 'b1011111111;
       'b1001 : Y SIGNAL = 'b0111111111;
       default :Y_SIGNAL = 'b1111111111;
     endcase
```

```
YN0 = Y SIGNAL[0];
   YN1 = Y SIGNAL[1];
   YN2 = Y_SIGNAL[2];
   YN3 = Y\_SIGNAL[3];
   YN4 = Y SIGNAL[4];
   YN5 = Y\_SIGNAL[5];
   YN6 = Y SIGNAL[6];
   YN7 = Y\_SIGNAL[7];
   YN8 = Y SIGNAL[8];
   YN9 = Y_SIGNAL[9];
 end
endmodule
```

#### 显示译码器

- ❖显示译码器:用于驱动数码显示器,是一种将二进制代码表示的数字、 文字、符号用人们习惯的形式直观显示出来的电路。
  - (1) 电路结构(8421BCD译码显示电路)



#### 显示器件

- ▶辉光数码管、7段荧光数码管、液晶显示器
- ▶目前广泛使用的显示数字的器件是7段数码显示器(由7段可发光的线段拼合 而成),包括半导体数码显示器和液晶显示器两种。
- ▶数码显示器人们通常又称为数码管。半导体7段数码管实际上是由7个发光二极管 (LED) 构成的,因此又称为LED数码管。

#### 显示译码器

# ① 半导体7端数码管



- 若使用共阴极LED数码管,则显示译码器的输出 应为高电平 输出有效;
- 若使用共阳极LED数码管,则显示译码器的输出 应为低电平 输出有效。

# 显示译码器

# ③ 驱动电路

使译码器输出反相,并提供 大的驱动电流。



# ② 译码器(共阳器件)

| DCBA | abcdefg       | 显示数字               |
|------|---------------|--------------------|
| 0000 | 0 0 0 0 0 0 1 | 0                  |
| 0001 | 1001111       | 1 a                |
| 0010 | 0 0 1 0 0 1 0 | 2                  |
| 0011 | 0 0 0 0 1 1 0 | 3     <u>g</u>   b |
| 0100 | 1001100       | 4 e c              |
| 0101 | 0 1 0 0 1 0 0 | 5 d h              |
| 0110 | 1 1 0 0 0 0 0 | 6                  |
| 0111 | 0 0 0 1 1 1 1 | 7                  |
| 1000 | 0 0 0 0 0 0 0 | 8                  |
| 1001 | 0 0 0 1 1 0 0 | 9                  |
| 1010 | X X X X X X X |                    |
| 1011 | X X X X X X X |                    |
| 1100 | X X X X X X X |                    |
| 1101 | X X X X X X X |                    |
| 1110 | X X X X X X X |                    |
| 1111 | x x x x x x x |                    |

# 第二部分:组合逻辑

- 一. 逻辑代数基础
- 二. Verilog HDL (自学)
- 三. 逻辑门电路
  - 1. 晶体管和MOS管
  - 2. 逻辑门电路实现

#### 四. 基本组合逻辑部件设计

- 1. 组合逻辑设计概述
- 2. 运算单元电路
- 3. 编码器/译码器
- 4. 多路选择器
- 5. 组合逻辑电路的竞争冒险

#### 多路选择器

- ❖ 数据选择器:从一组输入数据选出其中一个作为数据输出的电路, 又称多路选择器(Multiplexer,多路器)。
  - 以"与或非"门或以"与或"门为主体,在选择控制信号的作用下,能从多路平行输入数据中任选一路数据作为输出。
  - ▶ 常用的集成数据选择器有2选1 (74××157) 、4选1 (74××153) 、8选 1 (74××151) 及16选1 (74××150) 等。



#### 多路选择器(8选1数据选择器74151)

#### ❖8选1多路选择器 (74151)

功能一: 8选1数据选择器。 $D_7 \sim D_0$ 为数据输入端,



 $D_5$ 

$$Y = \overline{A_2} \overline{A_1} \overline{A_0} D_0 + \overline{A_2} \overline{A_1} A_0 D_1 + \overline{A_2} A_1 \overline{A_0} D_2 + \overline{A_2} A_1 A_0 D_3 + A_2 \overline{A_1} \overline{A_0} D_4 + A_2 \overline{A_1} A_0 D_5 + A_2 A_1 \overline{A_0} D_6 + A_2 A_1 A_0 D_7$$

#### 多路选择器(8选1数据选择器74151)

#### 功能二:多功能运算电路。 $D_7 \sim D_0$ 为控制输入端。

- ▶通过D<sub>7</sub>~D<sub>0</sub>取不同的值,从输入变量A<sub>2</sub>、A<sub>1</sub>、A<sub>0</sub>的各个最小项中选取某几个最小项的或输出,实现不同的运算电路。
- ▶ 有2<sup>8</sup>=256种功能,包含3变量的各种最小项表达式,可实现任意组合逻辑电路的设计。

# 

# A2 A1 A0 Y 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 0 0 1 1 1 0 1 1 1 0 1 1 1 0 1 1 1 0 1 1 1 0

功能表 (EN=0)

#### 多路选择器的应用

用数据选择器实现逻辑函数: F(A, B, C) = ABC + ABC + AB

#### 解: 使用8选1数据选择器74151

已知74151的函数表达式:

$$Y = D_0 m_0 + D_1 m_1 + D_2 m_2 + D_3 m_3 + D_4 m_4 + D_5 m_5 + D_6 m_6 + D_7 m_7$$

而:

$$F = \overline{ABC} + \overline{ABC} + AB(\overline{C} + C)$$
$$= m_1 + m_2 + m_6 + m_7$$

则得:

$$D_0=0$$
,  $D_1=1$ ,  $D_2=1$ ,  $D_3=0$ ,  $D_4=0$ ,  $D_5=0$ ,  $D_6=1$ ,  $D_7=1$ 



# 多路选择器(74151的Verilog HDL设计)

#### **❖**信号定义

- ➤ D7~D0:8位数据输入端
- ➤ A2~A0: 地址输入端
- > STN: 使能控制端(低电平有效)
- > Y: 同相数据输出端
- > WN: 反相数据输出端,即WN是Y的反相输出

74151的元件符号



# 多路选择器(74151的Verilog HDL设计)

```
module CT74151(A2,A1,A0,STN,D7,D6,D5,D4,D3,D2,D1,D0,Y,WN);
           A2,A1,A0,STN;
  input
          D7,D6,D5,D4,D3,D2,D1,D0;
  input
  output Y,WN;
           Y,WN;
  reg
 always
     begin
     if(STN == 0)
       begin
         case (\{A2,A1,A0\})
               3'b000: Y = D0;
               3'b001: Y = D1;
               3'b010: Y = D2;
               3'b011: Y = D3;
               3'b100: Y = D4;
               3'b101: Y = D5;
               3'b110: Y = D6;
               3'b111: Y = D7;
             endcase
       end
      else Y = 1'b0;
      WN = \sim Y;
    end
endmodule
```

# 第二部分:组合逻辑

- 一. 逻辑代数基础
- 二. Verilog HDL (自学)
- 三. 逻辑门电路
  - 1. 晶体管和MOS管
  - 2. 逻辑门电路实现

#### 四. 基本组合逻辑部件设计

- 1. 组合逻辑设计概述
- 2. 运算单元电路
- 3. 编码器/译码器
- 4. 多路选择器
- 5. 组合逻辑电路的竞争冒险

# 竞争冒险现象





- ❖ 竞争:在组合逻辑电路中,某个输入变量通过两条或两条以上的途径传到输出端,由于每条途径延迟时间不同,到达输出门的时间就有先有后,这种现象称为竞争。
- ❖ 冒险: 门电路因输入端的竞争,而导致输出端产生不正常的尖峰干扰冒险信号(毛刺)的现象,称为冒险。
- ❖ 竞争冒险的原因:门电路的延时。信号在器件内部通过连线和逻辑单元时,都有一定的延时。延时的大小与连线的长短和逻辑单元的数目有关,同时还受器件的制造工艺、工作电压、温度等条件的影响。信号的高低电平转换也需要一定的过渡时间。

# 竞争冒险的判断

#### 1. 代数法

· 逻辑函数 F 中,若某个变量(假定为 A)同时以原变量和反变量形式存在,逻辑函数 在一定条件下(其它变量取特定的值1或0)可以简化为  $F = A + \bar{A}$  或  $F = A \cdot \bar{A}$  的形式, 则该逻辑电路存在冒险。 $F = A + \bar{A}$  存在 "0" 冒险, $F = A \cdot \bar{A}$  存在 "1" 冒险。

例:  $F = AB + \bar{A}C$ 当 B=1, C=1时,逻辑电路可简化为  $F = A + \bar{A}$ 





# 竞争冒险的判断

#### 2. 卡诺图法

· 在逻辑函数的卡诺图中,函数的每个与项对应卡诺图上的一个卡诺圈,若两个卡诺圈相切,相切处将存在冒险。

例:  $F = AB + \overline{AC}$ 当 B=1, C=1时,逻辑电路存在冒险



$$F = AB + \bar{A}C$$

$$= \bar{A}\bar{B}C + \bar{A}BC + AB\bar{C} + ABC$$

$$= \sum m(1,3,6,7)$$



# 竞争冒险的消除

#### 1. 修改逻辑设计

- 》 消除互补变量。如 $L = (A + B)(\bar{A} + C)$ ,若直接据此设计逻辑电路,当B = C = 0时,  $L = A \cdot \bar{A}$ ,存在冒险。修改设计,  $L = AC + \bar{A}B + BC$ ,逻辑函数功能不变,冒险消除。
- 学 增加冗余项。  $L = AC + \bar{A}B$ ,当B=C=1时,  $L = A + \bar{A}$ ,存在冒险。增加冗余项  $L = AC + \bar{A}B + BC$ ,逻辑函数功能不变,冒险消除。



#### 2. 选通法: 引入采样脉冲

在电路的输入端引入一个选通信号(采样脉冲),采样脉冲的作用时间取在电路达到新的稳定状态之后,这样,逻辑电路的输出端不会出现毛刺。与门/与非门可用正脉冲选通信号,或门/或非门则可用负脉冲选通信号。



#### 3. 滤波法:输出端并联电容

对于速度较慢的组合逻辑电路,由于冒险产生的尖峰脉冲一般情况下很窄,所以可以采用在电路输出端并联滤波电容的方法消除尖峰脉冲。



#### 小结

#### **❖** 组合逻辑电路设计方法

- ▶逻辑抽象:确定输入、输出变量,列出真值表
- **▶写出逻辑表达式**:根据真值表写出标准表达式
- ▶ HDL编程:如用case语句、if-else语句,assign语句
- ▶ 绘逻辑图:根据最简逻辑函数表达式画出原理图。

#### **❖** 三种途径

- 1. 逻辑抽象→HDL编程(系统级描述,如用case语句或if-else语句)
- 2. 逻辑抽象→写出表达式→HDL编程(算法级描述,assign语句)
- 3. 逻辑抽象→写出表达式→绘逻辑图 (适于简单电路)

