## 數位電路與系統 HW2 Report 1105111

110511233 李承宗

作業二是 Sequential Circuit,因此免不了設計 FSM,加上輸入輸出是 serial-in-parallel-out 的關係,所以可以先估計電路會有一組接收資料的 shift register。左右聲道的部分我打算用 demultiplexer 來選擇輸出 channel 的方式來實現,這樣就可以讓輸出共用同一組 register,減少資源用量(但可能會造成glitch,希望這樣設計出來的電路不會對使用者造成影響)。

有了基本的構思之後,接下來就是設計的部分:從FSM 開始,由於這次作業的電路牽涉到收發資料,因此會有閒置、接收、結束的狀態。最後我設計的FSM 有三個狀態,分別如下:



FSM主要拿來控制是否接收Serial Data送來的資料,以及要輸出的聲道,因此我設計出來的狀態分別有:不需要接收資料的IDLE狀態、輸出至左聲道的L\_RCV以及輸出至右聲道的R\_RCV,我發現接收結束之後好像不需要其他特殊處理,因此我把DONE拔掉了。如此設計可以讓狀態切換的時候觸發輸出資料的事件,讓後續電路設計的難度降低。

在實現的時狀態控制的部分我還有多用一組 2-bit 的 register,用來記錄現在暫存器的資料應該輸出到哪個聲道(或不輸出),作為輸出電路的選擇線、out valid的輸出。



架構圖如上,有前面設計好的FSM、輸出選擇線、輸出的邏輯電路以及一組 33bits的buffer。其中sel會輸出 $00_2$ 、 $10_2$ 或 $01_2$ ,代表著沒有輸出、左聲道輸出以及右聲道輸出,因此只要將sel的兩條線做bitwise OR就可以得到out\_valid的訊號,out\_left以及out\_right的訊號則是用demultiplexer的概念來做輸出,但是輸出的時候選擇線只會有一條是 1,因此只需要兩組 32bits 的AND Gate 來選擇輸出,這樣一來就不用請出demux了。比較難設計的部分是buffer,由於在左右聲道切換的當下需要輸出資料,還得將SD的資料讀進來變成下一次的輸出,因此buffer的操作模式不是單純的的移位跟clear:

buffer\_nxt = out\_valid ? {buffer[0], SD & in\_valid} : {buffer[31:0], SD & in\_valid};

藉由這段程式碼可以看出buffer會執行向左移位的動作,然後會有清除前32bits(buffer為33bits)或是單純向左移位的動作,選擇方式為檢查當下是否有輸出(此頁右下為範例波形):當下狀態有輸出的話,buffer裡面的前32bits就已經使用過了,因此下一個state就要把buffer裡面的東西清空。但是輸出當下以及觸發輸出的當下(即為輸出前一個state)的資料還沒使用過,需要存起來。因此我處理的方式是留下buffer內的最後一個bit以及SD,這也是為什麼我的buffer會有33bits而不是32bits。另外shift-in的資料是SD&in\_valid而不是SD,是為了避免in\_valid為0時SD還有資料輸入而做的處理。輸出取buffer內的前32bits,再用sel的值決定輸出頻道,至此整個電路設計完成。

if (sel[0]) out\_right = buffer[32:1];
else if (sel[1]) out\_left = buffer[32:1];

| sel/輸出 | 左聲道 | 右聲道 |
|--------|-----|-----|
| 2'b00  | 不輸出 | 不輸出 |
| 2'b01  | 不輸出 | 輸出  |
| 2'b10  | 輸出  | 不輸出 |
| 2'b11  | -   | -   |



| crigger |            |    |
|---------|------------|----|
| N+1     | n          | nt |
|         | 4644 71-77 |    |
| Ů       | 1641_7b73  |    |