

# **ΕΛΛΗΝΙΚΟ ΑΝΟΙΚΤΟ ΠΑΝΕΠΙΣΤΗΜΙΟ** ΣΧΟΛΗ ΘΕΤΙΚΩΝ ΕΠΙΣΤΗΜΩΝ ΚΑΙ ΤΕΧΝΟΛΟΓΙΑΣ

ΣΥΝΤΟΜΟ ΠΡΟΓΡΑΜΜΑ ΣΠΟΥΔΩΝ «ΣΧΕΔΙΑΣΗ ΕΝΣΩΜΑΤΩΜΕΝΩΝ ΣΥΣΤΗΜΑΤΩΝ ΚΑΙ ΕΦΑΡΜΟΓΕΣ ΜΙΚΡΟΕΛΕΓΚΤΩΝ ΣΤΟ ΔΙΑΔΙΚΤΥΟ ΤΩΝ ΠΡΑΓΜΑΤΩΝ (IoT)»

ΑΚΑΔΗΜΑΪΚΟ ΕΤΟΣ: 2019-20

### **ΑΣΚΗΣΗ 1** (5 + 15 + 10 = 30 MONAΔΕΣ)

1) Να γραφεί ο κώδικας VHDL του πλήρους αθροιστή με πύλες NOR, του παρακάτω σχήματος. Τα δεδομένα εισόδου Α, Β, Cin και εξόδου Sum , Cout να είναι τύπου std\_logic. Ονομάστε την οντότητα (entity) του κυκλώματος FA1bit.



#### <u>Απάντηση</u>

Οι ακροδέκτες εισόδων και εξόδων θα είναι τύπου std\_logic, άρα θα πρέπει να δηλωθεί το πακέτο std\_logic\_1164.all της IEEE στο αντίστοιχο τμήμα του κώδικα. Άρα, θεωρώντας τα εσωτερικά σήματα του παρακάτω σχήματος, ο κώδικας VHDL του πλήρους αθροιστή του 1 bit είναι:



-----

LIBRARY ieee;



ΑΚΑΔΗΜΑΪΚΟ ΕΤΟΣ: 2018-19

```
USE ieee.std_logic_1164.all;
ENTITY FA1bit IS
PORT (A, B: IN STD_LOGIC;
       Cin: IN STD_LOGIC;
       Sum, Cout: OUT STD_LOGIC);
END FA1bit;
ARCHITECTURE FA1bit _rtl OF FA1bit IS
SIGNAL out1, out2, out3, out4, out5, out6, out7, out8, out9, out10: STD_LOGIC; -- δήλωση
των εσωτερικών σημάτων
BEGIN
out1 <= A NOR A;
out2 <= A NOR B;
out3 <= B NOR B;
out4 <= out1 NOR out3;
out5 <= out2 NOR out4;
out6 <= Cin NOR Cin;
out7 <= Cin NOR out5:
out8 <= out5 NOR out5;
out9 <= out6 NOR out8;
out10 <= out4 NOR out9;
Sum <= out7 NOR out9;
Cout <= out10 NOR out10;
END FA1bit _rtl;
```

2) Να γραφεί ο κώδικας VHDL του αθροιστή παράκαμψης κρατουμένου των 4-bit, του παρακάτω σχήματος, χρησιμοποιώντας τέσσερις πλήρεις αθροιστές του 1-bit του προηγούμενου ερωτήματος (structural τρόπος σχεδίασης). Τα δεδομένα εισόδου A(3:0), B(3:0) και Cin και εξόδου S(3:0) και Cout να είναι τύπου std\_logic και std\_logic\_vector. Ονομάστε την οντότητα (entity) του κυκλώματος adderbypass4.



ΑΚΑΔΗΜΑΪΚΟ ΕΤΟΣ: 2018-19



#### Απάντηση

Ο Αθροιστής Παράκαμψης Κρατουμένου είναι ένα συνδυαστικό κύκλωμα που μπορεί να κατασκευαστεί με την διαδοχική σύνδεση η μονάδων πλήρων αθροιστών του 1-bit. Για τις εισόδους των τελεστέων των 4-bit (A, B) καθώς και την έξοδο (S) επίσης των 4-bit θα γίνει χρήση διαύλου των 4-bit οι οποίοι θα περιγραφούν στη VHDL σαν Vector τύπου std\_logic. Το κρατούμενο εισόδου (Cin) και το κρατούμενο εξόδου (Cout) θα είναι τύπου std\_logic. Επίσης, το σήμα P των 4-bit θα είναι δίαυλος των 4-bit και θα δηλωθεί ως Vector τύπου std\_logic. Τέλος τα εσωτερικά σήματα C1, C2, C3, C4 και and\_out που θα χρησιμοποιηθούν ως σήματα κρατουμένων μεταξύ των αθροιστών του 1-bit και ως έξοδος της πύλης AND των 4-bit αντίστοιχα (δείτε το σχήμα παραπάνω) θα είναι επίσης τύπου std\_logic. Για τους λόγους αυτούς απαιτείται η χρήση του πακέτου std\_logic\_1164.all της βιβλιοθήκης IEEE.

Για την υλοποίηση του αθροιστή παράκαμψης κρατουμένου απαιτείται ο κώδικας του πολυπλέκτη 2 σε 1, ο οποίος θα μπορούσε να είναι ο παρακάτω.

Library IEEE;
Use IEEE.std\_logic\_1164.all;

-----

ENTITY mux2\_1 IS
port(in1,in2 : in std\_logic;
sel : in std\_logic;
output :out std\_logic);
END mux2 1;

ARCHITECTURE behavioral OF mux2\_1 IS BEGIN

Process(sel,in1,in2) BEGIN

Case sel is



ΑΚΑΔΗΜΑΪΚΟ ΕΤΟΣ: 2018-19

```
when '0' =>
output<=in1;
when others =>
output<=in2;
End case;
END process;
END behavioral;
Οπότε ο ζητούμενος κώδικας του αθροιστή είναι ο παρακάτω.
LIBRARY ieee;
USE ieee.std logic 1164.all;
ENTITY adderbypass4 IS
PORT (A, B: IN STD_LOGIC_VECTOR(3 downto 0);
       Cin: IN STD LOGIC;
       S: OUT STD_LOGIC_VECTOR(3 downto 0);
       Cout: OUT STD_LOGIC);
END adderbypass4;
ARCHITECTURE adderbypass4 rtl OF adderbypass4 IS
COMPONENT FA1bit -- Χρήση του αθροιστή του 1-bit
PORT (A, B: IN STD LOGIC;
       Cin: IN STD LOGIC;
       Sum, Cout: OUT STD_LOGIC);
END COMPONENT;
COMPONENT mux2_1 -- Χρήση του πολυπλέκτη 2 σε 1 του 1-bit
port(in1,in2: in std logic;
sel: in std_logic;
output :out std_logic);
END COMPONENT;
SIGNAL C1, C2, C3, C4, and_out: STD_LOGIC; -- δήλωση των εσωτερικών σημάτων
SIGNAL P: std_logic_vector(3 downto 0);
BEGIN
P(0) \le A(0) \times B(0);
P(1) \le A(1) \times B(1);
P(2) \le A(2) \times B(2);
P(3) \le A(3) \times B(3);
```



ΑΚΑΔΗΜΑΪΚΟ ΕΤΟΣ: 2018-19

```
Block0: adder1bit port map (A=>A(0),B=>B(0),Cin=>Cin,Sum=>S(0),Cout=>C1); --Δήλωση του δεξιότερου αθροιστή του 1-bit Block1: adder1bit port map (A=>A(1),B=>B(1),Cin=>C1,Sum=>S(1),Cout=>C2); Block2: adder1bit port map (A=>A(2),B=>B(2),Cin=>C2,Sum=>S(2),Cout=>C3); Block3: adder1bit port map (A=>A(3),B=>B(3),Cin=>C3,Sum=>S(3),Cout=>C4); --Δήλωση του αριστερότερου αθροιστή του 1-bit and_out <= P(0) and P(1) and P(2) and P(3); Block4: mux2_1 port map (in1=>C4, in2=>Cin, sel=>and_out, output=>Cout); END adderbypass4 rtl;
```

3) Να εξομοιώσετε το κύκλωμα του αθροιστή παράκαμψης κρατουμένου των 4-bit με το ModelSim. Να δοκιμάστε τουλάχιστον τρία διαφορετικά ζεύγη αριθμών (αθροιστέοι) των 4-bit. Να παραδώσετε τον κώδικα του testbench που αναπτύξατε και χαρακτηριστικά στιγμιότυπα των κυματομορφών, όπου επιδεικνύεται η λειτουργικότητα του αθροιστή.

### <u>Απάντηση</u>

To testbench για τον αθροιστή παράκαμψης κρατουμένου των 4-bit με τέσσερα ζεύγη τιμών είναι το παρακάτω:

```
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
ENTITY adderbypass4 tb IS
END adderbypass4_tb;
ARCHITECTURE behavior OF adderbypass4 tb IS
  -- Component Declaration for the Unit Under Test (UUT)
  COMPONENT adderbypass4
  PORT(
    A: IN std logic vector(3 downto 0);
    B: IN std_logic_vector(3 downto 0);
    Cin: IN std logic;
    S: OUT std logic vector(3 downto 0);
    Cout: OUT std_logic
    );
  END COMPONENT;
 signal A: std_logic_vector(3 downto 0) := (others => '0');
 signal B: std_logic_vector(3 downto 0) := (others => '0');
 signal Cin: std_logic:= '0';
```

ΑΚΑΔΗΜΑΪΚΟ ΕΤΟΣ: 2018-19

```
--Outputs
 signal S : std_logic_vector(3 downto 0);
 signal Cout: std_logic;
BEGIN
        -- Instantiate the Unit Under Test (UUT)
 uut: adderbypass4 PORT MAP (
     A \Rightarrow A,
     B \Rightarrow B
     Cin => Cin,
     S => S,
     Cout => Cout
    );
 -- Stimulus process
 stim_proc: process
 begin
                A <= "0000":
                 B <= "0101";
                 Cin <= '1';
   wait for 100 ns;
                 A <= "1010";
                 B <= "0100";
                Cin <= '1';
   wait for 100 ns;
                 A <= "0011";
                B <= "1100";
                Cin <= '0';
   wait for 100 ns;
                 A <= "1111";
                B <= "1111";
                 Cin <= '1';
   wait for 100 ns;
 end process;
END;
```

Το στιγμιότυπο της εξομοίωσης του αθροιστή είναι παρακάτω.





ΑΚΑΔΗΜΑΪΚΟ ΕΤΟΣ: 2018-19

### **ΑΣΚΗΣΗ 2** (20 + 10 = 30 ΜΟΝΑΔΕΣ)

1) Στο παρακάτω σχήμα δίνεται το κύκλωμα ενός δυαδικού μετρητή των 4-bit. Να γραφεί ο κώδικας VHDL αυτού του μετρητή.



Για το σκοπό αυτό να υλοποιήσετε ένα D Flip Flop θετικά ακμοπυροδότητο το οποίο θα το τοποθετήσετε σε ένα πακέτο (my\_package). Για τις λογικές πύλες να χρησιμοποιήσετε τους κατάλληλους τελεστές. Όπως φαίνεται στο σχήμα οι είσοδοι του μετρητή είναι το clock και το res και η έξοδός του η O(7:0). Ονομάστε την οντότητα (entity) του κυκλώματος counter4.

### Απάντηση

Ο κώδικας του D Flip Flop είναι ο παρακάτω.

Library leee;

Use leee.std\_logic\_1164.all;

**Entity DFF is** 

Port (D, clock, reset : In std\_logic;



ΑΚΑΔΗΜΑΪΚΟ ΕΤΟΣ: 2018-19

```
Q,Qbar: Out std_logic);
End DFF;
Architecture behavioral of DFF is
begin
Process(clock,reset)
Variable tmp : std_logic :='0';
begin
       If rising_edge(clock) then
               If reset='1' then
                       tmp := '0';
               else
                       tmp := D;
               End if;
       End if;
       Q<=tmp;
       Qbar<= not tmp;
End process;
End behavioral;
Τότε ο κώδικας του πακέτου my_package είναι ο παρακάτω.
LIBRARY ieee;
USE ieee.std logic 1164.all;
PACKAGE my_components IS
Component DFF is
Port (D, clock, reset : In std logic;
Q,Qbar: Out std_logic);
End Component;
END my components;
```

Τέλος, θεωρώντας τα εσωτερικά σήματα του παρακάτω σχήματος, ο κώδικας VHDL του ζητούμενου μετρητή είναι ο παρακάτω. Επίσης, θεωρείστε τα εσωτερικά σήματα των εξόδων Q και Q' των D Flip Flop (DFF). Του DFF 1 η έξοδος Q είναι το σήμα Q1\_out και η έξοδος Q' είναι η Qbar1\_out. Ομοίως για τα υπόλοιπα DFF.



ΑΚΑΔΗΜΑΪΚΟ ΕΤΟΣ: 2018-19



#### LIBRARY leee;

USE leee.std\_logic\_1164.all;

USE work.my\_components.all; -- Δήλωση του πακέτου my\_component για χρήση του D Flip Flop

Entity counter4 is

Port (clock, reset : In std\_logic;

O: Out std\_logic\_vector(7 downto 0));

End counter4;

#### Architecture structural of counter4 is

Signal not1, not2, not3, not4, not5, not6, not7, not8, not9, not10, not11, not12, not13, not14, not15, not16: std\_logic;

Signal Q1\_out, Qbar1\_out, Q2\_out, Qbar2\_out, Q3\_out, Qbar3\_out, Q4\_out, Qbar4\_out: std\_logic;

#### **Begin**

block1: DFF port map (D=>Qbar4\_out, clock=>clock, reset=>reset, Q=>Q1\_out, Qbar=>Qbar1\_out); -- Το αριστερότερο D Flip Flop (Το νούμερο 1)

block2: DFF port map (D=>Q1\_out, clock=>clock, reset=>reset, Q=>Q2\_out, Qbar=>Qbar2\_out);



ΑΚΑΔΗΜΑΪΚΟ ΕΤΟΣ: 2018-19

```
block3:
          DFF
                 port
                               (D=>Q2 out,
                                               clock=>clock,
                        map
                                                                reset=>reset,
                                                                                Q=>Q3_out,
Qbar=>Qbar3_out);
block4:
          DFF
                 port map
                               (D=>Q3 out,
                                               clock=>clock,
                                                                reset=>reset,
                                                                                Q = > Q4_out,
Qbar=>Qbar4_out); -- Το δεξιότερο D Flip Flop (Το νούμερο 4)
not1 <= not Qbar4_out;
not2 <= not Qbar1 out;
not3 <= not Qbar1_out;
not4 <= not Q2_out;
not5 <= not Q2 out;
not6 <= not Qbar3 out;
not7 <= not Qbar3 out;</pre>
not8 <= not Q4 out;
not9 <= not Qbar4_out;</pre>
not10 <= not Q3_out;
not11 <= not Q3 out;
not12 <= not Qbar2_out;</pre>
not13 <= not Qbar2_out;
not14 <= not Q1_out;
not15 <= not Q1 out;
not16 <= not Q4_out;
O(4) \le not1 AND not2;
O(1) \le not3 AND not4;
O(6) \le not5 AND not6;
O(3) \le not7 \text{ AND not8};
O(7) \le not9 \text{ AND } not10;
O(2) \le not11 AND not12;
O(5) \le not13 \text{ AND } not14;
O(0) \le not15 AND not16;
```

End structural;

2) Να εξομοιώσετε το κύκλωμα του μετρητή με το ModelSim όπου θα επιδεικνύονται όλες οι καταστάσεις του μετρητή. Να παραδώσετε τον κώδικα του testbench που αναπτύξατε και χαρακτηριστικά στιγμιότυπα των κυματομορφών, όπου επιδεικνύεται η λειτουργικότητα του απαριθμητή.

### <u>Απάντηση</u>

To testbench του μετρητή είναι το παρακάτω.

```
LIBRARY ieee;
USE ieee.std_logic_1164.all;
ENTITY counter4_tb IS
```



ΑΚΑΔΗΜΑΪΚΟ ΕΤΟΣ: 2018-19

```
END counter4 tb;
ARCHITECTURE counter4_arch OF counter4_tb IS
SIGNAL clock: STD_LOGIC;
SIGNAL reset : STD_LOGIC;
SIGNAL O: STD_LOGIC_VECTOR(7 downto 0);
Component counter4
Port (clock, reset : In std_logic;
O: Out std_logic_vector(7 downto 0));
End component;
BEGIN
       i1: counter4
       PORT MAP (
       clock => clock,
       reset => reset,
       0 => 0
       );
clk_generator: PROCESS
               begin
       clock <= '1';
               WAIT FOR 40 ns;
               clock <= '0';
               WAIT FOR 40 ns;
       END PROCESS;
reset_generator: PROCESS
               begin
       reset <='1';
               WAIT FOR 80 ns;
               reset <='0';
               WAIT;
       END PROCESS;
END counter4_arch;
```

Και τα στιγμιότυπα από την εξομοίωση, φαίνονται παρακάτω.





ΑΚΑΔΗΜΑΪΚΟ ΕΤΟΣ: 2018-19

### **ΑΣΚΗΣΗ 3** (5 + 20 + 15 = 40 MONAΔΕΣ)

Έστω μια γεννήτρια παραγωγής σήματος που φαίνεται στα παρακάτω σχήματα.



Η έξοδος output είναι ίση με 1 κατά τη διάρκεια των 3 πρώτων παλμών ρολογιού και είναι ίση με 0 κατά τη διάρκεια των 4 επόμενων παλμών.

i) Να σχεδιάσετε το διάγραμμα καταστάσεων της γεννήτριας

### Απάντηση

Το διάγραμμα καταστάσεων είναι το παρακάτω.



ii) Να γράψετε τον κώδικα VHDL που περιγράφει τη γεννήτρια. Τα δεδομένα εισόδων και εξόδων να είναι τύπου std\_logic.

### <u>Απάντηση</u>

Ο κώδικας της γεννήτριας παραγωγής σήματος είναι ο παρακάτω.

LIBRARY ieee;

USE ieee.std\_logic\_1164.all;

ENTITY signal\_generator IS



ΑΚΑΔΗΜΑΪΚΟ ΕΤΟΣ: 2018-19

```
GENERIC (PulsesLow: NATURAL := 3;
PulsesHigh: NATURAL := 4);
PORT (clk, rst: IN STD LOGIC;
output: OUT STD_LOGIC);
END ENTITY;
ARCHITECTURE fsm OF signal generator IS
TYPE state IS (OutputLow, OutputHigh);
SIGNAL pr_state, nx_state: state;
SIGNAL number_of_pulses: NATURAL RANGE 0 TO PulsesHigh;
BEGIN
PROCESS (rst, clk)
VARIABLE count: NATURAL RANGE 0 TO PulsesHigh;
BEGIN
IF (rst='1') THEN
       pr_state <= OutputLow;</pre>
ELSIF (clk'EVENT AND clk='1') THEN
       count := count + 1;
       IF (count=number_of_pulses) THEN
               count := 0;
               pr_state <= nx_state;</pre>
       END IF;
END IF;
END PROCESS;
PROCESS (pr_state)
BEGIN
CASE pr_state IS
       WHEN OutputLow =>
               output <= '0';
               number_of_pulses <= PulsesLow;
               nx state <= OutputHigh;</pre>
       WHEN OutputHigh =>
               output <= '1';
               number_of_pulses <= PulsesHigh;
               nx state <= OutputLow;</pre>
END CASE:
END PROCESS;
END ARCHITECTURE;
```

iii) Να εξομοιώσετε το κύκλωμα της γεννήτριας με το ModelSim, όπου θα επιδεικνύεται η επίδραση όλων των σημάτων εισόδου σε όλες τις μεταβάσεις. Να παραδώσετε τον κώδικα του testbench που αναπτύξατε και χαρακτηριστικά στιγμιότυπα των κυματομορφών, όπου επιδεικνύεται η λειτουργικότητα της γεννήτριας.



ΑΚΑΔΗΜΑΪΚΟ ΈΤΟΣ: 2018-19

### <u>Απάντηση</u>

Τα στιγμιότυπα από την εξομοίωση, φαίνονται παρακάτω.

