

# CIRCUITOS DIGITAIS FLIP-FLOPS

Marco A. Zanata Alves

# LATCH DO TIPO R—S (RESET-SET) (COM PORTAS NOR)



| R | S | $Q_i$     | $\overline{Q_i}$      |                 |
|---|---|-----------|-----------------------|-----------------|
| 1 | 0 | 0         | 1                     | Reset Q         |
| 0 | 1 | 1         | 0                     | Set Q           |
| 0 | 0 | $Q_{i-1}$ | $\overline{Q_{i\_1}}$ | Mantém Q        |
| 1 | 1 | X         | Χ                     | Estado Proibido |

Leva a uma saída Q=0 e  $\overline{Q}=0$ Deixando o circuito instável no futuro, se o próximo estado for R=S=0 "mantém"

# LATCH DO TIPO $\overline{S} - \overline{R}$ (COM PORTAS NAND)

Devemos ter atenção pois as entradas foram invertidas



| $\overline{S}$ | $\overline{R}$ | $Q_i$     | $\overline{Q_i}$      |                 |
|----------------|----------------|-----------|-----------------------|-----------------|
| 0              | 1              | 0         | 1                     | Reset Q         |
| 1              | 0              | 1         | 0                     | Set Q           |
| 0              | 0              | $Q_{i-1}$ | $\overline{Q_{i\_1}}$ | Mantém Q        |
| 1              | 1              | Χ         | Χ                     | Estado Proibido |

#### CIRCUITO DE HABILITAÇÃO (ENABLE)

Circuito de habilitação com portas NAND torna as entradas S e R:

• Se En = 1: ativas em nível baixo,  $(\overline{S} \in \overline{R})$ 

Se En = 0, desabilitadas



Pense e planeje como seria um enable para o Latch S-R

| Enable | X              | Y              |
|--------|----------------|----------------|
| 0      | 1              | 1              |
| 1      | $\overline{S}$ | $\overline{R}$ |

#### LATCH DO TIPO $\overline{S} - \overline{R}$ COM ENABLE



#### LATCH DO TIPO D (DATA)



| D | En | $Q_i$     |                            |
|---|----|-----------|----------------------------|
| 0 | 1  | 0         | Reset                      |
| 1 | Ĩ  | ī         | Set                        |
| Ś | 0  | $Q_{i-1}$ | Mantém, sem importar com D |



# FLIP FLOPS

take a deep breath.

Analise o comportamento do circuito abaixo.

## Primeiro conselho: "DON'T PANIC"





Analise o comportamento do circuito abaixo.





Segundo conselho: use um diagrama de forma de onda.





| S   |   |  |  |  |  |  |             |         |    |
|-----|---|--|--|--|--|--|-------------|---------|----|
|     |   |  |  |  |  |  |             |         |    |
| R   |   |  |  |  |  |  |             |         |    |
|     |   |  |  |  |  |  |             |         |    |
| Clk |   |  |  |  |  |  |             |         |    |
|     |   |  |  |  |  |  |             |         |    |
| S'  | ś |  |  |  |  |  |             |         |    |
|     |   |  |  |  |  |  |             |         |    |
| R'  | ś |  |  |  |  |  |             |         |    |
|     |   |  |  |  |  |  |             |         |    |
| En' | Ś |  |  |  |  |  |             |         |    |
|     |   |  |  |  |  |  |             |         |    |
| Q   |   |  |  |  |  |  |             |         |    |
| 01  |   |  |  |  |  |  |             |         |    |
| Q'  |   |  |  |  |  |  | CIRCUITOS D | IGITAIS | 12 |



| S   |   |   |   |  |  |  |  |             |         |    |
|-----|---|---|---|--|--|--|--|-------------|---------|----|
|     |   |   |   |  |  |  |  |             |         |    |
| R   |   |   |   |  |  |  |  |             |         |    |
|     |   |   |   |  |  |  |  |             |         |    |
| Clk |   |   |   |  |  |  |  |             |         |    |
|     |   |   |   |  |  |  |  |             |         |    |
| S'  | ś |   |   |  |  |  |  |             |         |    |
|     |   |   |   |  |  |  |  |             |         |    |
| R'  | ś |   |   |  |  |  |  |             |         |    |
|     |   |   |   |  |  |  |  |             |         |    |
| En' |   |   |   |  |  |  |  |             |         |    |
|     |   |   |   |  |  |  |  |             |         |    |
| Q   | ś | ś | ś |  |  |  |  |             |         |    |
|     |   |   |   |  |  |  |  |             |         |    |
| Q'  | ś | Ś | Ś |  |  |  |  | CIRCUITOS D | IGITAIS | 13 |



| S   |   |     |   |     |       |       |       |       |       |       |
|-----|---|-----|---|-----|-------|-------|-------|-------|-------|-------|
|     |   |     |   |     |       |       |       |       |       |       |
| R   |   |     |   |     |       |       |       |       |       |       |
|     |   |     |   |     |       |       |       |       |       |       |
| Clk |   |     |   |     |       |       |       |       |       |       |
|     |   |     |   |     |       |       |       |       |       |       |
| S'  | Ś |     |   |     |       |       |       |       |       |       |
| D/  |   |     |   |     |       |       |       |       |       |       |
| R'  | ś |     |   |     |       |       |       |       |       |       |
| En' |   |     |   |     |       |       |       |       |       |       |
| Q   | ś | Set |   |     | igual | Reset |       | igual |       | igual |
| Q'  | ś | ś   | ś | Set |       |       | Reset |       | igual |       |

## Sensível à borda de descida do clock!



Flip-flop S-R sensível à borda de descida do clock (borda negativa)



Indica pino de clock Indica sensibilidade

Flip-flop S-R sensível à borda de descida do clock (borda negativa)



| S | R | Clk | Qi   |          |
|---|---|-----|------|----------|
| 0 | 0 | ś   | Qi-1 | Mantém Q |
| 0 | 1 | 1→0 | 0    | Reset Q  |
| 1 | 0 | 1→0 | 1    | Set Q    |
| 1 | 1 | 1→0 | Χ    | Proibido |



Como inverter a sensibilidade?

Flip-flop S-R sensível à borda de descida do clock (borda negativa)



Flip-flop S-R sensível à borda de subida do clock (borda positiva)



| S | R | Clk | Qi   |          |
|---|---|-----|------|----------|
| 0 | 0 | Ś   | Qi-1 | Mantém Q |
| 0 | 1 | 0→1 | 0    | Reset Q  |
| 1 | 0 | 0→1 | 1    | Set Q    |
| 1 | 1 | 0→1 | Χ    | Proibido |

#### FLIP-FLOP S-R: ENTRADAS PROIBIDAS

O flip-flop S-R não admite ambas as entradas S e R ativas quando a borda de descida/subida do clock é detectada.

Assim como o latch S-R e o latch S-R com enable.

Para um flip-flop S-R sensível à borda de subida, se S = 1, R = 1 quando o Clock fizer a transição  $0 \rightarrow 1$ , o circuito entra em oscilação descontrolada.

#### FLIP-FLOP D: MEMÓRIA SÍNCRONA DE 1 BIT

Solução: evitar que ambas as entradas fiquem em 1, fazendo um flip-flop D



| D | Clk | $Q_i$ |                      |
|---|-----|-------|----------------------|
| 0 | 1→0 | 0     | (reset = armazena 0) |
| 1 | 1→0 | 1     | (set = armazena 1)   |

#### FLIP-FLOP D: MEMÓRIA SÍNCRONA DE N BITS



#### FLIP-FLOP D: APLICAÇÃO

O que faz o circuito abaixo?

• entrada: Ck

• saídas: a2, a1, a0

Suponha que o estado inicial de cada saída é 0.



#### FLIP-FLOP D: APLICAÇÃO

O que faz o circuito abaixo?

• entrada: Ck

• saídas: a2, a1, a0

Suponha que o estado inicial de cada saída é 0.

Contador de 3 bits!





## CIRCUITOS PROBLEMÁTICOS

25

#### CIRCUITOS INSTÁVEIS

Analise o seguinte circuito:



#### CIRCUITOS INSTÁVEIS

Analisando esse circuito observamos:

Supondo que X=0, então Y=1, Z=0 e X=1, o que é inconsistente com nossa suposição inicial.

Esse circuito não possui um estado estável, por isso é chamado de instável





### CIRCUITOS SÍNCRONOS E ASSÍNCRONOS

#### CIRCUITOS SÍNCRONOS

Circuitos combinacionais não possuem nenhum caminho cíclico, onde a saída realimenta a entrada.

 Uma vez definida a entrada do circuito combinacional, o valor correto sempre será visto na saída.

**Circuitos sequenciais** possuem caminhos cíclicos, ou seja, realimentação.

- Tais circuitos podem possuir problemas de instabilidade
- A análise desses circuitos demandam tempo e muitas pessoas brilhantes comentem enganos.

#### CIRCUITOS SÍNCRONOS

Para evitar esses problemas de circuitos sequenciais, os designers quebram as realimentações inserindo registradores no caminho.

Assim, o circuito será transformado em uma coleção de lógica combinacional e registradores (latches ou flip-flops).

Se tais registradores forem governados pelo mesmo clock, estamos lidando com um circuito síncrono.



#### REGRAS PARA CIRCUITOS SEQUENCIAIS SÍNCRONOS

- 1. Todo elemento do circuito deve ser
- ou um registrador
- ou um circuito combinacional
- 2. No mínimo um elemento do circuito deve ser um registrador
- 3. Todos registradores devem receber o mesmo sinal de clock
- 4. Todo caminho cíclico possui pelo menos um registrador

#### **EXEMPLO**

O circuito abaixo é síncrono ou assíncrono?



#### **EXEMPLO**

- 1. Todo elemento do circuito deve ser
- ou um registrador
- ou um circuito combinacional
- 2. No mínimo um elemento do circuito deve ser um registrador
- 3. Todos registradores devem receber o mesmo sinal de clock
- 4. Todo caminho cíclico possui pelo menos um registrador



#### **EXEMPLO**

O circuito abaixo é síncrono ou assíncrono?

Trata-se de um circuito assíncrono



# +Generalidade

#### SÍNCRONO VS. ASSÍNCRONO

Em teoria circuitos assíncronos são mais genéricos que os síncronos, pois eles não estão limitados por registradores ligados ao clock.

Da mesma maneira que circuitos analógicos (podem usar qualquer tensão) são mais genéricos que os circuitos lógicos.



#### SÍNCRONO VS. ASSÍNCRONO

Embora houveram décadas de estudo sobre circuitos assíncronos, praticamente todos os sistemas digitais são síncronos.

Circuitos lógicos síncronos se mostraram ao longo da história, muito mais fáceis de projetar e usar que os circuitos assíncronos.

#### SÍNCRONO VS. ASSÍNCRONO

Claro que circuitos assíncronos são ocasionalmente necessários, quando estamos comunicando dois sistemas com clocks diferentes ou recebendo entradas em tempos arbitrários.

Da mesma maneira que sistemas analógicos ainda são necessários para conversar com o mundo real de tensões contínuas

#### CONTADOR SÍNCRONO COM FLIP-FLOPS DO TIPO D

