# 版本

| 更新记录 | 文档名      |     | 实验指导书_lab4 |                   |  |  |
|------|----------|-----|------------|-------------------|--|--|
|      | 版本号      |     | 0.1        |                   |  |  |
|      | 创建人      |     | 计算机组成原理教学组 |                   |  |  |
|      | 创建日期     |     | 2022/1/1   |                   |  |  |
| 更新历史 |          |     |            |                   |  |  |
| 序号   | 更新日期     | 更新人 | 版本号        | 更新内容              |  |  |
| 1    | 2022/1/1 | 陈颖琪 | 0.1        | 初版,单周期 CPU 10扩展实验 |  |  |
|      |          |     |            |                   |  |  |
|      |          |     |            |                   |  |  |
|      |          |     |            |                   |  |  |

文档错误反馈:

Yingqichen@sjtu.edu.cn

## 1 实验四 简易单周期 CPU I/O扩展和新指令扩展实验

本次实验在实验三完成的单周期 CPU核基础上进行外设拓展,增加CPU对I/O口的读写支持,以及对新指令的功能支持。并要求在EGO1实验板上完成板级测试验证。

在进行本次实验前, 你需要具备以下基础能力:

- 1. 理解CPU 的外设地址空间和数据空间的关系,理解I/O数据通路。
- 2. 理解指令译码和控制器的设计原理。

### 1.1 实验目的

- 1. 掌握CPU 的外设I/O 模块的设计方法。理解 I/O 地址空间的译码设计方法。
- 2. 掌握Vivado 仿真、实现、板级验证方式。
- 3. 通过扩展新指令的实现,深入理解CPU对指令的译码、执行原理和实现方式。

#### 1.2 实验设备

- 1. 计算机 1 台(尽可能达到 8G 及以上内存);
- 2. Xilinx 的Vivado 开发套件(2020.2 版本)。
- 3. Xilinx 的EGO1 FPGA开发板

### 1.3 实验任务

#### 1.3.1 实验要求

阅读实验原理完成以下任务:

- 1. 添加I/O接口模块,实现CPU对I/O空间的访问。
- 2. 依据提供的标准测试程序代码,对单周期CPU的I/O模块进行板级验证。要求CPU能够采用查询方式接收输入按键或开关的状态,并产生相应的输出状态,驱动数码管显示结果,从而验证CPU可正确执行I/O读写指令。
- 3. 自定义一条R-Type新指令,求两个32bit操作数的汉明距离。修改CPU控制部件和执行部件模块代码,支持新指令的操作。
- 4. 修改提供的测试程序代码,对新增加指令进行板级验证。

实验给出顶层文件,可参考兼容顶层文件端口设定。实验最终以板级输出结果判断是否成功实现要求的功能。

### 1.3.2 实验步骤

- 1. 从实验三导入CPU核,sc\_computer及其所有子模块,修改其子模块sc\_datamem,添加io\_input.v、io\_output.v、在其中添加对I/O的支持;
- 2. 修改sc\_cpu, sc\_computer的端口,添加I/O端口定义,改sc\_computer为sc\_computer\_main模块。
- 3. 从实验二中导入display、seg7模块;
- 4. 从实验包中导入in\_port.v, clock\_and\_mem\_clock.v、out\_port\_hex2dec.v;
- 5. 使用Block Memory,例化指令ROM和数据RAM, 例化 lpm\_rom\_irom时导入本实验提供的I/O测 试汇编指令机器码coe 文件lpm\_rom\_irom\_io.coe;
- 6. 从实验包中导入本实验顶层文件sc\_cpu\_iotest.v,参考实验原理,补充完整,连接各子模块;
- 7. 导入仿真文件TB\_sc\_computer\_iotest.v,设置其为仅用于仿真,运行仿真,确认功能正确;
- 8. 添加管脚约束文件sc\_computer\_iotest.xdc,指定设计的顶层sc\_cpu\_iotest.v的管脚与实验板上的时钟、复位、按键、数码管、LED等的管脚绑定;
- 9. 完成sc\_cpu\_iotest.v的硬件综合、FPGA实现,产生FPGA下载编程bit文件,注意工程实现时设置的芯片型号与EGO1实验板上芯片型号一致:
- 10. 连接EGO1 开发板,编程下载,完成I/O功能的板级测试验证。
- 11. 修改控制器和ALU,增加对新指令的支持;
- 12. 改写coe 文件Ipm\_rom\_irom\_io.coe, 执行对新指令的操作,并更新指令ROM的IP。
- 13. 完成sc\_cpu\_iotest.v的硬件综合、FPGA实现、编程下载和新指令功能的板级测试验证。

### 1.2 实验环境





表 1: 实验文件树

### 2 实验原理

### 2.1 总体框架及通路图



图 1: 单周期 CPU I/O扩展框架图

如图 1, 完整的单周期 CPU I/O扩展 实现框架图。实验要求给CPU核增加两个32b输入口, inport0, inport1。增加三个32b输出口, outport0-outport2。

在实验三完成的CPU核基础上进行改进。和实验三的单周期 CPU 实现框架图对比,图中的绿色椭圆框内的I/O输入输出模块部分,就是本实验要修改的增加I/O支持的内容。

另外,可通过对datapath的修改支持实现新指令功能。

图中的clock\_and\_mem\_clock模块是一个独立的模块,实现对存储器读写时钟的处理。其功能是采用板上sys\_clk\_in作为主时钟输入,在内部给出二分频的clock作为CPU模块的工作时钟,并产生imem\_clk、dmem\_clk,用于对CPU模块内含的指令和数据存储器读写控制。

可根据实验三3.3节说明的时钟原理,注意与相关模块(sc\_cpu、数据RAM和指令ROM模块)的时钟连接,修改对应的信号连接。

hex2dec模块将输出的32b数据,转换为十进制数据。以便显示后更直观。

Display模块为七段数码管译码驱动模块。在实验一中已经使用过。这里,将三个输出口的数据经hex2dec模块转换为十进制数后,以每个数据两位的形式显示在EGO1实验板的七段数码管低6位上。

### 2.2 设计原理

I/O空间和数据存储器空间是统一编址的。可以用高端地址空间作为IO空间。地址译码可以用高位地址线。统一编址方式I/O端口扩展原理图解如图2。



图2: 统一编址方式I/0 端口扩展原理图解



图 3: 支持22条指令的单周期 CPU 扩展I/O 框架图

图3为单周期CPU的I/O扩展完整通路图

例如,对可读的I/O口,CPU对inport0或inport1口发出lw指令,读取数据。在图2中的 io\_input模块,一是增加对两个I/O端口数据的锁存,二是要增加对不同端口对应地址的译码。根据不同地址,输出数据io\_read\_d,提供给CPU的寄存器堆。

因此这里还添加了一个二选一的MUX,根据地址空间译码范围,选择送数据存储器的输出 dram\_read\_d还是读入的IO口数据io\_read\_d 给到寄存器堆的写数据端口d。

对可写的I/O口,CPU对outport0或outport1或outport2口发出sw指令,写出数据。在图2中的 io\_output模块,根据输出端口地址信号aluout的译码,选择将来自寄存器堆的输出数据rb,输出 到对应的输出端口outport0或outport1或outport2。

原来的数据存储器地址空间wmem信号相应需要调整,添加译码逻辑,分为两个写允许信号,根据地址译码区分是写数据到存储器(wdram\_en)还是写到I/O口(wio\_en)。

对于增加R-Type新指令的支持,要修改哪些部分?是否要增加新的模块?请自行思考实现。

## 3 仿真验证

### 3.1 测试程序

一个测试IO功能的简单测试程序如下所示。及其机器码coe文件lpm\_rom\_io.coe也在实验包中提供,用以验证I/O读写过程。也可以自己编写或修改该段示例程序代码,以测试对新指令的支持。该段代码主要完成循环读取两个端口数据,做加法,再输出两个加数以及两个数之和的值到三个输出端口。功能描述及对应机器码参见表1。

main: addi x11, x0, 128 addi x12, x0, 132 addi x13, x0, 136 loop: lw x14, 0(x11) lw x15, 0(x12) add x16, x14, x15 sw x14, 0(x11) sw x15, 0(x12) sw x16, 0(x13) j loop

表1 测试程序的机器码和功能描述

| Pc | 标号   | 代码             | 机器码(二进制)                              | 机器码      | 描述                 | 指 |
|----|------|----------------|---------------------------------------|----------|--------------------|---|
|    |      |                |                                       | (16 进    |                    | 令 |
|    |      |                |                                       | 制)       |                    | 类 |
|    |      |                |                                       |          |                    | 型 |
| 0  | Main | addi x11, x0,  | 0000100000000000000001011001<br>0011  | 08000593 | #X11<-0x80, IOPORT | Ι |
|    |      | 128            |                                       |          | 0 byte address     |   |
| 4  |      | Addi x12, x0,  | 0000100001000000000001100001<br>0011  | 08400613 | #X12<-0x84, IOPORT | Ι |
|    |      | 132            |                                       |          | 1 byte address     |   |
| 8  |      | Addi x13, x0,  | 0000100010000000000001101001<br>0011  | 08800693 | #X13<-0x88, IOPORT | Ι |
|    |      | 136            |                                       |          | 2 byte address     |   |
| С  | Loop | 1w x14,        | 0000000000000101101001110000<br>0011  | 0005a703 | #X14 <- [80]       | Ι |
|    |      | 0(x11)         |                                       |          |                    |   |
| 10 |      | Lw x15, 0(x12) | 0000000000000110001001111000<br>0011  | 00062783 | #X15 <- [84]       | Ι |
| 14 |      | Add x16, x14,  | 0000000011110111000010000011<br>0011  | 00f70833 | #X16<- [80] +[84], | R |
|    |      | x15 (Hamd      |                                       | (40f778  | (HAMD, NEW INST:   |   |
|    |      | x16, x14,      |                                       | 33)      | X16<- HAM DISTANCE |   |
|    |      | x15)           |                                       |          | OF [80] AND [84])  |   |
| 18 |      | Sw x14, 0(x11) | 0000000011100101101000000010<br>0011  | 00e5a023 | #[80] <- X14       | S |
| 1c |      | Sw x15, 0(x12) | 0000000011110110001000000010<br>0011  | 00f62023 | #[84] <- X15       | S |
| 20 |      | Sw x16, 0(x13) | 0000000100000110101000000010<br>0011  | 0106a023 | #[88] <- X16       | S |
| 24 |      | J loop         | 111111101001111111111000001101<br>111 | fe9ff06f | #Loop, go to pc =  | U |
|    |      |                |                                       |          | 0x 0000000c        | J |

假如将add换为新指令hamd,求两个32bit数的汉明距离,也就是求两数对应不相同的位的数量之和。自定义R-type指令hamd rd, rs1, rs2的func3=111,func7=0100000,op=0110011,则有 hamd x16, x14, x15, 指令码为 0100 000|0 1111|0111 |0111 |11000 |011 0011 =40f77833。

### 3.2 仿真激励文件与仿真验证

测试用仿真激励文件TB\_sc\_computer\_iotest.v随实验包提供。完成modelsim仿真,对照仿真波形,检查指令的执行结果与RISC-V CPU模型虚拟仿真结果是否一致。通过仿真波形,可查看到示例程序的运行过程符合程序设想,PC指针、指令数据、结果数据等均正确。

图4为仿真结果的部分截图,程序执行到400ns,完成第一次计算求和的输出。690ns完成第二次求和输出。Outport2输出inport0和inport1的和值。Outport0输出值与inport0一致。Outport1输出值与inport1一致,结果正确。Display模块输出结果正确。程序之后不断循环。



图4

## 4 板级验证

参照实验一中测试ALU功能的方式,完成电路管脚分配与连接。完成设计的综合、实现与FPGA下载。

将sw\_pin、dip\_pin各5bit 作为输入端口inport0 和inport1的低5位,进行数据位数扩展后,相加,以十进制结果输出其值于outport0到outport2,连接到七段数码管低6位显示。验证实际输出结果是否符合预期。图5 所示为sw\_pin输入11000(24),dip\_pin输入(11111)31时的求和输出结果55。

修改coe文件和数据通路代码,重新综合实现你的设计,验证新添加的自定义指令是否能够 正确实现。



图5 板级测试结果

# 5 实验报告要求

实验结束后完成实验报告,应简明扼要,重点突出。具体内容包括以下几部分:

- 1. 实验目的。
- 2. 本次实验所用的实验平台、仪器以及其它实验器材和部件等。
- 3. 实验任务。这部分是实验报告最主要的内容。根据任务要求,描述设计原理与思路,设计的实现方式,结构框架等。重点介绍实验三基础之上增加的内容。(不要仅贴整段Verilog 程序代码,而是以表述介绍设计思路为主,如有必要,可贴关键代码段,并加注释)。结合实验原理,描述设计的全过程和实验步骤。

应该说明的几个要点:

I/0模块: 阐述I/0设计思想方法,添加几个I0,地址定义方式,对应代码做了什么添加,在何处做了何种修改;给出测试程序流程图、对应汇编语言代码。

扩展指令:指出增加指令需要代码里何处添加修改,新指令格式各位段二进制码,新指令 对应的机器码,支持扩充指令的sc cu控制器模块各相应控制信号值等

- 4. 板上验证结果照片或演示视频截图。演示总结。
- 5. 整理、归纳做完的实验内容并解释相应的实验现象或问题。最后也可总结心得体会,给 出建议意见。