## Содержание

|           | вступление                                            | 3             |
|-----------|-------------------------------------------------------|---------------|
|           | 1 Применение учебно-отладочных стендов                | 4             |
|           | 2 Выбор подхода к моделированию                       | 5             |
|           | 3 Учебно-отладочный стенд EV8031/AVR                  | 7             |
|           | 3.1 Комплектация учебно-отладочного стенда            | 7             |
|           | 3.2 Комплектация плат расширения                      | 8             |
|           | 4 Принцип работы учебно-отладочного стенда EV8031/AVR | .10           |
|           | 4.1 Организация доступа к периферийным устройствам    | .12           |
|           | 5 Функциональные элементы учебно-отладочного стенда   | .14           |
|           | 5.1 Микроконтроллер ATmega8515s                       | . 14          |
|           | 5.2 Последовательный приёмопередатчик                 | .15           |
|           | 5.3 Модуль статической индикации                      | .16           |
|           | 5.4 Матричная клавиатура                              | .17           |
|           | 6 Описание плат расширения                            | .18           |
|           | 6.1 Модуль цифроаналогового преобразования            | .20           |
| Изм. Лист | 6.2 Модуль аналого-цифрового преобразования           | : <b>FP</b> 3 |
|           | 6.3 Генераторы                                        | .21           |
|           | 6.4 Вывод дискретной информации                       | .21           |
|           | 7 Пакет моделирования Proteus ISIS                    | .22           |
|           | 8 Моделирование учебно-отладочного стенда             | .25           |

| 8.1 Программируемые логические интегральные схемы                      |
|------------------------------------------------------------------------|
| 8.1.1 Языки программирования ПЛИС                                      |
| 8.2 Разработка прошивки системного контроллера                         |
| 8.2.1 ПЛИС ATF16V8C                                                    |
| 8.2.2 Унитарный дешифратор/демультиплексор SN74LS13733                 |
| 8.3 Моделирование дискретной индикации                                 |
| 8.4 Моделирование статической индикации                                |
| 8.5 Моделирование матричной клавиатуры                                 |
| 8.6 Блок цифроаналогового преобразования40                             |
| 8.6.1 ЦАП на матрице R-2R с суммированием напряжений42                 |
| 8.6.2 Операционные усилители                                           |
| 8.7 Моделирование динамической индикации                               |
| 8.8 Моделирование знакосинтезирующей матрицы47                         |
| 9 Тестирование виртуального учебно-отладочного стенда50                |
| 9.1 Методика тестирования50                                            |
| 9.2 Описание программы для тестирования учебно-отладочного стенда №151 |
| 9.3 Описание программы для тестирования учебно-отладочного стенда №252 |
| 9.4 Результаты тестирования                                            |
| Заключение                                                             |
| Список литературы                                                      |
| Приложение А. Алгоритм работы системного контроллера                   |
| Приложение Б. Прошивка системного контроллера                          |
| Приложение В. Тестовая программа для учебно-отладочного стенда №158    |
| Приложение Г. Тестовая программа для учебно-отладочного стенда №262    |
| Приложение Д. Внешний вид виртуального учебно-отладочного стенда66     |
|                                                                        |

Подп.

Дата

№ докум.

Изм Лист

#### Вступление

Основным учебным пособием для изучения работы микроконтроллеров являются разнообразные отладочные стенды. Эти устройства представляют собой печатные платы с размещенными на них микроконтроллером и значительным количеством периферийных устройств различных типов. Отладочные стенды дают возможность испытания программы на реальном устройстве, а также, в некоторых случаях, отладки (debug) в режиме реального времени.

Испытания программы на реальном устройстве дают возможность оценить скорость её работы, удобство работы пользователя с ней или взаимодействие всех частей программно-аппаратного комплекса в целом. В то же время, запись программы («прошивка») – одна из наиболее трудозатратных операций, т.к. требует подключения программатора, устройства перевода режим программирования и проведения дополнительных операций, связанных с обеспечением нормального функционирования устройства (правильный порядок включения, подготовка программатора, подготовка программного обеспечения для работы с программатором). Немаловажно также то, что внутренняя память микроконтроллеров имеет ограниченное количество ЦИКЛОВ перезаписи, достаточное для промышленного программирования, но ощутимо малое для учебных целей.

Для сведения нагрузки на стенд к минимуму можно применять виртуальный стенд, который позволяет избежать отладки мелких проблем на реальном оборудовании и сосредоточится лишь на специфических вопросах конкретной задачи. Такой виртуальный стенд должен полностью повторять логику работы реального и отличаться только ограничениями накладываемыми средствами моделирования.

Разработка виртуальной модели учебно-отладочного стенда описана в данной дипломной работе.

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

#### 1 Применение учебно-отладочных стендов

Подготовка специалистов ДЛЯ проектирования И эксплуатации автоматизированных систем измерений, испытаний и управления требует организации лабораторных практикумов, позволяющих изучать компоненты этих систем, приобретать соответствующие практические навыки. Огромная, обновляющаяся непрерывно номенклатура средств автоматизации инструментария для интеграции их в системы ставит перед техническими вузами практически неразрешимые проблемы внедрения методик ускоренного обучения и постоянного совершенствования лабораторной базы. Создание современных учебных лабораторий требует значительных финансовых затрат на приобретение технических средств, поддержание их в работоспособном состоянии, разработку методических материалов.

Учебно-отладочные стенды позволяют студентам изучить и испытать работу микроконтроллерных устройств с различными видами периферии. Также могут быть промоделированы действия, выполняемые реальными системами управления и измерения, такие как преобразования аналоговых сигналов в цифровые, обратные преобразования, считывание состояний датчиков, управление исполнительными устройствами (например, двигателями), индикация состояния системы и т.д.. Помимо перечисленного выше, зачастую учебно-отладочные стенды имеют возможность предоставлять пользователям информацию о содержимом регистров микроконтроллера, внутренней внешней памяти, выполняемой в данный момент инструкции. Этот функционал позволяет «обкатать» разрабатываемую программу перед внедрением её в производство.

Таким образом, учебно-отладочные стенды являются одним из основных наглядных пособий для изучения дисциплин «Микропроцессорные системы» и «Электроника и микросхемотехника» в высших учебных заведениях, а также важнейшим тестовым оборудованием на производстве.

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

#### 2 Выбор подхода к моделированию

Кафедра АУТС факультета информатики и вычислительной техники НТУУ «КПИ» успешно применяет в учебном процессе учебно-отладочные стенды производства ЧМП «Оупен Систем». Было решено для создания виртуального учебно-отладочного стенда взять за основу стенд EV8031/AVR и плату расширения к нему EV8031/AN от данного производителя.



Рисунок 2.1 – Учебно-отладочный стенд EV8031/AVR

Виртуальный учебно-отладочный стенд должен полностью повторять функционал реального изделия. Это позволит студентам выполнять лабораторные работы в домашних условиях и демонстрировать их для проверки на реальном устройстве в учебной лаборатории. Такой подход решает следующие проблемы: ограниченное количество учебно-отладочных стендов, недостаток времени для написания программ под неизученное оборудование,

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

ненулевая вероятность поломки оборудования при выполнении программы с ошибками.

В качестве средства моделирования применяется пакет Proteus ISIS. Пакет представляет собой систему схемотехнического моделирования, базирующуюся PSpice. основе моделей электронных компонентов принятых на чертой PROTEUS VSM Отличительной пакета является возможность моделирования работы программируемых устройств: микроконтроллеров, микропроцессоров, DSP и проч. Библиотека компонентов содержит справочные данные. Дополнительно в пакет PROTEUS VSM входит система проектирования печатных плат. Пакет Proteus состоит из двух частей, двух подпрограмм: ISIS — программа синтеза и моделирования непосредственно электронных схем и ARES — программа разработки печатных плат. Вместе с программой набор устанавливается демонстрационных проектов ДЛЯ ознакомления. Разработка компании Labcenter Electronics (Великобритания).

|     |      |          | ·     |      |
|-----|------|----------|-------|------|
| Изм | Лист | № докум. | Подп. | Дата |

#### 3 Учебно-отладочный стенд EV8031/AVR

Программно-аппаратный комплекс "EV8031/AVR", предназначен для применения в учебных целях по курсам программирование (язык Ассемблер, СИ), а также как средство разработки программного обеспечения однокристальной ЭВМ либо контроллеров базе серии MSC-51. архитектуры AVR. Стенд построен на современной микроконтроллеров элементной базе. В составе стенда имеется два стандартных RS-232C порта, последовательная Flash-память с интерфейсом I<sup>2</sup>C, память программ и память данных по 64КБ. Наличие системного и периферийного интерфейсов позволяет использовать стенд для отладки любых систем.

Системный интерфейс содержит полную шину адреса (16 линий), шину данных, линии прерываний и сигналы управления памятью, а также цепи питания. Периферийный интерфейс состоит из микросхемы параллельного приемопередатчика (24 линии ввода-вывода), линии порта Р1 однокристальной ЭВМ (8 двунаправленных линий), линии прерываний, а также линии таймеровсчетчиков и цепи питания. Наличие интерфейса RS-485, 4-х разрядная динамическая индикация, возможность расширения, установка датчиков температуры, часов реального времени, разъем программирования для процессоров AVR, разъем для подключения ЖК индикатора.

#### 3.1 Комплектация учебно-отладочного стенда

Стенд состоит из следующих блоков:

- Микроконтроллер i8051 / ATmega8515S;
- Память данных EEPROM объемом 32 Кб (AT24C02);
- Блок статической индикации (4 разряда):
- Блок дискретной индикации (8 разрядов):
- Интерфейс RS-232 (2 канала);
- Интерфейс RS-485;

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

- Матричная клавиатура 3\*4;
- Блок инициализации прерываний: дискретные кнопки 2 шт. (линии INT0, INT1)
- Плата расширения "EV8031/AN" или "EV8031/AU"



Рисунок 3.1 – Схема расположения элементов стенда

#### 3.2 Комплектация плат расширения

Платы расширения служат для увеличения количества периферийных устройств доступных для применения на учебно-отладочном стенде. Платы расширения соединяются с EV8031/AVR через системный интерфейс и интерфейс периферийных устройств. Это позволяет менять платы в зависимости от потребности в различных ПУ.

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

Существует два типа плат расширения: EV8031/AN и EV8031/AU. Их комплектация приведена ниже.

#### Плата расширения EV8031/AN:

- ЦАП 8 разрядов (AD7801);
- динамическая 4-х разрядная индикация;
- знакосинтезирущая индикация 5x7;
- компаратор напряжения;
- резистор изменения аналогового сигнала;
- генератор с изменяемой частотой генерации;
- генератор с фиксированной частотой генерации;
- динамик;
- BNC разъем.

#### Плата расширения EV8031/AU:

- Динамик;
- N-кодер;
- дискретные кнопки 2 шт.;
- вентилятор KD0504PFS2;
- датчик Холла SS4433;
- нагревательный элемент;
- датчик температуры ТМР03;
- ЦАП 8 разрядов (AD7801).

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

#### 4 Принцип работы учебно-отладочного стенда EV8031/AVR

Программа загрузчик находится в Flash-памяти микроконтроллера AT89C51 либо ATmega8515S, она проводит инициализацию последовательного приемопередатчика ОЭВМ (DD1), проверяет наличие и ёмкость памяти данных.

Память ОЗУ объёмом 32К делится на две части по 16К. Одна часть для памяти программ, другая для памяти данных. В режиме загрузки вся память 32К отображается в адресное пространство как память данных.



Рисунок 4.1 – Распределение памяти стенда

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

При поступлении данных с последовательного порта персонального компьютера в последовательный порт (разъём X11) стенда, ОЭВМ записывает их в ОЗУ отведённое под память программ. Сигналы управления – РМЕ, WR, RD, ALE, формируемые микропроцессором и необходимые для обращения к памяти данных поступают через системный контроллер. После принятия последнего байта загрузчик формирует сигнал запуска программы записью управляющего кода в системный контроллер.



Рисунок 4.2 – Структурная схема стенда

Кнопка SW2 необходима для формирования сигнала сброса на входе RESET микроконтроллера, т.е. перевода стенда в режим загрузки и ожидания приема данных с последовательного порта. Микроконтроллер готов принимать данные в память данных.

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

Кнопка SW2 необходима для перезапуска программы находящейся в памяти программ (DD3). При нажатии кнопки SW1 загорается светодиод HL9. При этом возможна новая запись программы в стенд с персонального компьютера. При передаче данных с персонального компьютера в стенд, компьютер на линии RI последовательного порта формирует сигнал, который через системный контроллер сбрасывает микроконтроллер так же как и кнопка SW2.

Вся логика стенда реализована на программируемой логической микросхеме EPM7128STC100 (DD4). Системный контроллер управляет режимами работы, выработки управляющих сигналов на ОЗУ, регистры защелки, динамическим светодиодным индикатором, клавиатурой.

#### 4.1 Организация доступа к периферийным устройствам

Адресация (обращение) микроконтроллера к периферийным устройствам стенда реализовано как адресация к ячейкам памяти в адресном пространстве от 8000H до FFFFH. Сигналы выборки периферийных устройств формируются дешифратором адреса внутри микросхемы системного контроллера DD4.

Карта адресации периферийных устройств приведена в таблице 4.1.

Таблица 4.1 – Карта портов ввода/вывода стенда

| Адрес | Цикл                                     | B7                           | <b>B6</b> | B5 | B4 | В3 | B2       | B1     | B0     | Имя |
|-------|------------------------------------------|------------------------------|-----------|----|----|----|----------|--------|--------|-----|
|       | Порты периферийных устройств             |                              |           |    |    |    |          |        |        |     |
| 8xx0  | 8хх0 Запись [Порт А]                     |                              |           |    |    |    | PA_REG   |        |        |     |
| 8xx1  | Запись                                   | [Порт ]                      | [Порт В]  |    |    |    |          | PB_REG |        |     |
| 8xx2  | Запись                                   | [Порт (                      | [Порт С]  |    |    |    |          |        | PC_REG |     |
|       | жки                                      |                              |           |    |    |    |          |        |        |     |
| 8xx4  | 8хх4 Запись Регистр команд ЖК индикатора |                              |           |    |    |    | LCD_CMD  |        |        |     |
| 8xx5  | Запись                                   | Регистр данных ЖК индикатора |           |    |    |    | LCD_DATA |        |        |     |

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

#### Продолжение таблицы 4.1

| Адрес                              | Цикл                  | B7      | <b>B6</b> | B5       | <b>B4</b> | В3       | <b>B2</b> | <b>B</b> 1 | В0   | Имя        |
|------------------------------------|-----------------------|---------|-----------|----------|-----------|----------|-----------|------------|------|------------|
|                                    | Последовательный порт |         |           |          |           |          |           |            |      |            |
| 9xxx                               | Чтение                | CTS     | DSR       | DCD      | RI        | KL3      | KL2       | KL1        | KL0  | US_REG     |
| Cxxx                               | Запись                |         |           |          |           |          |           |            |      | UC_REG     |
|                                    |                       | l       |           | Индика   | тор и сн  | ветодиод | ДЫ        |            |      |            |
| Axx0                               | Запись                | [Регист | гр индиі  | катора 0 | ]         |          |           |            |      | DISPLAY[0] |
| Axx1                               | Запись                | [Регист | гр индиі  | катора 1 | ]         |          |           |            |      | DISPLAY[1] |
| Axx2                               | Запись                | <Зарез  | ервиров   | ано>     |           |          |           |            |      | DISPLAY[2] |
| Axx3                               | Запись                | <Зарез  | ервиров   | ано>     |           |          |           |            |      | DISPLAY[3] |
| Axx4                               | Запись                | DP3     | DP2       | DP1      | DP0       | BL3      | BL2       | BL1        | BL0  | DC_REG     |
| Axx5                               | Запись                | <Зарез  | ервиров   | ано>     |           |          |           |            |      | EDC_REG    |
| Axx6                               | Запись                | LED7    | LED6      | LED5     | LED4      | LED3     | LED2      | LED1       | LED0 | LED_REG    |
|                                    |                       | l       |           | Упра     | вление    | работой  |           |            |      |            |
| Axx7                               | Запись                | X       | X         | X        | X         | X        | X         | X          | RUN  | SYS_CTL    |
| Совместимые регистры               |                       |         |           |          |           |          |           |            |      |            |
| Вхх0 Запись [Регистр индикатора 1] |                       |         |           |          | DISPLAYB  |          |           |            |      |            |
| F000                               | Запись                |         |           |          |           |          |           |            | _    | DAC        |

Подход с применением системного контроллера позволяет, в теории, использовать 32768 ПУ с 8-битным входом (диапазон адресов 8000H-FFFFH). Без системного контроллера количество выводов микроконтроллера определяет количество управляемых периферийных устройств.

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

# 5 Функциональные элементы учебно-отладочного стенда5.1 Микроконтроллер ATmega8515s

В учебно-отладочном стенде используется микроконтроллер ATmega8515s. Этот микроконтроллер совместим с микроконтроллерами на основе ядра Intel 8051, поэтому EV8031/AVR позволяет устанавливать микроконтроллер AT89C51 после размыкания соответствующей перемычки.

АТтеда8515s — это 8-разрядный однокристальный микроконтроллер на базе архитектуры AVR-RISC Atmel, которая обеспечивает очень быстрое выполнение программы. 130 команд, выполняемых за один цикл. Схема имеет 35 контакта ввода-вывода и содержит УСАПП, SPI-интерфейс, контрольный таймер, компаратор, два таймера/счетчика, 8-разрядный и 16-разрядный, три канала ШИМ, JTAG-интерфейс и часы реального времени с отдельным осциллятором. Он имеет функцию сброса при включении питания и три маломощные режимов. Программа хранится в памяти Flash EPROM, объёмом 8 Кб, также микроконтроллер содержит 512 байт памяти данных EEPROM, 512 байт памяти статического ОЗУ и интерфейс подключения внешней памяти.

Интересной особенностью данного микроконтроллера является возможность, кроме программирования через интерфейс SPI, осуществлять самопрограммирование из загрузчика, работающего в ядре AVR. Программа в области загрузчика может продолжать работать во время обновления памяти программ в Flash за счёт реализации в ядре AVR поддержки записи во время чтения.

Эксплуатационные характеристики микроконтроллера таковы:

- напряжение питания: от +4.5 до +5.5 В;
- активный режим: 11 мА при 8 МГц;
- холостой режим: 5.5 мА при 8 МГц;
- ждущий режим: <1 µA;</li>
- Тактовая частота: 0 16 МГц;
- Температурный диапазон: от −40 до +85 °C;

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

Микроконтроллеры AVR построены на гарвардской архитектуре (программа и данные находятся в разных адресных пространствах) и систему команд, близкую к идеологии RISC. Ядро AVR имеет 32 8-битных регистра общего назначения объединённых в регистровый файл. В отличие от «идеального» RISC, регистры не абсолютно независимы:

- Три «сдвоенных» 16-битных регистра-указателя X (r26:r27), Y (r28:r29) и Z (r30:r31);
- Некоторые команды работают только с регистрами r16...r31;
- Результат умножения (в тех моделях, в которых есть модуль умножения) всегда помещается в r0:r1.



Рисунок 5.1 – Расположение контактов микроконтроллера ATmega8515s

#### 5.2 Последовательный приёмопередатчик

Приёмопередатчик позволяет соединять учебно-отладочный стенд с любым оборудованием, имеющим интерфейс последовательной связи. Также модуль последовательной связи служит для записи в ПЗУ прошивки

| Изм | Лист | № докум. | Подп. | Лата |
|-----|------|----------|-------|------|

микроконтроллера. EV8031/AVR содержит два модуля последовательной связи с интерфейсом RS-232C и один с интерфейсом RS-485.

Модуль последовательной связи сформирован на микросхеме приемника MC1489, передатчика 74HC04, мультиплексора канала передачи (внутри системного контроллера).

Скорость обмена по последовательному порту в режиме загрузки 9600б/с. Скорость обмена по последовательному порту в отлаживаемой программе может быть изменена.

Выбор канала последовательной передачи осуществляется сигналами CFG0, CFG1 по адресу 9001Н. Установка этих битов в "логический ноль" включает порт 1, на схеме X11, этот порт имеет неполный набор сигналов (RxD, TxD, RI) и предназначен для записи программы в стенд.

Программная установка сигналов CFG0 в "0", а CFG1 в "1" формирует выборку дополнительного канала последовательной передачи данных, разъем X12. Дополнительный последовательный канал имеет полный набор сигналов интерфейса RS-232C.

### 5.3 Модуль статической индикации

Модуль статической индикации позволяет отображать все цифры шестнадцатеричной системы счисления. Может использоваться для индикации статуса выполняемой программы, численных значений входных сигналов, а также для изучения работы со статической индикацией в общем.

Четырехразрядный 7-сегментный светодиодный индикатор подключен к системному контроллеру, который автоматически выполняет динамическую регенерацию и декодирование двоичного кода в код семисегментного индикатора. Индикатор работает всегда, сразу после подачи питания. Контроллер индикатора содержит два восьмиразрядных регистра, содержимое которых отображается на индикаторе. Содержимое регистра с адресом 0хА000 отображается на двух левых разрядах, содержимое регистра с адресом

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

0хA001(0хB000) — на двух правых разрядах в шестнадцатеричной форме. Управление десятичными точками и гашением осуществляется через регистр DC\_REG(0хA004). Биты DP3..DP0 управляют десятичными точками. Запись 1 в соответствующий разряд включает десятичную точку. Биты BL3..BL0 управляют гашением разрядов индикатора. Запись 1 в эти биты вызывает гашение соответствующего разряда индикатора.

#### 5.4 Матричная клавиатура

Клавиатура может служить для выбора режима работы программы, ввода пользовательской информации и т.п. Содержит 12 клавиш: цифровые 0-9, а также специальные символы "\*" и "#".

Состояние столбца матрицы клавиатуры считывается из ячейки с базовым адресом 0х9000, биты 3..0. Соответствующий столбец выбирается нулем в разрядах адреса A2..A0. То есть, адрес 0х9006 выбирает первый столбец, адрес 0х9005 — второй столбец, адрес 0х9003 — третий столбец. Признак нажатой кнопки считывается как ноль в соответствующем разряде.

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

#### 6 Описание плат расширения

Плата расширения (в комплексе с учебно-отладочным стендом) предназначена для проведения лабораторных работ связанных с аналого-цифрового и частотного преобразования, а также с обработкой дискретных сигналов. Структурная схема платы расширения приведена на рисунке



Рисунок 6.1 – Структурная схема платы расширения

8888 – 4 разрядная динамическая индикация;

ИПУ – Интерфейс периферийных устройств;

ЦАП – Цифроаналоговый преобразователь;

СДИ – Светодиодные индикаторы;

3СИ – Знакосинтезирующий индикатор 5х7;

ГПЧ – Генератор с изменяемой частотой генерации;

INT – Кнопки запроса прерывания;

ИИН – Источник измеряемого напряжения;

ШД – Шина данных.

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

Расположение элементов платы расширения показаны на рисунке ниже



Рисунок 6.2 – Схема расположения элементов платы расширения

- HG1 знакосинтезирующий индикатор 5x7;
- HL2 4-х разрядная динамическая индикация;
- HL1 светодиодный индикатор срабатывания компаратора;
- J1 перемычка подключения к разъёму J2 выхода генератора с постоянной частотой генерации;
  - J2 разъём подключения внешних контрольно-измерительных приборов.
- J3 перемычка подключения к разъёму J2 выхода генератора с изменяемой частотой генерации;
  - J4 перемычка подключения к разъёму выхода ЦАП;
- J5 подключение в качестве источника внешнего прерывания INT1 кнопки S11;
- J6 подключение в качестве источника внешнего прерывания INT1 внешнего источника, который может быть подключён через разъём JP1;
  - J7 интерфейс подключения платы расширения к стенду;

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

- J8 подключение ко входу АЦП внешнего источника сигнала, подключенного к разъёму JP2;
- Ј9 подключение в качестве источника сигнала для АЦП переменного резистора R27;
  - R19 переменный резистор, источник входного сигнала для АЦП;
- R4 переменный резистор, изменяет частоту генерации генератора импульсов;

#### 6.1 Модуль цифроаналогового преобразования

Цифроаналоговый преобразователь необходим при подключении учебноотладочному стенду аналогового оборудования. Подключение выполняется через разъём BNC, имеющийся на плате расширения. Использование ЦАП позволяет студентам научиться выдавать аналоговые сигналы необходимой формы на исполнительные устройства не имеющие цифровых интерфейсов.

ЦАП выполнен на микросхеме AD7801 DD2 (8-разрядный ЦАП). Входными сигналами для ЦАП являются линии AD7-AD0. Выходной сигнал снимается с разъема BNC. К выходу ЦАП может быть подключён компаратор и светодиод для индикации результатов сравнения.

#### 6.2 Модуль аналого-цифрового преобразования

Аналого-цифровой преобразователь служит для подключения аналоговых устройств к учебно-отладочному стенду в качестве устройств ввода. Таким образом, студенты могут изучать методику использования аналоговых датчиков, определять параметры (частоту, амплитуду, фазу) аналоговых сигналов.

АЦП выполнен на микросхеме ЦАП AD7801, операционном усилителе LM358 DA1, используемым в качестве компаратора. Входным аналоговым сигналом для АЦП являются сигнал с переменного резистора R19. Линии AD7-AD0 (см. схему стенда) используются для формирования цифрового входного

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

кода. На выходе ЦАП формируется напряжение, пропорциональное входному коду. Сигнал срабатывания компаратора снимается с (DA1-2) вход ОЭВМ Р1.7. Срабатывание компаратора визуально видно по загоранию светодиода НL1. Если на Р1.7 "0" светодиод светится.

В расширенной комплектации стенда поставляется микросхема AD7813 — 8-разрядный АЦП.

#### 6.3 Генераторы

Генераторы c переменной И постоянной частотой ΜΟΓΥΤ быть использованы как учебное пособие при изучении методов определения параметров входных аналоговых сигналов (частоту, амплитуду, фазу), определения скважности, среднего уровня сигнала и т.п.

В схеме присутствует генератор с изменяемой частотой генерации  $\sim 1-50$ к $\Gamma$ ц, элементы R1, R4, R5, R7, R10, R11, R15, R16, C3, VT1, DA1-1 (изменение частоты осуществляется с помощью резистора R4), и генератор с фиксированной частотой  $\sim 10$ к $\Gamma$ ц, элементы R19, R20, C16, DD18-1, DD18-2, DD18-3.

#### 6.4 Вывод дискретной информации

Вывод дискретной информации осуществляется с помощью четырех разрядного семисегментного индикатора HL2 включенного ПО схеме динамической Управление динамической индикацией индикации. осуществляется с помощью элементов DD3 (линия данных A, B, C, D, E, F, G, DP, PB0, PB1, PB2, PB3, PB4, PB5, PB6, PB7) сигналы поступают с порта PB, сигналы выборки соответствующего индикатора поступают от линий РС0, РС1 порта С.

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

#### 7 Пакет моделирования Proteus ISIS

Стремительное развитие систем автоматизированного проектирования (САПР) позволило сделать процесс размещения компонентов устройства на печатной плате и разводки соединений практически полностью автоматическим. В такой ситуации большую часть времени при разработке электронного оборудования стало занимать проектирование и тестирование принципиальных электрических схем.

ISIS Пакет Proteus предназначен ДЛЯ разработки электрических принципиальных схем и симуляции их работы в интерактивном режиме. Proteus ISIS позволяет не только создавать и симулировать схемы на основе простейших элементов (источников питания, схемотехнических резисторов, диодов, транзисторов и т.п.), но и использовать в схемах полноценные модели микроконтроллеров. Скорость симуляции приближена к реальному времени и не требует использования внешних программ.

Proteus ISIS предоставляет возможность полного контроля над внешним видом разрабатываемой схемы. Пакет поддерживает изменение толщины соединительных линий, стилей заливки, цветов и шрифтов. К тому же пользователь имеет возможность создавать собственные шаблоны компонентов и переносить их между проектами.

Общие характеристики Proteus ISIS таковы:

- Работает на Windows 98/Me/2k/XP и выше;
- Поддержка автоматической разводки соединений и размещения пересечений;
- Мощные средства для выделения групп объектов и изменения их свойств;
- Полная поддержка шинных соединений, включая объединение контактов микросхем в шинный контакт;
- Создание сметы используемых компонентов;

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

- Проверка правильности создаваемой схемы (отсутствие коротких замыканий, питания, заземления и т.п.);
- Экспорт списка соединений во все популярные САПР для разработки печатных плат.

Proteus ISIS обеспечивает среду разработки для Proteus VSM, интерактивного низкоуровневого симулятора. Этот продукт сочетает в себе симуляцию электрических цепей смешанного типа (с использованием и цифровых, и аналоговых элементов одновременно), различных моделей микропроцессоров и интерактивных периферийных устройств, что позволяет создавать полноценные микропроцессорные системы. Параметры симуляции, например, частота и отношение времени симуляции к реальному времени, могут быть изменены.

Proteus VSM дополнительно предоставляет следующие возможности:

- Поддержка интерактивного и графического типов симуляции;
- Использование моделей популярных микроконтроллеров, таких как
   PIC и серии 8051.
- Использование интерактивных моделей ПУ, включая светодиодные и ЖК индикаторы, матричные клавиатуры, терминалы с интерфейсом RS-232, большое количество моделей разнообразных переключателей, светодиодов, ламп накаливания и т.д.;
- Использование виртуальных измерительных инструментов: вольтметров, амперметров, осциллоскопов, анализаторов цифровых сигналов.
- Разработка собственных моделей и компонентов на языке C++ и других языках.

Следует упомянуть, что Proteus ISIS содержит также компиляторы исходных кодов для микроконтроллеров на основе ядра 8051, AVR и PIC и позволяет подключать внешние от сторонних производителей. Есть возможность пошаговой отладки программ с отображением содержимого

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

регистров микроконтроллеров, внутренней и внешней памяти данных, памяти программ. В режиме отладки все элементы схемы продолжают симуляцию.

Пакет Proteus ISIS содержит большое количество примеров схем с использованием практически всех доступных в его библиотеках компонентов, начиная с простейших аналоговых схем и заканчивая интерактивными шахматами на основе микропроцессора ARM с визуализацией на жидкокристаллическом экране.

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

#### 8 Моделирование учебно-отладочного стенда

Основная проблема при разработке виртуального стенда – наличие значительного количества периферийных устройств (ПУ) при ограниченном количестве выводов микроконтроллера. В стенде EA8031/AVR эта проблема DD4, выполняющей функции решается микросхемой маршрутизатора контроллера. Обращение управляющих сигналов системного микроконтроллера к периферийному устройству происходит, как обращение к определенному адресу внешней памяти. Адреса памяти, через которые можно получить доступ к периферийным устройствам, собраны в таблице 4.1.

Все периферийные устройства соединены с общей шиной данных. При обращении к соответствующему адресу внешней памяти регистр перед ПУ защёлкивает значение на шине данных.

Микроконтроллер ATmega8515S способен адресовать 64К байт внешней памяти. Шина данных микроконтроллера 8-битная, а для адресации всей внешней памяти необходимо 16 бит, поэтому необходимо использование защелки по схеме приведенной ниже.



Рисунок 8.1 – Адресация внешней памяти ATmega8515S

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

В стенде EV8031/AVR вместо внешней памяти к микроконтроллеру подключен системный контроллер DD4. Системный контроллер формирует сигнал на линии защелкивающей значение шины данных в регистр перед ПУ.

Так как обращение ко внешней памяти происходит за три такта, системным контроллером может выступать другой микроконтроллер работающий на большей частоте либо логическая схема.



Рисунок 8.2 – Временная диаграмма обращения к внешней памяти ATmega8515S

В качестве средства моделирования применяется пакет Proteus ISIS. Proteus не позволяет создать модель с использованием двух микроконтроллеров работающих на разных тактовых частотах, т.к. это вызывает слишком большую нагрузку на ЦПУ. Поэтому необходимо использовать логическую схему.

Создание логической схемы из простейших элементов излишне перегружает дизайн, поэтому был использован подход разработчика стенда – использовать ПЛИС в качестве системного контроллера.

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

#### 8.1 Программируемые логические интегральные схемы

Программируемая логическая интегральная схема (ПЛИС, англ. programmable logic device, PLD) — электронный компонент, используемый для создания цифровых интегральных схем. В отличие от обычных цифровых микросхем, логика работы ПЛИС не определяется при изготовлении, а задаётся посредством программирования (проектирования). Для программирования используются программаторы и отладочные среды, позволяющие задать цифрового устройства В виде принципиальной структуру электрической схемы или программы на специальных языках описания аппаратуры: Verilog, VHDL, AHDL и др. Альтернативой ПЛИС являются: (ПЛК), программируемые логические контроллеры базовые матричные кристаллы (БМК), требующие заводского производственного процесса для **ASIC** программирования; специализированные большие заказные интегральные схемы (БИС), которые при мелкосерийном и единичном специализированные производстве существенно дороже; компьютеры, цифровой процессоры (например, сигнальный процессор) ИЛИ способа микроконтроллеры, которые из-за программного реализации алгоритмов в работе медленнее ПЛИС.

Некоторые производители ПЛИС предлагают программные процессоры для своих ПЛИС, которые могут быть модифицированы под конкретную задачу, а затем встроены в ПЛИС. Тем самым обеспечивается уменьшение места на печатной плате и упрощение проектирования самой ПЛИС, за счёт быстродействия.

Существует несколько типов ПЛИС: PAL, GAL, CPLD, FPGA. В разработанном виртуальном стенде используется ПЛИС типа CPLD, рассмотрим его.

CPLD (англ. complex programmable logic device — сложные программируемые логические устройства) содержат относительно крупные программируемые логические блоки — макроячейки, соединённые с внешними

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

выводами и внутренними шинами. Функциональность CPLD кодируется в энергонезависимой памяти, поэтому нет необходимости их перепрограммировать при включении. Может применяться для расширения числа входов/выходов рядом с большими кристаллами, или для предобработки сигналов (например, контроллер COM-порта, USB, VGA).



Рисунок 8.3 – Логическая структура ПЛИС ATF16V8C

Главным отличием между большим CPLD и малым FPGA до недавних пор было наличие внутренней энергонезависимой конфигурационной памяти в CPLD. Это отличие становится уже не столь значимым, поскольку ряд

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

последних моделей FPGA также включают такую внутреннюю память. Тем не менее, наличие такой внутренней энергонезависимой конфигурационной памяти, наряду с такой важной характеристикой, как устойчивость показателей, делают CPLD незаменимыми для современных цифровых схем в качестве устройства для начальной «загрузки ОС» схемы, перед тем, как передать управление другим микросхемам, не обладающим такой способностью. В качестве примера можно привести использование CPLD для загрузки данных конфигурации FPGA от энергонезависимой памяти.

#### 8.1.1 Языки программирования ПЛИС

В начале существования микросхем программируемых логических устройств (ПЛУ) спецификация на них представляла собой принципиальную схему или схему конечного автомата. Позже конструкция устройства, представленная в графическом виде, была вручную преобразована в табличный эквивалент и затем сохранена в текстовом файле. Этот текстовый файл, кроме всего прочего, определял, какие плавкие перемычки должны быть подвержены пережиганию или какие наращиваемые перемычки должны быть созданы. В те времена текстовый файл напрямую вводился в специальное устройство, называемое программатором, который использовался для программирования микросхем. В дальнейшем файл начали создавать на компьютере, с помощью которого производилась загрузка и управление программатором.

При создании файла от инженера требовались знание внутренних связей устройства и формата файла, записываемого в программатор. Каждый производитель ПЛУ развивал собственные форматы файлов, которые обычно работали со своими типами устройств. Всем заинтересованным было очевидно, что такой порядок проектирования был трудоёмким, чреват ошибками и, к тому же, затруднял их поиск и исправление.

В 1980 году комиссия Объединенного инженерного совета по электронным устройствам (JEDEC), подразделение Ассоциации электронной

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

промышленности США, предложила стандарт форматов текстовых файлов для программирования ПЛУ. Это случилось незадолго до того, как программисты электронных устройств уже были готовы принять этот формат.

Примерно в это же время Джон Беркнер (John Birkner), человек, который разработал первые устройства PAL и стоял во главе их дальнейшего развития, создал PAL Ассемблер (PALASM). PAL Ассемблер сочетает в себе язык описания аппаратных средств (HDL — Hardware Description Language) и прикладное программное обеспечение. Как язык описания аппаратных средств PAL Ассемблер даёт инженерам-разработчикам точно описать функции принципиальной схемы в текстовом файле с исходными кодами. Файл состоял из булевых уравнений, записанных в формате «сумма-произведений». Как прикладная программа, которая на языке Фортран занимала всего лишь 6 страниц (сегодня её бы называли САПР электронных устройств) PALASM читал текстовый файл с исходными кодами и автоматически генерировал текстовый программный файл, пригодный для программирования устройства.

Появление PALASM, несомненно, было эпохальным событием для того времени, но его первоначальные версии поддерживали только устройства компании MMI (Monolithic Memories Inc.), и не поддерживали какие-либо виды минимизации или оптимизации. Для решения этих проблем в 1983 году компания Data I/O представила язык ABEL (Advanced Boolean Expression Language – расширенный язык булевых выражений). Примерно в это же время компания Assisted Technology обнародовала пакет CUPL (Common Universal tool for Programmable Logic – общие универсальные средства проектирования для программируемой логики). Оба продукта сочетали в себе язык HDL и программные приложения. Кроме того, они поддерживали конструкции конечных автоматов и алгоритмы автоматической минимизации логики, они позволяли работать с многочисленными типами ПЛУ разных производителей.

Кроме PALASM, ABEL и CUPL, которые были, несомненно, лучшими из ранних версий языка HDL, существовало много других версий, таких как AMAZE (Automated Map and Zap of Equation – автоматическое преобразование и

|     |      |          | ·     |      |
|-----|------|----------|-------|------|
| Изм | Лист | № докум. | Подп. | Дата |

Signetics. исправление выражений) компании Эти простые языки И сопутствующие ИМ средства проектирования прокладывали ПУТЬ ДЛЯ высокоуровневых версий языка HDL, таких как Verilog или VHDL, и средств проектирования, таких как логический синтез, которые в настоящее время используются для проектирования современных микросхем заказных устройств с использованием ПЛИС.

#### 8.2 Разработка прошивки системного контроллера

Адресация ПУ в стенде EV8031/AVR происходит как обращение к ячейкам внешней памяти, при этом, как видно из таблицы 4.1, значение имеют только старшие четыре бита адреса и младшие три бита адреса. Остальные 8 бит могут быть произвольными.



Рисунок 8.4 – Схема подключения системного контроллера

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

При разработке прошивки ПЛИС был использован следующий подход: всё адресное пространство периферийных устройств было разделено на блоки по 256 байт (или по 8 байт, т.к. значимы только младшие 3 бита адреса), адресуемые старшими четырьмя битами адреса. При обращении к такому блоку активируется унитарный дешифратор, преобразующий двоичный код в сигнал на линии, соответствующей входному значению. На вход дешифратора подаются младшие три бита адреса, которые передаются на общую шину. Таким образом, выходной сигнал дешифратора защёлкивает значение шины данных в регистр перед ПУ.

Прошивка ПЛИС передаёт три младших бита со входа напрямую на выход, и устанавливает логическую единицу на выходе, соответствующем старшим четырём битам входа. Так как используется ПЛИС ATF16V8C, у которой 8 входов и 8 выходов, возможно адресовать до 40 периферийных устройств.

Программа реализована на языке программирования ПЛИС – CUPL и компилируется с помощью компилятора WinCUPL. Алгоритм программы представлен в приложении A, а листинг – в приложении Б.

#### 8.2.1 ПЛИС ATF16V8C

ATF16V8C — это высокопроизводительное программируемое логическое устройство, основанное на электрически стираемой комплементарной логике на транзисторах металл-оксид-полупроводник (EECMOS). Скорость срабатывания не превышает 5 нс, а потребление энергии в энергосберегающем режиме, контролируемом отдельным выводом, составляет около 100 мкА.

ПЛИС ATF16V8С включает в себя расширение общей архитектуры, что позволяет прямую замену устройств семейства 16R8 и большинства 20-контактных ПЛУ. Каждому из 8 выводов присвоен сомножитель. Три режима функционирования настраиваются программно и позволяют реализовать логические функции высокой сложности.

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

Использование ПЛИС ATF16V8C позволяет значительно снизить общее потребление энергии системы, таким образом, повышая надежность и снижая стоимость обеспечения питанием. Если контакт 4 настроен для контроля режима энергосбережения, то ток питания можно снизить до значений менее 100 мкА при подаче логической единицы на этот вход. В случае, когда режим энергосбережения не требуется, контакт 4 может быть использован как логический вход. Особая конструкция цепей поддержки входов убирает потребность в подтягивающих резисторах с сопутствующим им энергопотреблением.



Рисунок 8.5 – Расположение контактов AT16FV8C

ПЛУ выдерживает до 100 циклов стирания/записи и содержит встроенную систему антистатической защиты. Срок хранения прошивки — до 20 лет. Иммунитет к перепадам силы тока до 100 мА.

#### 8.2.2 Унитарный дешифратор/демультиплексор SN74LS137

Дешифраторы/демультиплексоры серии \*LS137 содержат три адресных входа, восемь выходов и могут работать в режиме защёлки. При подаче на вход активации защёлки ( ) низкого уровня напряжения, устройство действует как дешифратор/демультиплексор. При перепаде напряжения на с низкого уровня в высокий, значение адресных входов (A, B и C) защёлкивается.

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

Дальнейшие изменения адреса игнорируются, пока уровень напряжения на остаётся высоким. Контакты управления выходами, и , позволяют контролировать выходы независимо от адресных входов и входа активации защёлки. Уровень напряжения на выходе остаётся высоким, пока на подаётся низкое напряжения, а на — высокое. Серия дешифраторов/демультиплексоров \*LS137 идеально подходит для реализации помехоустойчивых декодеров в системах использующих шины. Таблица вариантов управления представлена ниже.

Таблица 8.1 – Таблица значений входов и выходов дешифраторов серии \*LS137

|     |        | Bxc | ды |        |    | Выходы |       |         |        |         |         |         |    |
|-----|--------|-----|----|--------|----|--------|-------|---------|--------|---------|---------|---------|----|
| Уп  | равлен | КИН | A  | дреснь | ie |        |       |         | ДЫХ    | .ОДЫ    |         |         |    |
| !GL | G1     | !G2 | С  | В      | A  | Y0     | Y1    | Y2      | Y3     | Y4      | Y5      | Y6      | Y7 |
| X   | X      | В   | X  | X      | X  | В      | В     | В       | В      | В       | В       | В       | В  |
| X   | Н      | X   | X  | X      | X  | В      | В     | В       | В      | В       | В       | В       | В  |
| Н   | В      | Н   | Н  | Н      | Н  | Н      | В     | В       | В      | В       | В       | В       | В  |
| Н   | В      | Н   | Н  | Н      | В  | В      | Н     | В       | В      | В       | В       | В       | В  |
| Н   | В      | Н   | Н  | В      | Н  | В      | В     | Н       | В      | В       | В       | В       | В  |
| Н   | В      | Н   | Н  | В      | В  | В      | В     | В       | Н      | В       | В       | В       | В  |
| Н   | В      | Н   | В  | Н      | Н  | В      | В     | В       | В      | Н       | В       | В       | В  |
| Н   | В      | Н   | В  | Н      | В  | В      | В     | В       | В      | В       | Н       | В       | В  |
| Н   | В      | Н   | В  | В      | Н  | В      | В     | В       | В      | В       | В       | Н       | В  |
| Н   | В      | Н   | В  | В      | В  | В      | В     | В       | В      | В       | В       | В       | Н  |
| В   | В      | Н   | X  | X      | X  | Bı     | ыходы | соответ | гствую | г защёл | ікнутом | иу адре | су |

В – высокий уровень напряжения

Н – низкий уровень напряжения

х – уровень напряжения не имеет значения

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

#### 8.3 Моделирование дискретной индикации

Дискретная индикация моделируется блоком светодиодов с общим катодом. Пакет Proteus содержит лишь модель блока светодиодов из 10 штук, поэтому два не используются.

Так как светодиоды собраны в схему с общим катодом, подача на вход одного из них высокого уровня активирует светодиод. Высокий уровень напряжения создаётся логической единицей на выходе регистра стоящего перед блоком светодиодов. Защёлкивание в него значения происходит при обращении к ячейке внешней памяти с адресом Ахх6Н.



Рисунок 8.6 – Блок дискретной индикации

#### 8.4 Моделирование статической индикации

В стенде EV8031/AVR статическая индикация реализована как динамическая, управляемая системным контроллером. В виртуальном стенде статическая индикация реализована с помощью модели 7-сегментного индикатора со встроенным дешифратором.

К регистрам, соответствующим ячейкам внешней памяти Axx0H и Axx1H, подключено по две модели 7-сегментного индикатора. В виртуальном стенде не реализовано управление включением и выключением индикаторов и десятичными точками, т.к. для этого требуется включение дополнительного

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

микроконтроллера для управления динамической индикацией. Дополнительный микроконтроллер значительно повысит загрузку ЦПУ во время процесса симуляции и приведет к снижению интерактивности виртуального стенда.



Рисунок 8.7 – Статическая индикация

7-сегментный индикатор, как говорит его название, состоит из семи элементов индикации (сегментов), включающихся и выключающихся по отдельности. Включая их в разных комбинациях, из них можно составить упрощённые изображения арабских цифр. Часто 7-сегментные индикаторы делают в курсивном начертании, что повышает читаемость.



Рисунок 8.8 – Обозначение сегментов индикатора

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

Ниже представлена таблица значений, которые необходимо подавать на входы 7-сегментного индикатора, чтобы получить определённый символ.

Таблица 8.2 – Значение входов 7-сегментного индикатора

| Символ | Слово данных | a | b | c | d | e | f | g |
|--------|--------------|---|---|---|---|---|---|---|
| 0      | 7EH          | 1 | 1 | 1 | 1 | 1 | 1 | 0 |
| 1      | 30H          | 0 | 1 | 1 | 0 | 0 | 0 | 0 |
| 2      | 6DH          | 1 | 1 | 0 | 1 | 1 | 0 | 1 |
| 3      | 79H          | 1 | 1 | 1 | 1 | 0 | 0 | 1 |
| 4      | 33H          | 0 | 1 | 1 | 0 | 0 | 1 | 1 |
| 5      | 5BH          | 1 | 0 | 1 | 1 | 0 | 1 | 1 |
| 6      | 5FH          | 1 | 0 | 1 | 1 | 1 | 1 | 1 |
| 7      | 70H          | 1 | 1 | 1 | 0 | 0 | 0 | 0 |
| 8      | 7FH          | 1 | 1 | 1 | 1 | 1 | 1 | 1 |
| 9      | 7BH          | 1 | 1 | 1 | 1 | 0 | 1 | 1 |
| A      | 77H          | 1 | 1 | 1 | 0 | 1 | 1 | 1 |
| В      | 1FH          | 0 | 0 | 1 | 1 | 1 | 1 | 1 |
| С      | 4EH          | 1 | 0 | 0 | 1 | 1 | 1 | 0 |
| D      | 3DH          | 0 | 1 | 1 | 1 | 1 | 0 | 1 |
| Е      | 4FH          | 1 | 0 | 0 | 1 | 1 | 1 | 1 |
| F      | 47H          | 1 | 0 | 0 | 0 | 1 | 1 | 1 |

В пакете Proteus дешифратор встроен в модель 7-сегментного индикатора, поэтому достаточно подавать на его входы (4 входа) значение, которое необходимо отобразить. Таблицу 7.1 необходимо использовать при реализации динамической индикации. Модель 7-сегментного индикатора не содержит десятичной точки, в отличии от блока статической индикации EV8031/AVR, поэтому моделирование этого блока выполнено не с полным повторением функционала.

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

### 8.5 Моделирование матричной клавиатуры

При небольшом количестве кнопок и равном или большем количестве выводов МК, кнопки подключаются непосредственно к входам. На Рисунок 8.9 – схема подключения кнопки, при которой в ненажатом состоянии на вход подаётся логическая единица (напряжение 5 вольт относительно общего провода), а в нажатом - логический ноль (уровень напряжение 0 вольт относительно общего провода). Резистор "подтягивает" вход МК к единице. Это делается для того, чтобы избежать т.н. третьего состояния (состояние "Z" или просто "обрыв") на входе. При Z на входах возникают помехи – очень короткие импульсы тока, которые могут повлиять на работу системы. Помехи возникают от статического электричества, от прикосновения пальцами к проводникам, от работающих поблизости приборов. Подтяжка работает так: в ненажатом состоянии сопротивление между нулём и входом очень велико, и через резистор на входе создаётся потенциал, воспринимаемый МК как лог. 1. При нажатии картина меняется – теперь резистор – относительно бесконечное сопротивление, а на выходе – потенциал нуля.



Рисунок 8.9 – Схема подключения кнопки к микроконтроллеру

Матрица кнопок позволяет использовать кнопок вдвое больше количества доступных пинов портов(если матрица квадратная). На рисунке 2 изображена матрица для клавиатуры из 11 кнопок, взятая из реального устройства. Для работы с ней используется 7 контактов порта В. Четыре контакта (РВО-РВЗ) программно сконфигурированы как выходы и три контакта (РВ4-РВ6) - как входы.

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

Принцип опроса матрицы таков: группы кнопок условно разбиты на "линейки" и "колонки". Сначала программно на выходах РВ1-РВ3 выставляются единицы, а на РВ0 —ноль. При этом включена первая колонка. Если сейчас нажать в любом сочетании кнопки этой колонки, то на входах сформируется трёхбитный код, который программа сохраняет в массиве. Затем первая колонка отключается, и подключается следующая, и т.д.

Также полезно избавляться от дребезга контактов. Это не требуется тогда, когда нужно, к примеру, просто зажечь светодиод. Но необходимо, если считанный сигнал МК использует для управления какой-либо логикой. Дребезг - это механическое отскакивание металлических контактов при замыкании, при этом формируется пачка коротких импульсов, что не есть хорошо. Для формирования "чистого" фронта из аппаратных средств чаще всего используются повторители с гистерезисом. Если время исполнения программы некритично, то от дребезга можно избавиться программно



Рисунок 8.10 – Подключение матричной клавиатуры

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

По приведенной выше описанию реализовано моделирование матричной клавиатуры. При считывании внешней памяти по адресу 0х9006 определяется состояние первого столбца, адреса 0х9005 — второго, адреса 0х9003 — третьего столбца.



8.11 – Матричная клавиатура виртуального стенда

### 8.6 Блок цифроаналогового преобразования

Цифро-аналоговый преобразователь (ЦАП) — устройство для преобразования цифрового (обычно двоичного) кода в аналоговый сигнал (ток, напряжение или заряд). Цифро-аналоговые преобразователи являются интерфейсом между дискретным цифровым миром и аналоговыми сигналами.

Наиболее общие типы электронных ЦАП:

широтно-импульсный модулятор — простейший тип ЦАП.
 Стабильный источник тока или напряжения периодически включается на время, пропорциональное преобразуемому цифровому коду, далее полученная импульсная последовательность фильтруется аналоговым фильтром низких частот. Такой способ часто используется для управления

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

скоростью электромоторов, а также становится популярным в Hi-Fi (класс аппаратуры) аудиотехнике;

- ЦАП передискретизации, такие как дельта-сигма ЦАП, основаны на изменяемой плотности импульсов. Передискретизация позволяет использовать ЦАП с меньшей разрядностью для достижения большей разрядности итогового преобразования; часто дельта-сигма ЦАП строится на основе простейшего однобитного ЦАП, который является практически линейным. На ЦАП малой разрядности поступает импульсный сигнал с модулированной плотностью импульсов (с постоянной длительностью импульса, но с изменяемой скважностью), создаваемый с использованием отрицательной обратной связи. Отрицательная обратная связь выступает в роли фильтра высоких частот для шума квантования. Большинство ЦАП большой разрядности (более 16 бит) построены на этом принципе вследствие его высокой линейности и низкой стоимости. Быстродействие дельта-сигма ЦАП достигает сотни тысяч отсчетов в секунду, разрядность – до 24 бит. Для генерации сигнала с модулированной плотностью импульсов может быть использован простой дельта-сигма модулятор первого порядка или более высокого порядка как MASH (англ. Multi stage noise SHaping). С увеличением частоты передискретизации смягчаются требования, предъявляемые к выходному фильтру низких частот и улучшается подавление шума квантования;
- ЦАП взвешивающего типа, в котором каждому биту преобразуемого двоичного кода соответствует резистор или источник тока, подключенный на общую точку суммирования. Сила тока источника (проводимость резистора) пропорциональна весу бита, которому он соответствует. Таким образом, все ненулевые биты кода суммируются с весом. Взвешивающий метод один из самых быстрых, но ему свойственна низкая точность из-за необходимости наличия набора множества различных прецизионных источников или резисторов. По этой причине взвешивающие ЦАП имеют разрядность не более восьми бит;

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

– ЦАП лестничного типа (цепная R-2R схема). В R-2R ЦАП значения создаются специальной схеме, состоящей резисторов сопротивлениями R и 2R. Это позволяет существенно улучшить точность по сравнению с обычным взвешивающим ЦАП, так как сравнительно просто изготовить набор прецизионных элементов с одинаковыми параметрами. ЦАП типа R-2R позволяют отодвинуть ограничения по разрядности. С лазерной подгонкой резисторов на одной подложке достигается точность 20-22 бита. Основное время на преобразование тратится в операционном усилителе, поэтому должен иметь быстродействие. Быстродействие ЦАП единицы максимальное микросекунд и ниже (т.е. наносекунды);

В стенде EV8031/AVR применяется ЦАП последнего типа. Рассмотрим его более подробно.

#### 8.6.1 ЦАП на матрице R-2R с суммированием напряжений

ЦАП с суммированием напряжений, использует обратное включение входа и выхода матрицы R-2R. На входы  $a_0$ ,  $a_1,a_2,...,a_{n-1}$  подают цифровые сигналы, которые отвечают значению і-го разряда входного двоичного кода. Если на входе і-го разряда присутствует логическая 1, то соответствующий ключ КЛ переключается в верхнее положение и опорное напряжение  $U_{on}$  через резисторы матрицы R-2R с определённым коэффициентом деления подаётся на неинвертирующий вход операционного усилителя (ОУ) DA1, где происходит суммирование напряжений.

Если на вход i-го разряда поступает логический 0, то ключ переключается в нижнее положение, и данная ветка матрицы R-2R подключается к общей шине. Так как матрица резисторов является линейной цепью, её работу можно проанализировать методом суперпозиции, то есть вклад в выходное напряжение от каждого источника (разряда) рассчитывается независимо друг от друга. Вклады от каждого разряда суммируются на неинвертирующем входе ОУ и на

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

выходе получаем результат в виде напряжения.



Рисунок 8.12 – ЦАП на матрице R-2R с суммированием напряжений

Выходное напряжение ЦАП на матрице R-2R с суммированием напряжений можно подсчитать по следующей формуле:

$$U_{\text{Bux}} = \frac{U_{\text{on}}}{2^n} \sum_{i=0}^{n-1} a_i \cdot 2^i$$
 (8.1)

Сомножитель  $\sum_{i=0}^{n-1} a_i \cdot 2^i$  является десятичным эквивалентом входного

двоичного кода (представляет десятичное значение входного цифрового кода).

Выход ЦАП соединен со входом операционного усилителя, работающего как компаратор. Если напряжение на выходе ЦАП превышает напряжение опорное напряжение, регулируемое потенциометром, то загорается светодиод. Принцип работы операционного усилителя рассмотрен ниже.

### 8.6.2 Операционные усилители

Операционный усилитель (ОУ) — усилитель постоянного тока с дифференциальным входом и, как правило, единственным выходом, имеющий

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

высокий коэффициент усиления. ОУ почти всегда используются в схемах с глубокой отрицательной обратной связью, которая, благодаря высокому коэффициенту усиления ОУ, полностью определяет коэффициент передачи полученной схемы.



Рисунок 8.13 – ЦАП в виртуальном стенде

В настоящее время ОУ получили широкое применение как в виде отдельных чипов, так и в виде функциональных блоков в составе более сложных интегральных схем. Такая популярность обусловлена тем, что ОУ является универсальным блоком с характеристиками, близкими к идеальным, на основе которого можно построить множество различных электронных узлов.

Компаратор (аналоговых сигналов) (англ. comparator - сравнивающее устройство) — электронная схема, принимающая на свои входы два аналоговых сигнала и выдающая логическую «1», если сигнал на прямом входе («+») больше чем на инверсном входе («-»), и логический «0», если сигнал на прямом входе меньше, чем на инверсном входе.

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

Простейший компаратор представляет собой дифференциальный усилитель. Компаратор отличается от линейного операционного усилителя (ОУ) устройством и входного, и выходного каскадов:

- Входной каскад компаратора должен выдерживать широкий диапазон входных напряжений между инвертирующим и неинвертирующим входами, вплоть до размаха питающих напряжений, и быстро восстанавливаться при изменении знака этого напряжения. В ОУ, охваченном обратной связью, это требование некритично, так как дифференциальное входное напряжение измеряется милливольтами и микровольтами.
- Выходной каскад компаратора выполняется совместимым по уровням и токам с конкретным типом логических схем (ТТЛ, ЭСЛ и т. п.). Возможны выходные каскады на одиночном транзисторе с открытым коллектором (совместимость с ТТЛ и КМОП логикой).

При подаче эталонного напряжения на инвертирующий вход, входной сигнал подаётся на неинвертирующий вход и компаратор является неинвертирующим (повторителем, буфером).



Рисунок 8.14 — Схема включения компаратора для сравнения однополярных напряжений

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

При подаче эталонного напряжения на неинвертирующий вход, входной сигнал подаётся на инвертирующий вход и компаратор является инвертирующим (инвертором).

#### 8.7 Моделирование динамической индикации

Динамическая индикация — это метод отображения целостной картины через быстрое последовательное отображение отдельных элементов этой картины. Причем, «целостность» восприятия получается благодаря инерционности человеческого зрения.

Для отображения четырёхзначного числа при использовании статической индикации потребуется использовать 32 вывода (не считая общие). При этом у большинства контроллеров количество каналов ввода/вывода как раз равно 32. Выходом может быть подключение всех индикаторы параллельно. Точнее, выводы сегментов соединяют с общей шину. Раздельными остаются контакты активирующие отдельный 7-сегментный индикатор. При этом последовательно подаётся напряжение на адресные входы индикаторов, и одновременно выводится в шину данных 7-сегментный код, соответствующий индикатору, активному в данный момент.



Рисунок 8.15 – Схема динамической индикации

| Изм | Лист | № локум. | Полп. | Лата |
|-----|------|----------|-------|------|

Выбор активного индикатора осуществляется двумя младшими битами порта С (адрес 8xx2H), которые подключены к блоку динамической индикации через унитарный дешифратор 2-в-4. Выходы дешифратора инвертированы, поэтому адресные входы блока динамической индикации тоже должны быть инвертированы (задаётся в свойствах модели).

Данные для отображения передаются в порт В (адрес 8xx2H). Высокий уровень (логическая 1) зажигает сегмент, так как реализована схема с общим катодом.



Рисунок 8.16 – Модуль динамической индикации

### 8.8 Моделирование знакосинтезирующей матрицы

Знакосинтезирующая матрица 5x7 реализована как совокупность 7 блоков из 5 светодиодов с общим катодом. Т.е. на столбцы выведены аноды параллельно включенных светодиодов, а на строки – катоды.

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

При таком подключении, чтобы зажечь определенный светодиод необходимо подать высокое напряжение (логическую 1) на соответствующий столбец и низкое напряжение на соответствующую строку.



Рисунок 8.17 – Пример подключения матрицы светодиодов

При использовании виртуального стенда для управления строками используются младшие регистры порта В (адрес 8xx1H), а для управления столбцами – младшие регистры порта А (адрес 8xx0H).

Написание программ с использованием знакосинтезирующей матрицы позволит студентам научиться работать с распространенными информационными табло, создавать бегущие строки а также простейшие игры типа «тетрис», «арканоид», «змейка».

Подключение знакосинтезирующей матрицы через порты A и B имеет свои особенности. Так как через порт B управляется также и выбор активного символа в динамической индикации, необходимо следить, чтобы при одновременном использовании упомянутых периферийных устройств не возникало ситуации, в которой значение регистра на выходе порта B не обновляется. Если это произойдет, то активные символы блока динамической индикации будут непредсказуемо меняться, либо будут загораться не те узлы светодиодной матрицы, которые должны гореть. Возможным решением будет

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

подача на порт А значения 00Н, чтобы погасить все светодиоды перед активацией динамической индикации.



Рисунок 8.18 – Знакосинтезирующая матрица

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

## 9 Тестирование виртуального учебно-отладочного стенда

Тестирование должно показать степень соответствия разработанного виртуального учебно-отладочного стенда заявленным требованиям: полное соответствие работы программ на виртуальном и реальном стендах, выполнение программы в реальном времени на персональном компьютере с такими характеристиками:

- ЦПУ с тактовой частотой 2.0 ГГц и выше;
- Объём оперативной памяти 512 Мб и более.

## 9.1 Методика тестирования

Тестовая программа должна задействовать все модули, содержащиеся в виртуальном учебно-отладочном стенде. В их число входит:

- Блок статической индикации (4 разряда):
- Блок дискретной индикации (8 разрядов):
- Матричная клавиатура 3\*4;
- Блок инициализации прерываний: дискретные кнопки 2 шт.
- Знакосинтезирующая матрица 5х7
- Блок динамической индикации (4 разряда)
- Блок цифроаналогового преобразования

Были написаны тестовые программы, задействующие перечисленные выше модули. Их листинг представлен в приложениях В и Г.

Тестовые программы написаны на языках Ассемблер и С. Для компиляции используются AVRASM2 (компилятор встроенный в пакет Proteus ISIS) и avr-gcc — свободный компилятор, созданный на базе gcc, предназначенный для компиляции исходного кода программ для AVR микроконтроллеров в hexфайлы (или другие форматы).

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

#### 9.2 Описание программы для тестирования учебно-отладочного стенда №1

Программа для тестирования №1 задействует такие модули учебно-отладочного стенда:

- Блок статической индикации (4 разряда):
- Блок дискретной индикации (8 разрядов):
- Матричная клавиатура 3\*4;
- Знакосинтезирующая матрица 5x7
- Блок динамической индикации (4 разряда)
- Блок цифроаналогового преобразования

Программа считывает состояние матричной клавиатуры и отображает код нажатой клавиши в первых двух символах блока статической индикации. В третьем и четвёртом символах блока статической индикации выводится значение нажатой клавиши (специальным символам "\*" и "#" соответствуют значения АН и ВН).

На блок динамической индикации по шине данных подаётся значение FFH, что, исходя из таблицы 7.1, зажигает в активном знакоместе число 8 и десятичную точку.

Блок дискретной индикации изображает «бегущий огонёк» - поочерёдно зажигаются и гаснут все светодиоды, меняя направления движения при достижении края ряда светодиодов.

На блок цифроаналогового преобразования подаётся инвертированное значение с блока дискретной индикации. На выходе ЦАП образовывается аналоговый сигнал показанный на рисунке 8.2.

На знакосинтезирующую матрицу также подаётся значение с блока дискретной индикации. Но из-за особенностей конструкции светодиодной матрицы на ней загорается инвертированный пятикратный бегущий огонёк. Данная программа задействует все блоки виртуального учебно-отладочного стенда кроме блока инициализации прерываний. Этот блок задействован в тестовой программе №2.

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

#### 9.3 Описание программы для тестирования учебно-отладочного стенда №2

Тестовая программа №2 написана на языке Ассемблер и скомпилирована с помощью встроенного в Proteus ISIS компилятора AVRASM2.

Программа задействует следующие модули учебно-отладочного стенда:

- Блок статической индикации (4 разряда):
- Блок инициализации прерываний;
- Блок дискретной индикации.



Рисунок 9.1 – Сигнал на выходе блока цифроаналогового преобразования

Программа предназначена для тестирования системы внешних прерываний микроконтроллера ATmega8515s и управления периферийными устройствами с помощью обработчиков прерываний.

При нажатии кнопки SW15 инициализируется прерывание INT0 и значение счетчика инкрементируется. При нажатии кнопки SW16 инициализируется прерывание INT1 и значение счетчика декрементируется. Текущее значение счетчика выводится на блок статической индикации, дублируясь на символах 0-1 и 2-3.

|     |      |          | ·     |      |
|-----|------|----------|-------|------|
| Изм | Лист | № докум. | Подп. | Дата |

На блок дискретной индикации выводится «бегущий огонёк». При достижении последнего светодиода загорается первый.

#### 9.4 Результаты тестирования

После запуска тестовых программ на виртуальном и реальном учебноотладочных стендах сделан вывод, что поведение всех модулей идентично. Виртуальный стенд можно использовать в качестве модели реального учебноотладочного стенда с высокой степенью соответствия.

Скорость работы виртуального стенда в пакете Proteus ISIS немного ниже чем у EV8031/AVR, но это заметно только при прямом сравнении.

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

#### Заключение

Разработанный виртуальный стенд отвечает заявленным требованиям и может быть использован в учебном процессе в качестве учебного пособия. Предполагается использование стенда для самостоятельной работы студентов.

Виртуальный стенд может быть дополнен путем моделирования плат расширения реального стенда и добавлением интерфейсов связи с компьютером и другими устройствами. Также, возможно дополнение стенда элементами других версий учебно-отладочного стенда (EV8031/AVR PRO) и различных плат расширения, таких как EV8031/AU.

Отличия разработанного виртуального стенда от реального минимальны, в частности, отличаются реализации системного контроллера, статической индикации и т.д. Вследствие этого невозможно отладить использование части функционала реального стенда, например, управление гашением символа и десятичной точкой в составе статической индикации.

Виртуальный стенд функционирует близко к режиму реального времени, загрузка процессора не превышает 20%.

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

### Список литературы

- 1. Учебно-отладочный стенд EV8031/AVR. Техническое описание. Инструкция по эксплуатации.
- 2. Intelligent Schematic Input System. User Manual. Issue 6.3. : Labcenter Electronics 512 c.
- 3. Новацкий А.А. Конспект лекций по курсу ЕМСТ.
- 4. CUPL Programmer's Reference Guide.: Logical Devices, Inc., 140 c.
- 5. Linden H. McClure, Ph.D. Programming the Atmel ATF16VC SPLD 2007
- 6. Клайв Максфилд. Проектирование на ПЛИС. Архитектура, средства и методы. Курс молодого бойца Москва: Издательский дом «Додэка-ХХІ», 2007. 406 с.
- 7. ATF16V8C Data Sheet Atmel Corporation, 1999. 18 c.
- 8. Микроконтроллеры AVR семейства Mega. Руководство пользователя Москва: Издательский дом «Додэка-XXI», 2007. 594 с.
- 9. Новацкий А.А. Конспект лекций по курсу ПМПС-2.
- 10. ATmega8515, ATmega8515S Data Sheet: Atmel Corporation, 2002. 225 c.
- 11. Динамический опрос клавиатуры. [Электронный ресурс] Режим доступа: <a href="http://www.realcoding.net/articles/dinamicheskii-opros-klaviatury.html">http://www.realcoding.net/articles/dinamicheskii-opros-klaviatury.html</a>
- 12. Динамическая индикация. [Электронный ресурс] Режим доступа: <a href="http://www.radiokot.ru/start/mcu\_fpga/avr/15/">http://www.radiokot.ru/start/mcu\_fpga/avr/15/</a>
- 13. Параллельные ЦАП. [Электронный ресурс] Режим доступа: <a href="http://www.limi.ru/dacs/pardacs.htm">http://www.limi.ru/dacs/pardacs.htm</a>
- 14. Starting Atmel AVR C Programming Tutorial1. [Электронный ресурс] —Режим доступа: <a href="http://www.ermicro.com/blog/?p=49">http://www.ermicro.com/blog/?p=49</a>

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

# Приложение А

# Алгоритм работы системного контроллера



| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

# Приложение Б

# Прошивка системного контроллера

```
/** Inputs **/
2
                                /* lower address */
   Pin [2..4] = [al0..2];
3
   Pin [6..9] = [ah0..3]; /* higher address */
   5
6
7 /** Outputs **/
  Pin [17..19] = [rt0..2]; /* outputs for routing */
  Pin 16 = a en;
9
10 Pin 15 = 9 en;
11 Pin 14 = 8 en;
12 Pin 12 = f en;
13
/** Declarations and Intermediate Variable Definitions **/
15 set a = [ah0..3]: 'h'A;
16 set 9 = [ah0..3]:'h'9;
17 set 8 = [ah0..3]: 'h'8;
   set f = [ah0..3]:'h'F;
18
19
   /** Logic **/
20
21
22 	 rt0 = al2;
23 	 rt1 = al1;
24 	 rt2 = al0;
25
26    a_en = set_a & wr_rd;
27  9_en = set_9 & wr_rd;
28 8 en = set 8 & wr rd;
29 f en = set_f & wr_rd;
```

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

Лист

#### Приложение В

#### Тестовая программа для учебно-отладочного стенда №1

```
#include <avr/io.h>
    #include <stdlib.h>
   #include <string.h>
3
   #include <avr/pgmspace.h>
4
   //#include <avr/signal.h>
   #include <avr/interrupt.h>
6
7
   #include <avr/wdt.h>
   #include <avr/eeprom.h>
8
9
    #include "bitdef.h"
10
   unsigned char *lefti=(unsigned char *)0xa000;
11
   unsigned char *righti=(unsigned char *)0xa001;
12
   unsigned char *dotsi=(unsigned char *)0xA004;
13
   unsigned char *LED REG=(unsigned char *)0xa006;
14
   unsigned char *pA=(unsigned char *)0x8000;
15
   unsigned char *pB=(unsigned char *)0x8001;
16
   unsigned char *pC=(unsigned char *)0x8002;
17
   // KEYBOARD
18
   unsigned char *kbc0=(unsigned char *)0x9006;
19
   unsigned char *kbc1=(unsigned char *)0x9005;
20
   unsigned char *kbc2=(unsigned char *)0x9003;
21
   // LED MATRIX
22
   unsigned char *mrow=(unsigned char *)0x8002;
23
   unsigned char *mcol=(unsigned char *)0x8000;
24
   // DISPLAY CONTENT
25
   unsigned char *DSP REG=(unsigned char *)0x8001;
26
27
    // DAC REGISTER
   unsigned char *DAC REG=(unsigned char *)0xF001;
28
29
   unsigned char KEY CODES[] = \{1, 4, 7, 10, 2, 5, 8, 0, 3, 6, 9, 11, 12\};
30
31
   volatile unsigned int delay msec, need zoom=500;
32
```

|     |      |          |       | •    |
|-----|------|----------|-------|------|
| Изм | Лист | № докум. | Полп. | Лата |

```
33
   #include "delays.c"
34
35
   SIGNAL (SIG OUTPUT COMPARE1A)
36
37
  PORTB ^= 10000000;
                                                // debug output
38
                                                     // delay
   if (delay msec) delay msec--;
39
   counter
40
     if (need zoom) { need zoom--; PORTB ^{-} 01000000; } // zoom
41
   processing
42
   }
43
44
   void hardware init()
45
46
   DDRB = 11000000;
47
     MCUCR = 11000000; // ext. RAM enable
48
49
50
    OCR1A = 114;  // period ~1ms
51
                           // CTC1, PS=64
     TCCR1B = 00001011;
52
     TIMSK |= (1 << OCIE1A); // OCIE1A interrupt enable
53
     sei();
54
55
    *pA = 0x00;
56
    *pB = 0;
57
     *pC = 0xff;
58
59
     *LED REG = 0;
60
   *dotsi = 00000011;
61
62
   }
63
64
   int main ()
   {
65
    unsigned char keycounter;
66
       unsigned int kbdstate;
67
       unsigned char ledstate = 00000001;
68
```

```
69
         unsigned char dir = 11111111;
70
71
         unsigned char dac = 00000001;
72
         hardware init();
73
74
         while (1) {
75
76
77
          kbdstate = (~(*kbc0) \& 00001111);
          // read column 0
78
          kbdstate |= (~(*kbc1) & 00001111) << 4;
79
80
          // read column 1
         kbdstate |= (~(*kbc2) & 00001111) << 8;
81
          // read column 2
82
83
          for (keycounter=0; keycounter<12; keycounter++) {</pre>
84
85
          // keyboard state processing
            if (kbdstate & 1) break;
86
          // if LSB = 1 then break
87
            kbdstate = kbdstate >> 1;
88
89
          // shift kbdstate to right
          }
90
91
          // show keycounter in hex-code on right part
92
          // of 7segment indicator
93
          // if key not pressed => 0x0c
94
          *righti = keycounter;
95
          // show pressed key on left part of 7segment indicator
96
          *lefti = KEY CODES[keycounter];
97
98
99
          delay(100);
100
             *mrow = ledstate;// 10101010;
101
             *mcol = 11111111;
102
103
          *LED REG = ledstate;
104
```

Лист

№ докум.

Подп.

Дата

```
*DAC REG = ~ledstate;
105
             *DSP_REG = _11111111;
106
107
             if (dir)
108
109
             {
                 ledstate = (ledstate << 1);</pre>
110
            } else {
111
112
                 ledstate = (ledstate >> 1);
             }
113
114
            if (ledstate == _10000000 || ledstate == _00000001){
115
              dir = \sim dir;
116
             }
117
118
119
      }
120
121 }
```

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

# Приложение Г

#### Тестовая программа для учебно-отладочного стенда №2

```
.include "m8515def.inc"
    ; Register definitions.
3
   .def temp = r16
   .def int0 counter = r17
   .def int1 counter = r18
6
7
   ; Constants.
8
   .equ INIT LED MASK = 0 \times 01
10
11
    .dseg
12
   ; Variables.
13
  counter: .byte
                                           ; simple counter
14
   led mask: .byte
15
                       1
16
   ; Access to the some devices on board is implemented through
17
  read/write
18
   ; from/to the external RAM. Of course we have to enable it at
19
20
   the program
   ; star t. For device addresses consult the board's
21
   documentation.
22
23
   ; Here we place some fake variables which in fact are the ports
25
   to
    ; acccess the board's peripherals.
26
   .org 0xA006
27
28
   led reg: .byte 1
                                           ; LEDs
29
30 .org 0xA000
31 left ind: .byte
                        1
                                       ; left static 7-segment
   LED indicator
32
```

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

```
right ind: .byte
                             1
                                                   ; right static 7-
33
34
    segment LED indicator
35
36
    .cseg
37
    .org 0x0000
38
    reset:
39
         rjmp reset handler
40
41
    .org INTOaddr
42
        rjmp intO handler
43
44
    .org INTladdr
45
         rjmp int1 handler
46
47
   main:
48
    ; Stack initialization.
49
         ldi
                  temp, low(RAMEND)
50
                   SPL, temp
         out
51
                   temp, high (RAMEND)
         ldi
52
                   SPH, temp
53
         out
54
    ; Variables initialization.
55
         clr
                   temp
56
57
                   int0 counter
         clr
                   int1 counter
58
         clr
                   counter, temp
                                      ; counter = 0
59
         sts
60
         ldi
                   temp, INIT LED MASK
61
                   led mask, temp ; led mask = INIT LED MASK
62
         sts
63
64
    endless loop:
65
         ;lds
                  temp, counter
66
         ldi
                   XL, low(left ind)
67
                   XH, high(left ind)
         ldi
68
```

Лист

№ докум.

Подп.

Дата

ИА72.190БАК.009.ПЗ

Лист

```
69
                    X+, int0 counter
                                      ; left ind = counter
          st
                   X, int0 counter
                                          ; right ind = counter
70
          st
71
72
         ;inc
                                              ; counter++
                    temp
73
         sts
                   counter, temp
74
          lds
                    temp, led mask
75
          ldi
                    XL, low(led reg)
76
77
          ldi
                    XH, high(led reg)
                    X, temp
                                              ; led reg = led mask
78
          st
79
80
         lsl
                    temp
                                         ; led mask = led mask << 1;</pre>
81
82
          tst
                    temp
                   1, next iter
                                             ; if (led mask != 0)
83
         brbc
                                              ; goto next iter
84
85
          ldi
                   temp, INIT LED MASK; led mask = INIT LED MASK
86
    next iter:
87
88
89
          sts
                    led mask, temp
90
    ; Some delay.
91
92
          ldi temp, 0x00
93
    endless loop delay loop:
94
95
         rcall
                         delay
96
         rcall
97
                         delay
         rcall
                         delay
98
99
100
          dec
                    temp
                    endless loop delay loop
101
         brne
102
    ; Repeat once again.
103
                    endless loop
104
          rjmp
```

Изм Лист № докум. Подп. Дата

ИА72.190БАК.009.ПЗ

Лист

```
105
    ; Simple and stupid delay function.
106
107
    delay:
        push
108
                 temp
         ldi temp, 0x00
109
110
111
    delay loop:
112
         dec
                 temp
113
         brne
                  delay loop
114
115
       pop
             temp
116
117
        ret
118
119
    reset handler:
120 ; Enable external RAM.
        ldi
             temp, 0xCF
121
       out
122
                MCUCR, temp
                 temp, 0xF0
123
        ldi
        out
                  GICR, temp
124
125 ; sei
        ldi temp, 0x80
126
         out SREG, temp
127
    ; Jump to the 'main' function.
128
         rjmp main
129
130
    int0 handler:
131
         inc
132
                  int0 counter
        reti
133
134
    int1 handler:
135
                int0_counter
136
         dec
        reti
137
```

| Изм | Лист | № докум. | Подп. | Дата |
|-----|------|----------|-------|------|

# Приложение Д Внешний вид виртуального учебно-отладочного стенда



| Изм. | Лист | № локум. | Подп. | Лата |
|------|------|----------|-------|------|