# Аппаратная реализация системы обработки видео с использованием СОК

Н. И. Червяков $^{1}$ , П. А. Ляхов $^{2}$ , А.С. Ионисян, М.В. Валуева

Северо-Кавказский федеральный университет <sup>1</sup>k-fmf-primath@stavsu.ru, <sup>2</sup>ljahov@mail.ru

В статье рассматривается Аннотация. устройства обработки видеосигнала. Важным критерием эффективности таких устройств являются скорость и энергопотребление. Была использована плата Alinx AX309 содержащая FPGA Xilinx Spartan6-хс6slх9 как основа для реализации системы. Для использовалась OV7670. вилеосигнала камера Обработанный сигнал передается на дисплей Alinx AN430 LCD и на VGA выход. Для ускорения вычислений использовалась система остаточных классов (СОК). Это позволяет ускорить работу устройства на 28% по сравнению с использованием традиционной системы счисления с лополнительным колом.

Ключевые слова: система остаточных классов; цифровая обработка сигналов; система на кристале

### I. Введение

Большую часть информации об окружающем мире, условиях и среде обитания люди получают при помощи зрения. Именно поэтому так актуальны вопросы взаимодействия современной цифровой электроники с пользователями посредством видео. Заметим, что в наиболее общем случае, обработка видеопотока может осуществляться универсальной ЭВМ с потерями производительности и повышенным энергопотреблением. Специализированные аппаратные решения позволяют достичь максимально высокой скорости обработки видео при значительно более низком энергопотреблении [1]. Например, рабочая станция (настольный компьютер или ноутбук) потребляют от 60 Вт до 600 Вт электрической мощности. Предлагаемое нами решение потребляет не более 5 Вт электрической мощности.

Универсальные ЭВМ более подвержены сбоям в силу низкой своей защищенности от помех электрической сети и большого количества взаимодействующих между собой процессов операционной системы ЭВМ, драйверов оборудования и прочих прикладных программ [2]. Специализированную электронику легче экранировать от внешних помех и подключить к более стабильному, чем

Работа выполнена при поддержке правительства Российской Федерации (государственный заказ № 2.6035.2017/БЧ), Российского фонда фундаментальных исследований (проект № 18-07-00109 A), и Гранта президента Российской Федерации (проект № SP-2245.2018.5).

Д. И. Каплун<sup>1</sup>, В. В. Гульванский<sup>2</sup> Санкт-Петербургский государственный электротехнический университет «ЛЭТИ» им. В.И. Ульянова (Ленина) <sup>1</sup>dikaplun@etu.ru, <sup>2</sup>vvgulvanskii@etu.ru

публичная электрическая сеть, источнику питания, например, к батарее или аккумулятору. Работу драйвера устройства реализованного аппаратно, гораздо сложнее нарушить. Прикладной процесс обработки видео, реализованный аппаратно, тоже более надежен — его невозможно заразить вирусом, а все такты его работы четко регламентированы.

#### II. МАТЕМАТИЧЕСКАЯ МОДЕЛЬ ОБРАБОТКИ ВИДЕОСИГНАЛА

Рассмотрим типовую схему обработки Исходный сигнал формируется на полупроводниковых кристаллах полупроводниковой матрицы видеокамеры и через равные промежутки времени подается в виде электрических импульсов на соответствующие контактывыходы видеокамеры или иного устройства видеозахвата. Полученный видеосигнал буферизуется в памяти ЭВМ и подвергается специальной математической обработке (фильтрация). Изображение I состоящее из R строк и Cстолбцов, представляет собой двумерную функцию I(x,y), где  $0 \le x < R$  и  $0 \le y < C$  – это пространственные координаты, а амплитуда І в любой точке с парой координат (x, y) называется интенсивностью или уровнем серого цвета изображения в этой точке. Для цифровых интенсивность изображений оттенках серого представляется с помощью целых чисел без знака, изменяющихся в диапазоне от 0 до 255, с 8-битовым представлением [3-5].



Рис. 1. Схема фильтрации изображения

Фильтрация изображения может быть представлена в виде:

$$I_{f}(x,y) = \sum_{i=0}^{d-1} \sum_{j=0}^{d-1} W_{i,j} I(x+i,y+j),$$
 (1)

где  $I_{_{\it f}}$  – обработанное изображение, а

$$W = \begin{bmatrix} w_{0,0} & \dots & w_{0,d-1} \\ \vdots & \vdots & \vdots \\ w_{d-1,0} & \dots & w_{d-1,d-1} \end{bmatrix}$$
 (2)

- маска фильтра, размерностью  $d \times d$  [6], состоящая из действительных чисел формата IEEE-754. Такая операция называется сверткой. Наглядно фильтрация изображения показана на рис. 1. После расчета новых значений яркостных характеристик всех пикселей кадра они отображаются на внешнем дисплее ЭВМ или сохраняются во внешней памяти ЭВМ. Аппаратная реализация вещественной арифметики по сравнению с целочисленной, обычно неэффективна с точки зрения быстродействия и расхода ресурсов (транзисторов, сопротивлений и конденсаторов). Поэтому заменим маску фильтра (2) на ее приближенную форму:

$$V = \frac{1}{D} \begin{bmatrix} v_{0,0} & \dots & v_{0,d-1} \\ \vdots & \vdots & \vdots \\ v_{d-1,0} & \dots & v_{d-1,d-1} \end{bmatrix},$$
 (3)

где  $v_{i,j}$  и D целые числа, подобранные таким образом, что D — степень числа 2 с неотрицательным целым показателем:

$$\begin{bmatrix} v_{0,0} & \dots & v_{0,d-1} \\ \vdots & \vdots & \vdots \\ v_{d-1,0} & \dots & v_{d-1,d-1} \end{bmatrix} \cdot D \approx \begin{bmatrix} w_{0,0} & \dots & w_{0,d-1} \\ \vdots & \vdots & \vdots \\ w_{d-1,0} & \dots & w_{d-1,d-1} \end{bmatrix} = W . (4)$$

При таком допущении все операции могут быть выполнены с минимальными аппаратными затратами при использовании стандартных библиотек VHDL или Verilog. Еще более эффективной реализации вычислений по формуле (2) можно добиться, если выполнять расчеты в СОК.

## III. Введение в СОК

В СОК числа представляются в базисе взаимнопростых чисел, называемых модулями  $\beta = \left\{m_i, \ldots, m_n\right\}$ ,  $\gcd\left(m_i, m_j\right) = 1$ , для  $i \neq j$ . Произведение всех модулей СОК  $M = \prod_{i=1}^n m_i$  называется динамическим диапазоном системы. Любое целое число  $0 \leq X \leq M$  может быть

единственным образом представлено в СОК в виде вектора  $\{x_1, x_2, ..., x_n\}$ , где  $x_i = |X|_m = X \mod m_i$  [7].

Динамический диапазон СОК обычно делится на две примерно равные части, таким образом, чтобы примерно половина диапазона представляла положительные числа, а остальная часть диапазона — отрицательные. Таким образом, любое целое число, удовлетворяющее одному из двух соотношений:

$$-\frac{M-1}{2} \le X \le \frac{M-1}{2}$$
, если  $M$  нечетное (5)

$$-\frac{M}{2} \le X \le \frac{M}{2} - 1, \text{ если } M \text{ четное}$$
 (6)

может быть представлено в СОК.

Операции сложения, вычитания и умножения в СОК определяются формулами

$$A \pm B = (|a_1 \pm b_1|_m, ..., |a_n \pm b_n|_m), \tag{7}$$

$$A \times B = \left( \left| a_{\scriptscriptstyle 1} \times b_{\scriptscriptstyle 1} \right|_{\scriptscriptstyle m_{\scriptscriptstyle 1}}, \dots, \left| a_{\scriptscriptstyle n} \times b_{\scriptscriptstyle n} \right|_{\scriptscriptstyle m_{\scriptscriptstyle n}} \right). \tag{8}$$

Восстановление числа X по остаткам  $\{x_1, x_2, ..., x_n\}$  основано на Китайской Теореме об Остатках (КТО) [7, 8]

$$X = \left| \sum_{i=0}^{n} \left| \left| \boldsymbol{M}_{i}^{-1} \right|_{m_{i}} x_{i} \right|_{m_{i}} \boldsymbol{M}_{i} \right|_{M}, \tag{9}$$

где  $M_i = \frac{M}{m_i}$  and  $\left| M_i^{-1} \right|_{m_i}$  означает мультиплекативный

обратный элемент для  $M_i$  по модулю  $m_i$ .

# IV. АРХИТЕКТУРА ПРЕДЛАГАЕМОГО АППАРАТНОГО РЕШЕНИЯ

Предлагаемое аппаратное решение показано на рис. 2 и состоит из 8 крупных функциональных секторов: фильтрация в СОК, фильтрация в ДСС, диспетчер ОЗУ, вывод видеопотока на VGA-дисплей и LCD-дисплей, захвата видеопотока из видеокамеры, буферизация ввода/вывода [9, 10].

Исходный сигнал захватывается устройством видеозахвата OV7670 и через систему буферов построчно передается в ОЗУ. Для синхронизации работы в диспетчер ОЗУ напрямую передается номер текущей строки кадра, обрабатываемой видеозахватом. Для того, устройство видеозахвата гарантированно записало полную строку в буфер, а диспетчер ОЗУ гарантированно прочитал полную строку из этого буфера и без задержки работы других устройств, пытающихся получить доступ к ресурсам ОЗУ, было использовано два буфера связки видеозахват-ОЗУ: буфер четной строки и буфер нечетной строки. Пока устройство видеозахвата записывает данные в буфер четной строки, диспетчер ОЗУ считывает данные из буфера нечетной строки. Но приступит к считыванию

данных из буфера четной строки только тогда, когда устройство видеозахвата заполнит буфер четной строки полностью и приступит к заполнению буфера нечетной строки.



Рис. 2. Архитектура предлагаемого аппаратного решения

Аналогичная схема взаимодействия применяется для связок фильтр СОК-диспетчер ОЗУ и фильтр ДСС-диспетчер ОЗУ. Во избежание случая, когда фильтры по той или иной причине заполняют буферы быстрее, чем диспетчер ОЗУ считывает информацию из них, применена тактика синхронизации чтения из ОЗУ новой строки данных для соответствующего фильтра. Такая тактика не применима к устройству видеозахвата. В данном случае необходимо снизить опорную частоту видеокамеры или передавать строки от видеокамеры в буферы через одну. Полученное от видеокамеры изображение (отдельный кадр) диспетчер ОЗУ сохраняет в банке памяти микросхемы SDRAM.

Одновременно с устройством видеозахвата на доступ к ОЗУ на правах высшего приоритета претендуют контроллеры VGA и LCD, работающие на опорных частотах 25,175 МГц и 4 МГц соответственно. Данные устройства должны получать пиксели на свои входы с указанной частотой вне зависимости от того были ли рассчитаны яркостные характеристики фильтрами вовремя. VGA и LCD видеоконтроллеры постоянно сканируют и выводят на экран содержимое быстродействующей двухпортовой памяти типа BRAM, хранящей данные только одной активной строки и помнящей при этом содержимое пикселей предыдущей выведенной строки до тех пор, пока контроллер ОЗУ не заполнит эту строку новыми данными. Таким образом, на

дисплее каждая новая строка, представляет собой смесь из тех пикселей, которые диспетчер ОЗУ успел записать в двухпортовую память и пикселей предыдущей строки. Данная технология позволила выводить видеорезультат фильтрации одновременно на дисплей VGA и портативный LCD дисплей без потери качества.

Дополнительно, чтобы в буферах строк VGA и LCD контроллеров к началу считывания ими данных было как можно больше актуальной информации, нами была использована технология «упреждающего чтения» суть которой состоит в том, что контроллеры VGA и LCD постоянно передают диспетчеру ОЗУ номер текущей выводимой на экран строки, а диспетчер ОЗУ, зная этот номер, начинает заранее считывать информацию из микросхемы SDRAM для следующей строки пикселей так, что когда контроллер VGA/LCD приступит к обработке следующей строки, она уже практически целиком будет находиться в его входном буфере строки.

Для проведения сравнительного анализа скоростей работы фильтров ДСС и СОК их архитектуры сделаны идентичными. Отличия имеются только в оконечных расчетных модулях. Ключевой особенностью реализации архитектуры фильтров является минимизация числа обращений к диспетчеру ОЗУ для считывания/записи данных. В быстродействующей BRAM-памяти каждого фильтра хранятся сразу три последние загруженные строки пикселей. При загрузке новой строки происходит рекомбинация доступа к буферам строк так, что фильтр всегда имеет актуальную информацию для быстрого расчета по формуле (2). Кроме того, новая строка пикселей для анализа считывается только тогда, когда завершена обработка предыдущей строки пикселей и результат записан в ОЗУ.

Для ускорения расчетов в СОК производится перевод яркостных характеристик пикселей при их загрузке из ОЗУ в буферы строк СОК-фильтра. То есть в входных буферах строк СОК-фильтра хранятся не 8-битовые яркостные характеристики пикселей, а 16-битовая упаковка остатков от деления 8-битового значения яркости на основания {7,15,31,16} СОК. Фильтр СОК расходует больше памяти, но при этом работает быстрее, так как не тратит время на девятикратный пересчет одних и тех же чисел из ДСС в СОК. По окончании расчета по формуле (2) оба модуля фильтрации (СОК-фильтр и ДСС-фильтр) осуществляют коррекцию ответа. Если яркостная характеристика пикселя после расчета по формуле (2) оказалась меньше нуля, то полагаем ее равной нулю. Если яркостная характеристика пикселя после расчета по формуле (2) оказалась больше чем 255, то полагаем ее равной 255. Все промежуточные расчеты в ДСС-фильтре ведутся над 16-битными числами в дополнительном коде. Все промежуточные расчеты в СОК-фильтре ведутся над кортежами из эквивалентного ДСС-диапазона [-26040; 26039]. При этом, для упрощения реализации определения аппаратной отрицательными считаются все числа превышающие 16384 в дополнительном 16-битном коде, получающиеся после перевода из СОК в ДСС, что сужает выходной диапазон до [-26040;16383], но не приводит к фатальным ошибкам при решении задачи фильтрации.

В общем случае деление в СОК считается сложным для реализации. В нашей реализация процесса фильтрации деление переносится в конец вычислений после преобразования результатов из СОК в ДСС путем извлечения 8 бит ранее известных позиций. В этом случае, деление на знаменатель переносится после преобразования из СОК в ДСС.

В конечном счете работа созданного устройства сводится к большому числу активаций модулей ДССфильтра и СОК-фильтра, рассчитывающих числа по формуле (2). В расчетном модуле СОК, кроме того применена еще одна степень параллелизма вычисления в СОК ведутся параллельно и независимо по из оснований СОК. Кроме заключительной стадии СОК-фильтра осуществляется перевод ответа из СОК в ОПСС (по основаниям 7, 15, 31) и ДСС. Окончательно В вычисленные скорректированные значения яркостных характеристик передаются из расчетных модулей в диспетчер соответствующего фильтра, который записывает их в быстродействующие BRAM-буферы результата фильтра. Возможные задержки в процессе фильтрации при этом не никакого значения для диспетчера ОЗУ, считывающего данные из буферов результата, так как диспетчер ОЗУ считывает данные не из того буфера, который заполняет диспетчер фильтра, комплиментарного к нему буфера. Сектор ОЗУ отвечает за информации согласованные чтение/запись между быстродействующими буферами строк пикселей и контроллером относительно медленным **SDRAM** (операция чтения/записи занимает 3-6 тактов опорной частоты). Активно используется технология чтения/записи парных (четный/нечетный) буферов. Информацию о том какой из парных буферов занят в данный момент времени устройство напрямую соответствующее диспетчеру ОЗУ, который реализован в виде конечного автомата.

# V. Результаты моделирования

конструировании устройства обработки (фильтрации) видео с вычислениями в СОК были выбраны устройства, обладающие техническими характеристиками, представленными в табл. 1 с вычислениями в СОК. Плата Alinx AX309 построена на основе чипа Xilinx Spartan6хс6slх9, микросхемы ОЗУ SDRAM 256 Мбит и имеет возможность прямого подключения видеокамеры OV7670, монитора VGA, портативного дисплея AN430. Генератор тактовых импульсов платы АХ309 задает опорную частоту 50 Мгц, которая была увеличина до 100Мгц средствами PLL микросхемы Spartan-6. В качестве среды разработки была выбрана интегрированная среда Xilinx ISE 14.7 и язык описания аппаратуры VHDL. Исходные тексты модулей созданного нами устройства на языке VHDL опубликованы в сети Интернет [11]. Табл. 2 и 3 демонстрируют результаты моделирования. В данной реализации фильтр СОК показывает 28% превосходство в скорости работы относительно фильтра ДСС. Мы

предполагаем, что этот результат можно воспроизвести на устройствах с более совершенной технологией производства.

ТАБЛИЦА I ОСНОВНЫЕ ТЕХНИЧЕСКИЕ ХАРАКТЕРИСТИКИ ПРОЕКТА

| Устройство                           | Характеристика          | Значение                    |
|--------------------------------------|-------------------------|-----------------------------|
| Видеокамера OV7670                   | Разрешение              | $640 \times 480$            |
|                                      | Частота                 | 9 млн пиксель/сек           |
| VGA монитор                          | Разрешение              | 640 × 480                   |
|                                      | Частота                 | 60 Гц                       |
| LCD-дисплей Alinx                    | Разрешение              | $480 \times 272$            |
| AN430                                | Частота                 | 30 Гц                       |
|                                      | Емкость                 | 10 А/ч                      |
| Аккумуляторная<br>батарея Li-Polymer | Время автономной работы | 8 часов                     |
|                                      | Ток                     | 1 A                         |
| Плата Alinx AX309                    | Чип                     | Xilinx Spartan6-<br>xc6slx9 |
|                                      | емкость ОЗУ             | 256 Мбит                    |
|                                      | Частота ОЗУ             | 100 МГц                     |

ТАБЛИЦА II ХАРАКТЕРИСТИКИ ФИЛЬТРОВ В РАЗЛИЧНЫХ СИСТЕМАХ СЧИСЛЕНИЯ

| Модуль         | Характеристика                             | Значение         |
|----------------|--------------------------------------------|------------------|
| ДСС-<br>фильтр | Разрядность                                | 16               |
|                | Частота                                    | 25 МГц           |
|                | Размер окна фильтрации                     | $128 \times 240$ |
|                | Диапазон коэффициентов                     | [-64,63]         |
|                | Значение Д                                 | $2^n$ ,          |
|                | Значение <i>D</i>                          | n = 0, 1,, 7     |
|                | Количество обработанных пикселей за        | 5517339          |
|                | минуту                                     | 3317337          |
| СОК-<br>фильтр | Разрядность                                | 16               |
|                | Частота                                    | 25 МГц           |
|                | Размер окна фильтрации                     | $128 \times 240$ |
|                | Диапазон коэффициентов                     | [-64;63]         |
|                |                                            | $2^n$ ,          |
| фильтр         |                                            | n = 0, 1,, 7     |
|                | Набор модулей                              | {7,15,16,31}     |
|                | Количество обработанных пикселей за минуту | 7649649          |

ТАБЛИЦА III КОЛИЧЕСТВЕННЫЕ ТЕХНИЧЕСКИЕ ХАРАКТЕРИСТИКИ ПРОЕКТА

| Характеристика             | Значение |  |
|----------------------------|----------|--|
| Частота устройства         | 140 МГц  |  |
| Частота SDRAM              | 100 МГц  |  |
| Количество Slice LUTs      | 3014     |  |
| Количество Slice Registers | 2545     |  |
| Количество BRAM            | 24       |  |
| Количество PLL             | 1        |  |

## VI. CONCLUSIONS

Нами было создано высокопроизводительное устройство, на аппаратном уровне реализующее обработку видео с промежуточными вычислениями в СОК. Работа имеет практическую и научную значимость и может быть использована в качестве платформы для дальнейших научных исследований студентов, аспирантов и

инженеров, интересующихся проблематикой построения высокопроизводительных решений обработки видео в COK.

#### Список литературы

- [1] Abeydeera M., Karunaratne M., Karunaratne G., Silva K. 4K Real-Time HEVC Decoder on an FPGA // IEEE Transactions on circuirs and systems for video technology. 2016. T. 26, № 1.
- [2] Loques O.G., Kramer J. Flexible fault tolerance for distributed computer systems // IEE Proceedings E - Computers and Digital Techniques 1986. T. 133. № 6. C. 319-332.
- [3] Gonzalez R.C., Woods R.E. и Eddins S.L. Digital Image Processing Using MATLAB. Pearson Prentice Hall, 2003. 609 с.
- [4] Bovik Al. Handbook of image and video processing Texas: Elsevier, 2005. 1372 c.
- [5] Pratt W.K. Digital Image Processing. Wiley-Interscience; 4 edition, 2007. 812 c.

- [6] Vasalos E., Bakalis D. и Vergos H.T. RNS Assisted Image Filtering and Edge Detection, Digital Signal Processing (DSP) // 2013 18th International Conference on. 2013, С. 1-6.
- [8] Chervyakov N.I., Molahosseini A.S., Lyakhov P.A., Babenko M.G. и Deryabin M.A. Residue-to binary conversion for general moduli sets based on approximate Chinese remainder theorem // International journal of computer mathematics. 2017. Т. 94, № 9, с. 1833–1849.
- [9] Zhang X., Sun H., Chen Sh. и Zheng N. VLSI Architectuer Exploration of Guided Image Filtering for 1080P@60Hz Video Processing // IEEE Transactions on circuirs and systems for video technology. 2018. Т. 28. № 1
- [10] Kao Ch.-Ch., Lai J.-H. и Chien Sh.-Y. VLSI Architecture Design of Guided Filter for 30 Frames/s Full-HD Video // IEEE Transactions on circuits and systems for video technology. 2014. T. 24. № 3.
- [11] https://github.com/anserion/ov7670\_filter\_rns