## گزارش آزمایش شماره ۲ آزمایشگاه DSD

نام و نام خانوادگی: داریوش امیری شماره دانشجویی: ۹۸۱۰۱۱۸۲

طی این آزمایش با استفاده از سیگنال های ورودی و خروجی، مدار ترتیبی طوری طراحی گردید که درهای یک اتاق انتظار، باز و بسته شده و نیز پس از پر شدن ظرفیت اتاق، اجازه ورود به افراد دیگر داده نشود. ابتدا با فشردن دکمه Ent در ورودی اتاق انتظار در صورت دارا بودن ظرفیت باز شده و پس از ورود فرد به اتاق، در ورودی بسته خواهد شد. در این هنگام سیگنال In به جای عدد In مادامیکه فردی در اتاق وجود دارد در خروجی Exit) باز می ماند.

In ماژول  $up_down_counter$  در این آزمایش تعداد افراد حاضر را شمارش می نماید. چنانچه سیگنال  $up_down_counter$  برابر  $up_down_$ 

شایان ذکر است در صورتی که Cin که Xor بیت های IN و OUT است برابر با 1 باشد، تغییرات فوق enable خواهند شد. چنانچه اگر هر دو In و Out مساوی با 1 و یا 0 باشند تعداد تغییر نمی کند. ماژول های JKFF و DFF را نیز با استفاده از گیت های پایه طراحی میکنیم.

باز شدن در ورودی مستلزم t یعنی انجام کار در ساعات اداری، فشردن دکمه t و همچنین تعداد افراد داخل اتاق کمتر از ظرفیت 15 نفر بوده و به t And سه شرط فوق t می گوییم.

در ورودی در صورتی باز می شود که P=1 باشد. چنانچه سیگنال I از I به I و از I به I تغییر نماید، نشان دهنده این ست که فرد خواستار ورود به اتاق بوده و اکنون وارد اتاق شده است. برای باز ماندن در ورودی شرط I=P کنترل نخواهد شد. در واقع در ورودی با لبه بالا رونده I باز شده و با لبه پایین رونده سیگنال I

بسته می شود. به این ترتیب با لبه بالا رونده شدن سیگنال P Or NOT In، وضعیت در ورودی تغییر کرده سیگنال P Or برابر با لبه بالا رونده سیگنال P Or بوده و Set شدن سیگنال Open برابر با لبه بالا رونده سیگنال NOT In می باشد.

شایان ذکر است سیگنال P Or NOT In جهت Sync شدن به DFF داده می شود.

تعداد افرادی که در اتاق حضور دارند جزء یکی از خروجی های مدار (خروجی شمارنده 4 بیتی) می باشد.