## 杭州电子科技大学学生考试卷(A)卷

| 考试课程 | <b>考试课程</b> 数字电路与硬件描述语言 |          | 考试日期 | 2015 年 | 1月 日        | 成 绩                  |  |
|------|-------------------------|----------|------|--------|-------------|----------------------|--|
| 课程号  | A0507010                | 教师号      |      | 任课者    | <b>处师姓名</b> | 张怀相 冯建文 楼斌<br>章复嘉 张翔 |  |
| 考生姓名 |                         | 学号 (8 位) |      | 年级     |             | 专业                   |  |

一、填空题(每空2分,共24分)

| 1. $(25.5)_2 = ($ | $)_{BCD8421} = ($ | ) 余3码 |
|-------------------|-------------------|-------|
|-------------------|-------------------|-------|

- 2.  $(73)_{10} = ( )_{\text{Affig}};$
- 3.  $A + \overline{AB} = ( ), \quad A + AB = ( );$
- 4. 4位二进制减法计数器的初始状态为 $Q_3Q_2Q_1Q_0=0100$ ,经过7个有效时钟周期后,其状态为 $Q_3Q_2Q_1Q_0=$ 。
- 5. 钟控RS触发器存在着\_\_\_\_\_\_问题,主从RS触发器解决了这个问题,而主从JK触发器是为了解决主从RS触发器中R、S之间有约束条件的问题而提出来的。主从JK触发器消除了约束条件,是一种是用起来十分灵活方便的钟控触发器,但是它存在着\_\_\_\_\_\_问题,为了解决这个问题,提出了边沿触发器。
- 6. Mealy型时序逻辑电路中,输出Zi不仅是\_\_\_\_\_的函数,同时也是\_\_\_\_\_的函数; Moore型时序逻辑电路中,输出Zi是\_\_\_\_\_的函数,或者根本就不存在专门的输出Zi,而以\_\_\_\_ 直接作为输出。
- 二、利用逻辑代数公式证明逻辑等式  $\overline{ABD} + \overline{BCD} + \overline{AD} + \overline{ABC} + \overline{ABCD} = \overline{AB} + \overline{AD} + \overline{BC}$  (6 分)。
- 三、用卡诺图化简逻辑函数 F = BCD + BCD + ABCD,约束条件是 BC + CD = 0,写出最简与或表达式。(5 分)
- 四、用**与非**门设计一个组合电路,输入是 1 位 8421BCD 码,当输入的数字是素数时,输出为 1,否则输出为 0。(10 分)

五、判断下图所示电路是否存在竞争与冒险现象?如果存在,如何消除?(5分)



六、根据下图所示电路,对应输入 X 和时钟 CP, 画出 Q1 和 Q2 的波形。设触发器起始状态均为"0"(8分)。



- 七、请用 3-8 译码器 74LS138 芯片和与非门实现逻辑函数  $F = A\overline{B} + B\overline{C} + C\overline{D} + \overline{A}D$  (7分)
- 八、设计一个有三个输入变量的判奇电路(奇数个1)。(15分)
- 九、请设计一个串行数据检测电路。当连续出现 4 个和 4 个以上的 1 时,检测输出信号为 1, 其余情况下的输出信号为 0。(20 分)