





# Modelado de Sistemas Computacionales

Grado en Ingeniería de Computadores

# Práctica libre: Generador de señal controlado desde un puerto serie RS232

**Apartado 5** 



■ Entidad receiver.



Implementa el receptor del puerto serie (protocolo RS-232)

Proporcionando salida en su **DATO RX** el dato transmitido, siempre y cuando este sea correcto, junto con una salida adicional, DATO RX OK, que se pone a nivel alto durante un periodo de la señal de reloj para indicar que se ha recibido un dato correcto

```
entity receiver is
 port (
                : in std logic;
   CLK
   RST
                : in std logic;
   RX
                : in std_logic;
   DATO RX
               : out std_logic_vector(7 downto 0);
   ERROR RECEP : out std logic;
   DATO RX OK : out std logic);
end receiver;
```

¡Este módulo no hay que diseñarlo!

Entidad receiver

### El puerto serie.

#### RS232 Transmission of the letter 'J'



Modelado de Sistemas Computacionales (GIC)

3

## Entidad receiver.



El tamaño del dato es de 8 bits.

El tipo de paridad es impar. El bit de paridad es cero (0) si el dato tiene un número impar de unos.

El número de bits de parada es igual a uno La velocidad de transmisión es 921600 baudios

| Velocidad de<br>transmisión<br>(Baudios) | Duración de un bit de la<br>trama<br>(μs) |
|------------------------------------------|-------------------------------------------|
| 110                                      | 9090,91                                   |
| 300                                      | 3333,33                                   |
| 600                                      | 1666,67                                   |
| 1200                                     | 833,33                                    |
| 4800                                     | 208,33                                    |
| 9600                                     | 104,17                                    |
| 19200                                    | 52,08                                     |
| 38400                                    | 26,04                                     |
| 57600                                    | 17,36                                     |
| 115200                                   | 8,68                                      |
| 230400                                   | 4,34                                      |
| 460800                                   | 2,17                                      |
| 921600                                   | 1,09                                      |
|                                          | 1                                         |

Modelado de Sistemas Computacionales (GIC)



Modelado de Sistemas Computacionales (GIC)

5



## Entidad top\_system

☐ Entidad *top system*.



```
entity top_system is
  port (RST
              : in
                    std logic;
       {\tt CLK}
              : in
                    std_logic;
       --SERIAL PORT
              : in std_logic;
       LED
              : out std_logic;
       -- DAC
       SYNC
              : out std_logic;
       SCLK
              : out std_logic;
       DIN
              : out std_logic;
       --display
       DP
              : out std_logic;
       SEG_AG : out std_logic_vector(6 downto 0); -- gfedcba
       AND_30 : out std_logic_vector(3 downto 0));
end top_system;
```



☐ Test-bench.



Modelado de Sistemas Computacionales (GIC)

7



### Entidad top\_system

☐ Resultado de la simulación.





### ☐ Descarga en placa.

# clock
set\_property PACKAGE\_PIN W5 [get\_ports {CLK}]
set\_property IOSTANDARD LVCMOS33 [get\_port

#RS1

set\_property PACKAGE\_PIN T18 [get\_ports {RST set\_property IOSTANDARD LVCMOS33 [get\_ports

##USB-RS232 Interface

set\_property PACKAGE\_PIN B18 [get\_ports RX]
set\_property IOSTANDARD LVCMOS33 [get\_ports

# DAC (JC)

set\_property PACKAGE\_PIN K17 [get\_ports {SYNC set\_property IOSTANDARD LVCMOS33 [get\_ports set\_property PACKAGE\_PIN P18 [get\_ports {SCLE set\_property IOSTANDARD LVCMOS33 [get\_ports set\_property PACKAGE\_PIN M18 [get\_ports {DIN set\_property IOSTANDARD LVCMOS33 [get\_ports }]

##7 segment display

set\_property PACKAGE\_PIN W7 [get\_ports {SEG\_I set\_property IOSTANDARD LVCMOS33 [get\_ports set\_property PACKAGE\_PIN W6 [get\_ports {SEG\_I set\_property IOSTANDARD LVCMOS33 [get\_ports

. . .



Modelado de Sistemas Computacionales (GIC)