



# Grado en Ingeniería de Computadores

# Tema 2: Lenguajes de descripción hardware. El VHDL



| Los lenguajes de descripción Hardware (HDLs) son "similares" a los lenguajes de descripción software (C- Verilog, Ada-VHDL).                                                                                                                                                                                                                                                                                                                                                    |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Son lenguajes formal para especificar el comportamiento y estructura de un circuito digital.                                                                                                                                                                                                                                                                                                                                                                                    |
| Los HDL's son lenguajes de alto nivel que permiten definir (modelar) <i>hardware</i> .                                                                                                                                                                                                                                                                                                                                                                                          |
| Se utilizan para <i>modelar</i> , no <i>programar</i> .                                                                                                                                                                                                                                                                                                                                                                                                                         |
| <ul> <li>Son lenguajes que se utiliza tanto para síntesis de circuitos digitales como para su simulación:</li> <li>Síntesis: el lenguaje describe el comportamiento o la estructura deseada del circuito digital que debe inferir una herramienta.</li> <li>Simulación: el lenguaje permite crear el entorno donde el circuito digital está integrado de tal forma que permite generar estímulos que se aplican al modelo descrito para verificar su funcionamiento.</li> </ul> |

**HDLs** 



☐ Características más relevantes:

- Se puede usar durante todo el ciclo de diseño del circuito/sistema incluyendo la especificación (modelado) y simulación del mismo.
- Soporta diferentes niveles de abstracción (nivel de detalle): comportamiento o funcional, RTL, flujo de datos y estructural.
- ❖ Intrínsecamente soporta paralelismo ya que incluye construcciones que permiten modelar concurrencia (los modelos HW son concurrentes por naturaleza) y un modelo de ejecución, que para simulación, proporciona resultados deterministas.
- Soporta programación secuencial para descripciones algorítmicas usando construcciones similares a las que incluyen los lenguajes de programación del SW (de propósito general).

Modelado de Sistemas Computacionales (GIC)

HDLs

3



Comparativa entre los HDLs y los lenguajes de propósito general.

|            | HDLs                                     | Lenguajes SW                                  |
|------------|------------------------------------------|-----------------------------------------------|
| Propósito  | Hardware                                 | Programas                                     |
| Entrada    | Editor de texto                          |                                               |
| Desarrollo | Compilar para la simulación y sintetizar | Compilar y linkar.                            |
| Depuración | Simulación y vista de forma de ondas.    | Ejecutar y ver resultados (texto o gráficos). |



Comparativa entre los HDLs y los lenguajes de propósito general.

|                           | HDLs                                                                                                    | Lenguajes SW                                                                                                      |
|---------------------------|---------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------|
| Instrucciones             | Incluye construcciones secuenciales y concurrentes                                                      | Incluyen solo construcciones secuenciales                                                                         |
| Estilos de<br>descripción | Register Transfer Level (RTL). Es imprescindible tener un buen conocimiento de los circuitos digitales. |                                                                                                                   |
| Uso de recursos           | El diseñador siempre tiene en mente el <b>área</b> , la <b>velocidad</b> y el <b>consumo</b> .          | Normalmente el programador no tiene en cuenta el uso de recursos como memoria (área) y la velocidad del programa. |
| Aplicación                | Se utiliza para describir circuitos digitales. El usuario es <b>diseñador</b> .                         | Se utiliza como lenguaje de programación para describir funcionalidad. Es usuario es <b>programador</b> .         |

Modelado de Sistemas Computacionales (GIC)

5



1981

EI VHDL:

VHDL: (VHSIC -Very High Speed Integrated Circuit- Hardware Description Language ) fue promovido en 1982 por el DoD, para

la especificación y documentación de los sistemas electrónicos digitales.

| 1983-85 | Development of baseline language by Intermetrics, IBM and TI                    |
|---------|---------------------------------------------------------------------------------|
| 1986    | All rights transferred to IEEE                                                  |
| 1987    | Publication of IEEE Standard                                                    |
| 1987    | Mil Std 454 requires comprehensive VHDL descriptions to be delivered with ASICs |
| 1994    | Revised standard (named VHDL 1076-1993)                                         |
| 2000    | Revised standard (named VHDL 1076 2000, Edition)                                |
| 2002    | Revised standard (named VHDL 1076-2002)                                         |
| 2007    | VHDL Procedural Language Application Interface standard (VHD 1076c-2007)        |
| 2009    | Revised Standard (named VHDL 1076-2008)                                         |
| 2019    | https://vhdlwhiz.com/vhdl-2019/                                                 |

Initiated by US DoD to address hardware life-cycle crisis



**VHDL-08**. aunque fue publicada hace ya bastantes años, muchas de las "mejoras" todavía están en fase de implementación por las herramientas de diseño y otras no se incluirán porque no se consideran necesarias. Constituye la versión del estándar con más cambios desde 1993.



- Consideraciones para trabajar con VHDL-08.
- □ Por defecto, los sistemas de desarrollo consideran que se trabaja con el estándar del 93 (VHDL-93)
- □ Para cada archivo se debe seleccionar el estándar del 2008 (VHDL-08)
  - Para Vivado.



7

**EI VHDL** 



#### ☐ Estructura de un archivo VHDL.



/Declaración {
Cuerpo

Arquitectura

**Bibliotecas** 

Entidad

mux2 1.vhd library ieee; use ieee.std logic 1164.all; entity mux2 1 is port( A, B, D0, D1 : in std\_logic; s : out std logic); end mux2 1; architecture RTL of mux2 1 is signal sel : std logic; begin sel <= '1' when A = B else process(sel, D0, D1) begin if sel = '0' then S <= D0; S <= D1; end if; end process; end RTL;

#### ☐ Síntesis del archivo VHDL.





```
library ieee;
use ieee.std_logic_1164.all;
entity mux2 1 is
  port( A, B, D0, D1 : in std logic;
                     : out std logic);
end mux2_1;
architecture RTL of mux2 1 is
  signal sel : std logic;
begin
sel <= '1' when A = B else '0';
  process(sel, D0, D1)
  begin
    if sel = '0' then
      S <= D0;
    else
      S <= D1;
    end if;
  end process;
end RTL;
```

Dependiendo de la tecnología destino (FPGA o CPLD) y la herramienta de síntesis, la implementación del archivo VHDL se puede realizar de formas diferentes.

Modelado de Sistemas Computacionales (GIC)

9

## Ø. UAH

Departamento de Electrónica

#### **EI VHDL**

#### Otra forma de modelar el circuito (nivel de abstracción).





```
WAH
```

Estilos descriptivos.

```
library ieee;
use ieee.std_logic_1164.all;
entity mux2 1 is
  port( A, B, D0, D1 : in std logic;
                     : out std logic);
end mux2 1;
architecture RTL of mux2 1 is
  signal sel : std logic;
begin
sel <= '1' when A = B else '0';</pre>
  process(sel, D0, D1)
  begin
   if sel = '0' then
     S <= D0;
    else
     S <= D1;
    end if;
  end process;
end RTL;
```

Estilo descriptivo Fujo de Datos

Estilo descriptivo Algorítmico

Hay un tercer Estilo descriptivo llamado Estructural que se verá más adelante

Modelado de Sistemas Computacionales (GIC)

11



Estilos descriptivos.

¡Los estilos se pueden y se deben mezclar!

```
library ieee;
use ieee.std logic 1164.all;
entity mux2 1c is
 port( A, B, D0, D1 : in std logic;
                     : out std logic);
end mux2 1c;
architecture RTL of mux2 1c is
  signal sel : std logic;
begin
sel <= not(A xor B) ;</pre>
  process(sel, D0, D1)
  begin
    if sel = '0' then
      S <= D0;
    else
      S <= D1;
    end if:
  end process;
end RTL;
```



¡Este archivo es un test bench o banco de pruebas!

¡Este archivo no se sintetiza, es sólo para la simulación!

Modelado de Sistemas Computacionales (GIC)

13

**EI VHDL** 



Simulación funcional del archivo VHDL.



```
D0 <= not D0_i after 50 ns;
D1 <= not D1_i after 10 ns;

A <= '0', '1' after 400 ns, '0' after 1200 ns;
B <= '0', '1' after 800 ns, '0' after 1600 ns;
```

D0 => D0, D1 => D1, s => S);

end sim;

Simulación Funcional Es una simulación ideal en la que no existen retardos





Se utiliza el mismo banco de pruebas

```
D0 <= not D0_i after 50 ns;
D1 <= not D1_i after 10 ns;

A <= '0', '1' after 400 ns, '0' after 1200 ns;
B <= '0', '1' after 800 ns, '0' after 1600 ns;
```



Simulación Temporal

Es una simulación más realista al tenerse en cuenta los retardo de internos des dispositivo programable



Modelado de Sistemas Computacionales (GIC)

15

# WAH

Departamento de Electrónica

## Elementos del lenguaje

- Identificadores.
- ☐ Se utilizan para asignar un nombre a un elemento de VHDL.
- No existen restricciones en cuanto al máximo número de caracteres a emplear.
  - ❖ Válidos los caracteres:
    - Alfabéticos (a-z, A-Z) (no ñ si w)
    - numéricos (0-9)
    - Subrayado ( \_ ).
- ☐ No se hace distinción entre mayúsculas y minúsculas (case insensitive).
- Restricciones:
  - Deben empezar por un carácter alfabético
  - No pueden tener dos subrayados seguidos
  - ❖ No pueden acabar en subrayado.
  - ❖ No se pueden utilizar las palabras clave

```
library ieee;
use ieee.std_logic_1164.all;
entity mux2 1
 port (A, B, D0, D1): in std_logic;
                     : out std logic);
end mux2 1;
architecture RTL of mux2_1 is
  signal (sel
sel <= '1' when A = B else '0';
 process(sel, D0, D1)
  begin
   if sel = '0' then
     S <= D0;
    else
     S <= D1;
    end if;
 end process;
end RTL:
```



Palabras clave.

| abs access after alias all and architecture array assert attribute begin block body buffer bus case component configuration constant disconnect downto | end entity exit file for function generate generic group guarded if impure in inertial inout is label library linkage literal loop | nand new next nor not null of on open or others out package port postponed procedure process pure range record register | process pure range record register reject rem report return rot ror select severity shared signal sla sll sra srl subtype then |
|--------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------|
| downto<br>else                                                                                                                                         | loop<br>map                                                                                                                        | register<br>reject                                                                                                      | then<br>to                                                                                                                     |
| elsif                                                                                                                                                  | mod                                                                                                                                | procedure                                                                                                               | transport                                                                                                                      |

type

units until use

variable wait

while (in loop)

when

with

xnor

xor

unaffected

```
(library)ieee;
use ieee.std_logic_1164.all;
entity mux2_1 is
port A, B, D0, D1 : in std_logic;
s : out std_logic);
end mux2_1;
architecture RTL of mux2 1 is
  signal sel : std_logic;
begin
sel <= '1' when A = B else '0';
  process(sel, D0, D1)
  begin
     if sel = '0' then
      S <= D0;
     else
      S <= D1;
     end if;
  end process;
end RTL;
```

Modelado de Sistemas Computacionales (GIC)

17

## Ø. UAH

#### ■ Símbolo especiales.

- □ Pueden ser operadores.
- Pueden formar parte de sentencias.
- Un carácter:

```
& '() * + , - / : ; < > = | \ #
```

Dos caracteres:

```
=> ** := /= >= <= <> -- /* */
```

- ☐ Todas las sentencias terminan en ;
- Los comentarios van precedidos por --

```
library ieee;
use ieee.std_logic_1164.all;
entity mux2_1 is
 port( A, B, D0, D1 : in std_logic;
                   : out std logic);
       S
end mux2_1;
architecture RTL of mux2_1 is
 signal sel : std logic;
begin
sel <= '1' when A = B else '0';
 process(sel, D0, D1)
 begin
   if sel = '0' then S <= D0;
    else
     S <= D1;
    end if;
 end process;
end RTL;
```

**SÍMBOLOS ESPECIALES** 



#### Comentarios.

```
-- Company:
-- Engineer:
--
-- Create Date: 03.11.2022 23:58:54
-- Design Name:
-- Module Name: comentarios - rtl
-- Project Name:
-- Target Devices:
-- Tool Versions:
-- Description:
--
-- Dependencies:
--
-- Revision:
-- Revision 0.01 - File Created
-- Additional Comments:
```

```
/*Company:
Engineer:

Create Date: 03.11.2022 23:58:54
Design Name:
Module Name: comentarios - rtl
Project Name:
Target Devices:
Tool Versions:
Description:

Dependencies:

Revision:
Revision 0.01 - File Created
Additional Comments:
*/
```

VHDL-93 VHDL-08

VHDL2008 permite comentar bloques completos de código con /\* y \*/.

Modelado de Sistemas Computacionales (GIC)

19

### Estructura de un archivo VHDL

```
library nombre librería
 Bibliotecas
                 use nombre librería.nombre paquete.all
                 entity nombre entidad is
                       Listado puertos
    Entidad
                       -- Declaración de pines
                 end nombre_entidad;
                 architecture nombre arquitectura of nombre entidad
                 -- Declaración de señales internas
                 -- Declaración de componentes en caso de instanciación
                 begin
                 -- Cuerpo de la arquitectura:
Arquitectura
                       -- Se define la funcionalidad del diseño con:
                            -- asignaciones concurrentes
                            -- procesos
                            -- instanciación de componentes
                 end nombre_arquitectura;
```



- □ Contienen las unidades de diseño (entidades, arquitecturas, configuraciones y paquetes) ya analizadas (*compiladas y elaboradas*).
- ☐ Se acceden mediante su nombre lógico.
- ☐ Para dar visibilidad a una biblioteca se usa la sentencia *library*.
- Librerías utilizadas.
  - work. Es la librería donde se almacenan por defecto las unidades de diseño una vez compiladas. Es siempre visible.
  - \* std. Contiene los paquetes standard y textio. Es siempre visible.
  - ieee. Contiene paquetes para tipos std\_logic, unsigned/signed, paquetes aritméticos, etc. Las proporciona la propia herramienta de desarrollo. No es visible.

21



#### Bibliotecas/Librerías

Paquetes mas utilizados.

| Librería | Paquete            | Descripción                                                                                                                                |
|----------|--------------------|--------------------------------------------------------------------------------------------------------------------------------------------|
| std      | standard           | Define los tipos y subtipos básicos de VHDL: boolean, bit, bit_vector, character, string, integer, real, time,                             |
| std      | textio             | Define tipo de datos como <i>line</i> y <i>text</i> y procedimientos de lectura y escritura en archivos                                    |
| leee     | Std_logic_1164     | Define los tipos <b>std_ulogic</b> , <b>std_logic</b> , <b>std_ulogic_vector</b> y <b>std_logic_vector</b> .                               |
| ieee     | Numeric_std        | Define los tipos <b>signed</b> y <b>unsigned</b> y los operandos aritméticos para ellos                                                    |
| ieee     | Std_logic_arith    | Define los tipos <b>signed</b> y <b>unsigned</b> y los operandos aritméticos para ellos                                                    |
| ieee     | Std_logic_signed   | Define operaciones aritméticas con signo, operaciones de conversión y comparación para <b>std_ulogic_vector</b> y <b>std_logic_vector</b>  |
| ieee     | Std_logic_unsigned | Define operaciones aritméticas sin signo, operaciones de conversión y comparación para <b>std_ulogic_vector</b> y <b>std_logic_vector</b>  |
| ieee     | Std_logic_textio   | Define tipos de datos y procedimientos de lectura y escritura de archivos para std_ulogic, std_logic, std_ulogic_vector y std_logic_vector |







Enteros.

```
type integer is range -2147483647 to +2147483647;

-(231-1)

signal a integer;

Begin

a <= 23;
    a <= -37;
    a <= 23456789;
    a <= 23_456_789;
    a <= 12e2;
    a <= 23.0;</pre>
```

```
signal c: integer range 0 to 122;
signal d: integer range -34 to 456;

Begin

c <= 90.0; ← Error, no es un entero.
c <= 90;
d <= -37; ← Error, esta fuera del rango de c
c <= -90;
c <= d; ← Error si d toma un valor fuera del rango de c.
c <= d;
```

Para síntesis es recomendable acotar los integer,

El valor inicial (t=0-) de una variable, señal o puerto, sino se especifica, es el igual al primer elemento del tipo.

```
c(0^{-})=0
d(0^{-})=-34
```

Modelado de Sistemas Computacionales (GIC)

25

# WAH

# Tipos de datos: escalares

Enteros.

Hay dos subtipos predefinidos de tipo entero:

```
subtype natural is integer range 0 to integer'high;
subtype positive is integer range 1 to integer'high;
```

- ☐ A un objeto sólo se le puede asignar un dato que sea del tipo utilizado en su declaración.
  - Un tipo y un subtipo no pueden considerarse como tipos diferentes

```
signal a: integer;
signal b: natural range 6 to 122;
signal c: positive;
...
Begin

c<=a;←
Error si a toma un valor menor que 1.
a<=b;
b<=c;</pre>
```



#### Reales

```
type real is range -1.0E38 to 1.0E38;
```

El tipo real no es aceptado por la mayoría de las herramientas de síntesis

Modelado de Sistemas Computacionales (GIC)

27

Tipos de datos: escalares



#### ■ Enteros y Reales

□ Los enteros y reales admiten la conversión tipo *CAST*. Comparten un conjunto de valores.

```
signal a:real;
signal b: real range -34.0 to 456.0;
signal c: integer;
signal d: integer range -34 to 456;

Begin

a<=real(c);
c<=integer(a);
d<=integer(b);
b<=real(d);</pre>
```



- ☐ Tipos para representar valores lógicos.
  - Son tipos enumerados en los que se define el conjunto de posibles valores.
  - ☐ Definidos en el paquete **Standar** de la librería **std**.

```
type BOOLEAN is (FALSE, TRUE);

type BIT is ('0', '1');

Se puede utilizar para síntesis. Aunque no lo vamos a hacer.
```

□ Definidos en el paquete **std\_logic\_1164** de la librería **ieee**.

Para poder utilizar el tipo std\_logic hay que declarar el paquete std\_logic\_1164

```
library ieee;
use ieee.std_logic_1164.all;
```

Modelado de Sistemas Computacionales (GIC)

29



### Tipos de datos: escalares

- ☐ El tipo de datos **std\_logic**.
  - □ Valores lógicos: '0', '1', 'L' 'H'.



□ Valores metalógicos: 'U', 'X', 'W', '-'

Para VHDL-93, no se pueden utilizar en síntesis.

Para VHDL-08, '-' se pueden utilizar en síntesis, con ciertas particularidades, pero sólo este valor



☐ ¿Qué es la alta impedancia ('Z')?

Es un tercer estado (tristate, Z), aparte de los niveles alto (1) y bajo (0).



Modelado de Sistemas Computacionales (GIC)

31



## Tipos de datos: escalares

□ ¿Qué es la alta impedancia ('Z')?



iSe suele utilizar con puertos *inout*!



iEl pin funciona como salida!



iEl pin funciona como entrada!

S tiene múltiples drivers.

Esto sólo es posible si el tipo de datos de S es un tipo resuelto.

¡El std\_logic, es un tipo resuelto!

C=1

# Tipos de datos: escalares

```
architecture RTL of buff triestate is
begin
  process (all)
  begin
    if C = '1' then
      Y <= A;
    else
    Y <= 'Z';
end if;
  end process;
  process (all)
  begin
    if D = '1' then
      Y <= B;
    else
      Y <= 'Z';
    end if;
  end process;
end:
```



Modelado de Sistemas Computacionales (GIC)

33

**Vectores** 

Vectores.

Están formados por varios elementos o unidades atómicas a las cuales se puede acceder de forma individual, parcial o conjunta.

```
type bit_vector is array (natural range <>) of bit;

type std_logic_vector is array (natural range <>) of std_logic;
```



No admiten los operadores aritméticos

☐ VHDL-08 añade dos nuevos vectores en el paquete **standard**.

```
type integer_vector is array (natural range <>) of integer;
type boolean_vector is array (natural range <>) of boolean;
```



Vectores.

El tamaño del vector se indica en la declaración del objeto

```
signal bus_1 : std_logic_vector(7 downto 0);

signal bus_2 : std_logic_vector(0 to 7);

signal a : std_logic_vector(3 downto 0);

3 2 1 0
```

El elemento de la izquierda siempre es el de mayor peso.

Modelado de Sistemas Computacionales (GIC)

35

**Vectores** 



Vectores

```
signal bus_1 : std_logic_vector(7 downto 0);
signal bus_2 : std_logic_vector(0 to 7);
signal a : std_logic_vector(3 downto 0);
signal b : bit_vector(3 downto 0);
```

- ☐ La asignación se hace elemento a elemento, independientemente de los índices.
- ☐ El dato asignado debe tener **igual** tamaño que el objeto al que se le asigna.
- ☐ El tipo de los elementos de los vectores debe ser igual.





■ Asignación de valores.

```
signal a, b : std_logic_vector(7 downto 0);
...

a <= "00001111";

a <= "0000_1111";

a (= "0000_1111";

a (7 downto 4) <= "1000";

a (7 downto 4) <= "1000";

a (7 downto 5) <= x"5";

a (7 downto 5) <= x"5";

a (8 downto 1) <= b (7 downto 4);

La palabra reservada others: asigna un valor a todos los elementos.
```

```
signal a,b,s: std_logic_vector(7 downto 0);
...
s(7 downto 4)<=a(7 downto 4);
...
s(3 downto 0)<=b(3 downto 0);
...
s(7 downto 0)<=b(7 downto 0);
Es equivalente a: s<=b;</pre>
```

Modelado de Sistemas Computacionales (GIC)

37



#### **Vectores**

☐ Asignación por posición.

```
signal a,b : std_logic_vector(3 downto 0);
...

a<=(b(2),a(0), b(1),'1');

b(2) a(0) b(1) '1'

b<=('1','0','2','0');

41' '0' '2' '0'

3 2 1 0</pre>
```



¡Sólo es valido para VHDL-08!

```
b<= ('1', a (3 downto 1)); Error: no se pueden utilizar un vectores.
```



Asignación por identificador.

Los índices de los elementos de los vectores son siempre enteros.

```
signal a, b : std logic vector(7 downto 0);
     a \leftarrow (7 \Rightarrow '1', 5 \Rightarrow '1');
                                                              Error: tamaños diferentes.
     a \le (7 \Rightarrow '1', 5 \Rightarrow '1', others \Rightarrow '0');
                                                                         1010 0000
     a \ll (7|5 = '1');
                                                          Error: tamaños diferentes.
     a \le (7|5 \Rightarrow '1', others \Rightarrow '0');
                                                                1010 0000
     a <= (3 \text{ downto } 0=>'0', \text{ others } =>'1'); \leftarrow
                                                                   1111 0000
     a <= ( '1', '0', '1', others => '0');
                                                                  1010_0000
                                                               1000_0000
     a <= ('1', '0', others => '0');
     a <= (4 => '1', others => '0'); 	
                                                          0001 0000
```

☐ VHDL-08 permite asignar un grupo de valores

Modelado de Sistemas Computacionales (GIC)

39

**Vectores** 



■ Descomposición de vectores.

Solo es válido para VHDL-08.

```
signal S, D: std logic vector(7 downto 0);
                                                                       S(3 \text{ downto } 0) \le D(7 \text{ downto } 4);
   (S(3 \text{ downto } 0), S(7 \text{ downto } 4)) <= D;
                                                                       S(7 \text{ downto } 4) \le D(3 \text{ downto } 0);
                           ( 3 \text{ downto } 0 \Rightarrow S, 7 \text{ downto}
                                                                4 \Rightarrow S < D;
                                                                signal a, b, sum: unsigned(15 downto 0);
                                                                signal aux : unsigned(16 downto 0);
signal a, b, sum : unsigned(15 \text{ downto 0});
                                                                signal c_out : std_logic;
signal c_out : std_logic;
                                                                aux<= ('0' & a) + ('0' & b);
(c out, sum) \le ('0' \& a) + ('0' \& b);
                                                                c_out <= aux (16);</pre>
                                                                sum \le aux(15 downto 0)
signal S0 : std logic vector(7 downto 0);
signal S1, S2: std_logic_vector(2 downto 0);
                                                                                        S1 \le S0(2 \text{ downto } 0);
signal S3, S4 : std_logic;
                                                                                       S2 \le S0 (6 \text{ downto } 4);
                                                                                       S3 \le S0(3);
 (2 \text{ downto } 0 \Rightarrow \$1,6 \text{ downto } 4 \Rightarrow \$2,3 \Rightarrow \$3,7 \Rightarrow \$4) <= \$0;
                                                                                       S4 <= S0(7);
```

| Otra forma de representación de números en VHDI | (Sólo pa | ara VHDL-08). |
|-------------------------------------------------|----------|---------------|
|-------------------------------------------------|----------|---------------|

□ Para los vectores tipo *std\_logic\_vector* o *unsigned/signed* el formato es *NB"valor"*, donde *N* representa el tamaño en bits, *B* indica la base. Cuando se omite la base, por defecto se considera binario. Bases:

B o b para binario, O u o para octal, D o d para decimal y X o x para hexadecimal

| Número   | Bits | Base | Valor decimal | Valor en binario |
|----------|------|------|---------------|------------------|
| 4B"1100" | 4    | 2    | 12            | 1100             |
| B"110"   | 3    | 2    | 6             | 110              |
| 8B"10"   | 8    | 2    | 2             | 00000010         |
| 3D"7"    | 3    | 2    | 7             | 111              |
| 60"41"   | 6    | 8    | 33            | 100001           |
| 8X"AA"   | 8    | 16   | 170           | 10101010         |
| "100"    | 3    | 2    | 4             | 100              |
| X"AB"    | 8    | 16   | 171           | 10101011         |
| 7X"3E"   | 7    | 16   | 62            | 00111110         |
| 70"141"  | 7    | 8    | 33            | 01100001         |
| 8X"3"    | 8    | 16   | 3             | 00000011         |
| 8SX"5"   | 8    | 16   | +5            | 00000101         |
| 8SX"F"   | 8    | 16   | -1            | 11111111         |
| 8UX"3"   | 8    | 16   | 3             | 00000011         |
| 8UX"A"   | 8    | 16   | 10            | 00001001         |

Por defecto se considera la base binaria.

Para los datos especificados en hexadecimal u octal se pueden asignar a vectores con tamaños no múltiplos de 4 o 3 respectivamente

Para los datos especificados con signo (*signed*) el bit de mayor peso del dato representa el signo. El valor es en complemento a 2.

Para los datos especificados sin signo (*unsigned*) el valor se considera binario natural.

Modelado de Sistemas Computacionales (GIC)

41



#### Vectores.

■ Vectores tipo unsigned/signed.

Los operadores aritméticos no soportan los vectores binarios (bit vector y std logic vector).

En la biblioteca *ieee* se definen dos paquetes *numeric\_bit* y *numeric\_std* en los que se declaran los operadores aritméticos para soportar los vectores binarios: el *numeric\_std* para el tipo *std\_logic\_vector* y el *numeric\_bit* para el tipo *bit vector*.

Se definen dos nuevos vectores:

```
type unsigned is array (natural range <>) of bit;
type signed is array (natural range <>) of bit;
```

```
library ieee;
use ieee.numeric bit.all;
```

```
type unsigned is array (natural range <>) of std_logic;
type signed is array (natural range <>) of std_logic;
```

```
library ieee;
use ieee.numeric_bit.all;
```

Permiten utilizar todos los operadores aritméticos



□ Vectores tipo *unsigned/signed*.

```
signal suma, sumando_1:unsigned (7 downto 0);
signal sumando_2:unsigned (3 downto 0);
....
suma<= sumando_1 + sumando_2;
suma<= sumando_1 + 12;

Se permite operar con enteros

if suma > 45 then
Se pueden comparar con enteros

Las asignaciones son iguales que las vistas para el tipo std_logic_vector
```

Modelado de Sistemas Computacionales (GIC)

43

**Vectores** 



- □ Conversión entre signed/unsigned y std logic vector.
  - Cast : por ser arrays similares que tienen la misma longitud y tienen elementos idénticos o convertibles.

```
type std_logic_vector is array (NATURAL range <>) of STD_LOGIC;

type unsigned is array (natural range <>) of std_logic;
type signed is array (natural range <>) of std_logic;

signal ent_a, ent_b: std_logic_vector(7 downto 0);
signal res_1,res_2: std_logic_vector(7 downto 0);
......
    ent_a<="11111101";
    ent_b<="00001001";
    res_1<= std_logic_vector(unsigned(ent_a)+unsigned(ent_b));
......
    res_2<= std_logic_vector(signed(ent_a)+signed(ent_b));</pre>
```

```
signal a,b : std_logic_vector (7 downto 0);
signal s: std_logic_vector(8 downto 0));
s<=std_logic_vector(unsigned(a)+unsigned('0'&b));</pre>
```

Sumador sin overflow



- Conversión entre signed/unsigned y enteros (integer).
  - Hay que utilizar funciones de conversión

```
function TO UNSIGNED ( ARG,SIZE: NATURAL) return UNSIGNED;
   -- Result subtype: UNSIGNED (SIZE-1 downto 0)
      -- Result: Converts a non-negative INTEGER to an UNSIGNED vector with
                   the specified SIZE.
      -- Id: D.4
  function TO_SIGNED ( ARG: INTEGER; SIZE: NATURAL) return SIGNED;
      -- Result subtype: SIGNED (SIZE-1 downto 0)
      -- Result: Converts an INTEGER to a SIGNED vector of the specified SIZE.
      -- Id: D.5
  function TO_UNSIGNED ( ARG: STD LOGIC VECTOR) return UNSIGNED;
      -- Result subtype: UNSIGNED, same range as input ARG
      -- Result: Converts STD_LOGIC_VECTOR to UNSIGNED.
      -- Id: D.6
  function TO_SIGNED ( ARG: STD_LOGIC_VECTOR) return SIGNED;
   -- Result subtype: SIGNED, same range as input ARG
   -- Result: Converts STD_LOGIC_VECTOR to SIGNED.
                                                                 for i in 7 downto 0 loop
                                                                    if E(i) = '0' then
P <= "01";</pre>
function TO INTEGER ( ARG: UNSIGNED) return NATURAL;
                                                                       S <= std logic vector(to_unsigned(i,3));</pre>
      -- Result subtype: NATURAL. Value cannot be
                                                                     end if:
negative since parameter is an
                                                                 end loop;
                            UNSIGNED vector.
      -- Result: Converts the UNSIGNED vector to an
INTEGER.
-- Id: D.2 function TO_INTEGER ( ARG: SIGNED) return INTEGER;
      -- Result subtype: INTEGER
      -- Result: Converts a SIGNED vector to an INTEGER.
      -- Id: D.3
```

45



#### Vectores

□ Formación de vectores.

Se utiliza el operador &

Es igual para los vectores de tipo std logic vector y unsigned/signed.

```
signal sel1,sel2 : std_logic;
signal bus_std_1 : std_logic_vector(6 downto 0);
signal bus_std_2 : std_logic_vector(7 downto 0);
signal bus_std_3 : std_logic_vector(7 downto 0);
signal ax ,bx: std_logic_vector(3 downto 0);
signal sel : std_logic_vector(1 downto 0);
signal aux : unsigned(1 downto 0);
signal cx ,dx: unsigned(3 downto 0);
signal bus_unsg_1 : unsigned(7 downto 0);
signal bus_unsg_2 : unsigned(4 downto 0);
```

```
sel<='`1'&'0';

sel<=sel1&sel2;

bus_std_1<= bus_std_2(3 downto 1)&"0010";

bus_std_2<= ax&bx;

bus_std_3<=bus_std_3(6 downto 0)&'0'; bus_</pre>
```

```
aux<='1'&'0';
```

aux<=sel1&sel2;

```
bus_unsg_1<= cx&dx;
```

```
bus_unsg_2<=bus_unsg_1(4 downto 1)&'0';
```

bus\_unsg\_2<=bus\_unsg\_2(3 downto 0)&bus\_unsg\_2(4);

```
bus_std_3<= bus_std_3(0)& bus_std_3(7 downto 1);
```



47

**Vectores** 



#### Array de arrays

```
type t mem2 is array (15 downto 0) of std logic vector(7 downto 0);
signal Ram1,Ram2
                         : t_mem2;
signal contenido : std_logic_vector(7 downto 0);
                                                                                                     '1'
                                                                                          '0'
                                                                                                  '0'
. . .
                                                                                   '0'
Ram2
                 <= (others => (others=>'1'));
                                                                                          '1'
                                                                                       '0'
                                                                                                  '0'
                                                                                                     '1'
                                                                               14
Ram1
                 <= Ram2;
                                                                                                  <mark>'1'</mark>
                                                                                       '0'
                                                                                          '0'
Ram1(4)( 7)
                  <= '0';
                 <= Ram1 (5) (7 downto 0);
contenido
                                                                                          '0'
                                                                                                     '0'
contenido
                 <= Ram2(1);
```

Error: los índices no pueden ser un rango

contenido<= contenido(6 downto 0)& contenido(7);</pre>





48



```
library nombre_librería
 Bibliotecas
                 use nombre_librería.nombre_paquete.all
                 entity nombre_entidad is
                      Listado puertos
    Entidad
                       -- Declaración de pines
                 end nombre_entidad;
                 architecture nombre_arquitectura of nombre_entidad
                 -- Declaración de señales internas
                 -- Declaración de componentes en caso de instanciación
                 begin
                 -- Cuerpo de la arquitectura:
Arquitectura
                      -- Se define la funcionalidad del diseño con:
                            -- asignaciones concurrentes
                            -- procesos
                            -- instanciación de componentes
                 end nombre_arquitectura;
```

49

**Entidades** 



☐ Describen el nombre del diseño y la interfaz con el exterior.

entity identificador\_entidad is

generic (lista genericos);

port (lista puertos);
end [entity] (identificador\_entidad];

Indica el nombre que recibe la entidad.
Se utiliza para referenciar a la entidad.

Son constantes que permiten la parametrización del código.

- Son señales para comunicar el circuito con el exterior.
- Son vistos por todas las arquitecturas de la entidad.

50



Puertos: representan los terminales de nuestro modelo.

```
port (puerto_1: <modo> <tipo>;
    puerto_2: <modo> <tipo>;
    ....
    puerto_N: <modo> <tipo>);
```

```
port (puerto_a, puerto_c, puerto_d : <modo> <tipo>;
    puerto_2: <modo> <tipo>;
    ....
    puerto_N: <modo> <tipo>);
```

- In: Puerto de entrada. → Su valor sólo puede ser leído.
- Out: Puerto de salida.
   Su valor sólo puede ser escrito (VHDL-93).
   Su valor puede ser leído o escrito (VHDL-08).
- *Inout:* Puerto bidireccional. Su valor puede ser tanto leído como escrito.

Modelado de Sistemas Computacionales (GIC)

51



#### **Entidades**

```
port (puerto_1: <modo> <tipo>;
    puerto_2: <modo> <tipo>;
    ....
    puerto_N: <modo> <tipo>);
```

Terminales individuales:

```
std_logic

Terminales múltiples (bus): Vectores.

std_logic_vector (7 downto 0)

'U' -- Uninitialized
'X' -- Forcing Unknown
'O' -- Forcing 1
'I' -- Forcing 1
'I' -- Weak Unknown
'L' -- Weak Unknown
'L' -- Weak 0
'H' -- Weak 1
'-' -- Don't Care
```

¡Con los valores de los índices se define el tamaño del vector!



¡Es necesario asignar un valor por defecto a **N** para poder realizar la síntesis!

```
architecture RTL of dis_1 is
.....
constant N : positive := 32;
signal CH_A : std_logic_vector(N-1 downto 0);
signal CH_B : std_logic_vector(N-1 downto 0);
signal CH_OUT : std_logic_vector(N downto 0);
....

begin
.....
DUT:entity work.eje_generic
    generic map (
        N => N)
    port map (
        A => CH_A,
        B => CH_B,
        RESULTADO => CH_OUT);
....
```

¡Cuando se llama (instancia) en otra entidad de nivel superior se le asigna valor a los genéricos y puertos!

Para síntesis: A los genéricos se le debe asignar una constante

A los puertos se le debe asignar una señal o un puerto de la entidad de nivel superior.

Modelado de Sistemas Computacionales (GIC)

53



#### **Entidades**

☐ En VHDL-08 el valor de los genéricos pueden referenciar a otros genéricos.

```
entity ejemplo is
  generic (
    SIZE :    natural := 8;
    D :    std_logic_vector(2*SIZE -1 downto 0));
  port (
    A : in std_logic_vector(D downto 0);
    S : out std_logic_vector(D downto 0));
end ejemplo;
```



☐ En VHDL-08 los genéricos pueden tipos, subprogramas y paquetes.

```
library ieee;
use ieee.std_logic_1164.all;
 entity generic mux2 is
   generic ( type data_type );
                                                                           ¡Al tipo no se la asigna un valor por defecto!
            A, B : in std_logic;
D0, D1 : in data_type;
   port ( A, B
                                                          library ieee;
use ieee.std_logic_1164.all;
                      : out data_type );
             S
 end entity generic_mux2;
                                                          entity mux2_8b is
  port ( X, Y :
        CH_1 :
 architecture rtl of generic mux2 is
                                                                               : in std logic;
                                                                      CH 1 : in std logic_vector(7 downto 0);
CH-2 : in std logic_vector(7 downto 0);
CH_OUT : out std_logic_vector(7 downto 0));
 begin
   process (all)
   begin -- process
if A = B then
                                                           end entity mux2_8b;
         S <= D0;
                                                          architecture rtl of mux2 8b is
        S <= D1;
                                                          begin
      end if;
                                                          U1 : entity work.generic_mux2
  generic map(
   end process;
 end architecture rtl;
                                                               data type => std logic vector(7 downto 0))
                                                             port map (
                                                                A => X
                                                                DO => CH 1,
                                                               D1 => CH_2
                                                                S = CH_OUT);
                                                          end architecture rtl;
                                                          IJ1
      х 🗆
                            В
                                                                                                   CH_OUT[7:0]
                        D0[7:0]
                                                                   10[7:0]
CH_1[7:0]
                                                                             0[7:0]
                                                                   11[7:0]
CH_2[7:0] 🗅
                                               0
                                                                            RTL_MUX
                                             RTL_EQ
                                                                                                                                  55
                        D1[7:0]
                                                      generic_mux2
```



#### **Entidades**

☐ Ejemplo.



Esta línea:

```
library ieee;
use ieee.std_logic_1164.all;

entity ejemplo1 is
   port(a, b : in std_logic;
        s1, s2 : out std_logic);
end ejemplo1;
```

```
architecture rtl of ejemplo1 is
begin
   s1 <= a and b;
   s2 <= s1 xor b;
end rtl;</pre>
```

Es errónea para VHDL-93

No es errónea para VHDL-08



☐ Ejemplo (VHDL-93).

```
a x S1
```

```
library ieee;
use ieee.std_logic_1164.all;
entity ejemplo1 is
   port(a, b : in std_logic;
        s1, s2 : out std_logic);
end ejemplo1;
architecture rtl of ejemplo1 is
   signal x : std_logic;
begin
   x <= a and b;
   s1<= x;
   s2<= x xor b;
end rtl;</pre>
```

¡Ahora el código es correcto para VHDL-93!

¡Y también para VHDL-08!

Modelado de Sistemas Computacionales (GIC)

57

**Entidades** 



☐ Ejemplo (VHDL-93).



# 

#### Simulación temporal





☐ Ejemplo (VHDL-93).



### ¿ES CORRECTO ESTE CÓDIGO?



Modelado de Sistemas Computacionales (GIC)



Concurrencia y secuencialidad



59



Departamento de Electrónica

☐ Ejemplo (VHDL-93).







- ☐ La concurrencia se consigue por la asignación diferida de las señales (**signal**) y los puertos.
- ☐ Las señales se pueden leer y escribir
- ☐ Las señales tienen 2 campos:

Campo Cola de valor de eventos

Refleja el valor actuar Contiene el conjunto de posibles valores futuros a tomar

Es de sólo lectura

Es de sólo escritura

Si el puerto es de modo in, sólo tiene Campo de valor

Si el puerto es de modo *out* tiene: Cola de eventos (VHDL-93) o los dos campos (VHDL-08)

Si el puerto es de modo inout, tiene los dos campos

Modelado de Sistemas Computacionales (GIC)

61



### Concurrencia y secuencialidad

☐ ¿Cómo se simula el código (VHDL-93)?



| <pre>library ieee; use ieee.std_logic_1164.all;</pre>                                                |
|------------------------------------------------------------------------------------------------------|
| <pre>entity ejemplo1 is   port(a, b : in std_logic;     s1, s2 : out std_logic); end ejemplo1;</pre> |
| <pre>architecture rtl of ejemplo1 is     signal x : std_logic; begin</pre>                           |
| s2 <b>&lt;=</b> x xor b;                                                                             |
| s1 <b>&lt;=</b> x;                                                                                   |
| <pre>x &lt;= a and b; end rtl;</pre>                                                                 |

```
a ______
b _____
x _____
s1 _____
s2 ____
```



#### ☐ ¿Cómo se simula el código (VHDL-93)?

| а | 0 |
|---|---|
|   |   |
| b | 0 |

x 0 0

S1 0

S2 **0** 1



Concurrencia y secuencialidad

La simulación se ejecuta paso a paso hasta que se produzca un evento en un puerto de entrada (*in*).

Al haber un evento se para el tiempo de simulación y se ejecuta (elabora) toda la arquitectura.

Sólo se ejecutan las sentencias que dependen del elemento (objeto) que ha sufrido el evento.

Los valores se asignan a la Cola de Eventos del objeto.

Al llegar al final de la arquitectura se actualizan todas las señales y puertos.

Esta ejecución se conoce como "un ciclo  $\Delta$ ".  $\Delta$ = 0ns

Modelado de Sistemas Computacionales (GIC)

63

## Ø. UAH

#### ☐ ¿Cómo se simula el código (VHDL-93)?

a 0

b 1

x 0

S1 0

S2 1

### Concurrencia y secuencialidad





Al producirse un nuevo evento (S2) se vuelve a elaborar toda la arquitectura.

Se ejecutan las sentencias que dependen del objeto (S2)

Al llegar al final de la arquitectura se vuelven a actualizan todas las señales y puertos.

Se ha producido otro ciclo  $\Delta$ .

Como ya no hay eventos se actualiza el valor de los objetos.



☐ ¿Cómo se simula el código (VHDL-93)?

a 0

b 1

( 0

S1 0

S2 1



Concurrencia y secuencialidad

a \_\_\_\_\_\_ b \_\_\_\_\_ x \_\_\_\_\_ s1 \_\_\_\_\_ s2 \_\_\_\_

Como no hay eventos en los puertos de entrada no se vuelve elaborar la arquitectura

Se continua con la simulación paso a paso.

Modelado de Sistemas Computacionales (GIC)

65

# WAH

☐ ¿Cómo se simula el código (VHDL-93)?

a 0

1

x 0 1

S1 0

S2 1

```
a b x s1 s2
```

## Concurrencia y secuencialidad

```
library ieee;
use ieee.std_logic_1164.all;
entity ejemplo1 is
 port(a, b : in std_logic;
      s1, s2 : out std_logic);
end ejemplo1;
architecture rtl of ejemplo1 is
  signal x
           :
                 std logic;
begin
   s2
      <= x xor b; x
      <= x;
       <= a and b; 🗸
end rtl;
```

Primer ciclo  $\Delta$ .

Como hay eventos (x) se vuelve a elaborar la arquitectura

# ☐ ¿Cómo se simula el código (VHDL-93)?





Concurrencia y secuencialidad

Segundo ciclo A.

Como hay eventos (S1 y S2) se volvería a elaborar la

No tiene sentido porque son salidas.

Modelado de Sistemas Computacionales (GIC)

67

# Concurrencia y secuencialidad

☐ ¿Cómo se simula el código (VHDL-93)?

```
library ieee;
use ieee.std_logic_1164.all;
entity ejemplo1 is
 port(a, b : in std_logic;
      s1, s2 : out std logic);
end ejemplo1;
architecture rtl of ejemplo1 is
                std logic;
 signal x :
begin
  s2 <= x xor b;
  s1 <= x;
  x \leq a and b;
end rtl;
```





Las sentencias así construidas son concurrentes:

Se ejecutan todas a la vez.

El orden en el que se escriben no importa.

```
library ieee;
use ieee.std_logic_1164.all;
entity ejemplo1 is
 port(a, b : in std_logic;
      s1, s2 : out std logic);
end ejemplo1;
architecture rtl of ejemplo1 is
  signal x : std logic;
begin
      <= a and b;
   X
   s1 <= x;
   s2 <= x xor b;
end rtl;
```



Modelado de Sistemas Computacionales (GIC)

69

## Concurrencia y secuencialidad

Asignación secuencial.

Es idéntica para ambos estándares (VHDL-93 o VHDL-08)

- 0

¡El código que hay en el proceso se ejecuta siembre que haya un evento en uno de estos objetos!

¡A esto se le llama lista de sensibilidad!

Todas las sentencias son secuenciales: se ejecutan una a continuación de la otra.





Como el evento está en una salida, no se producen ciclos Δ.

- Asignación secuencial.





Concurrencia y secuencialidad

Como los eventos se producen en objetos que no están en la lista de sensibilidad, no se vuelve a ejecutar el proceso.

No se producen más ciclos  $\Delta$ .

71

#### Asignación secuencial.

### Concurrencia y secuencialidad

```
library ieee;
use ieee.std_logic_1164.all;
entity ejemplo2 is
 port(a, b : in std_logic;
     s1, s2 : out std logic);
end ejemplo2;
architecture rtl_2 of ejemplo2 is
 signal x : std logic;
begin
process(a, b)
 begin
  x \leq a and b; \checkmark
  s1 <= x;
  s2 <= x xor b; 🗸
ind process;
end rtl_2;
```

```
а
X
s1
```



■ Asignación secuencial. Comparativa

```
architecture rtl of ejemplol is
    signal x :    std_logic;
begin

x <= a and b;
    s1 <= x;
    s2 <= x xor b;
end rtl;</pre>
```

```
architecture rtl_2 of ejemplo2 is
    signal x : std_logic;
begin

process(a b) código es erróneo!

x <= a and b;
    s1 <= x;
    s2 <= x xor b;
end process;
end rtl_2;</pre>
```





¡Hay que tener mucho cuidado cuando en un proceso se le asigna un valor a una señal y a continuación se examina su valor!

¡Volveremos sobre ello!

Modelado de Sistemas Computacionales (GIC)

73

## Ø. UAH

#### Concurrencia y secuencialidad

Asignación secuencial. Comparativa. Simulación temporal

```
architecture rtl of ejemplo1 is
    signal x :    std_logic;
begin

    x <= a and b;
    s1 <= x;
    s2 <= x xor b;
end rtl;</pre>
```







¿Cómo es posible que ahora sean iguales?

¡El sintetizador completa la lista de sensibilidad!

process(a, b, x)

process(all)

Para VHDL-08



☐ ¿Una posible solución?

```
architecture rtl_2 of ejemplo2 is
    signal x : std_logic;
begin

process(a, b, x)
    process(all)

begin
    x <= a and b;
    s1 <= x;
    s2 <= x xor b;
end process;
end rtl_2;</pre>
```

¡Una salida actúa como entrada!

¡Esto puede dar problemas!

¡Se debe evitar SIEMPRE!





Concurrencia y secuencialidad

Modelado de Sistemas Computacionales (GIC)

75

#### ☐ Asignación secuencial.

```
a 0
b 0
```

. .

S2 **0** 1

Las variable no tienen asignación diferida . .



```
library ieee;
use ieee.std_logic_1164.all;
entity ejemplo3 is
  port(a, b : in std_logic;
    s1, s2 : out std_logic);
end ejemplo3;
architecture rtl _3 of ejemplo3 is
begin
 process(a, b)
   variable x
                        std logic;
  begin
       := a and b; ✓
   Х
   s1 <= x;
   s2 <= x xor b;
 ind process;
end rtl 3;
```

Las variables tienen el mismo comportamiento en ambos estándares (VHDL-93 o VHDL-08)

- ☐ Asignación secuencial.
  - a ()
  - b 1
  - x g
  - S1 0 1
  - S2 **0** 0



Modelado de Sistemas Computacionales (GIC)



77

#### ■ Asignación secuencial.

- a 1
- h 1
- . r
- S1 0 0
- S2 **0** 0

# use ieee.std\_logic\_1164.all; entity ejemplo3 is port(a, b : in std\_logic; s1, s2 : out std\_logic); end ejemplo3; architecture rtl \_3 of ejemplo3 is begin process(a, b) variable x : std\_logic; begin x := a and b; s1 <= x; s2 <= x xor b; end ejemplo3 is std\_logic;</pre>

Concurrencia y secuencialidad

library ieee;

end rtl 3;





#### Comparativa

```
architecture rtl of ejemplo1 is
    signal x :    std_logic;
begin

x <= a and b;
    s1 <= x;
    s2 <= x xor b;
end rtl;</pre>
```





¡En un proceso, para almacenar un valor que después se va a examinar se utilizan variables!

¡Las variables son locales al procesos en el que se declara!

Modelado de Sistemas Computacionales (GIC)

79

# (DAH

Departamento de Electrónica

#### ☐ Ejercicio.



#### Concurrencia y secuencialidad

```
library ieee;
use ieee.std_logic_1164.all;
entity rs is
  port(R, S : in std_logic;
        Q : out std_logic;
        QN : out std_logic);
end entity;

architecture arql of rs is
  signal aux_q, aux_qn : std_logic;
begin
  aux_q <= S nand aux_qn;
  aux_qn <= R nand aux_q;

Q <= aux_q;
QN <= aux_qn;
end arql;</pre>
```

VHDL-93

VHDL-08



☐ Ejercicio.



```
library ieee;
use ieee.std logic 1164.all;
entity rs is
  port(R, S : in std_logic;
       Q
           : out std_logic;
       QN
            : out std_logic );
end entity;
architecture arq1 of rs is
  signal aux_q, aux_qn : std_logic;
  aux_q <= S nand aux_qn;</pre>
  aux_qn <= R nand aux_q;</pre>
  Q <= aux_q;
  QN <= aux_qn;
end arq1;
```



Modelado de Sistemas Computacionales (GIC)

Completa el cronograma

81

# (A)

#### Concurrencia y secuencialidad

☐ Ejercicio.



#### Simulación temporal





☐ La concurrencia se consigue por la asignación diferida de las señales (signal) y puertos (port)



Modelado de Sistemas Computacionales (GIC)

83

Otros elementos del lenguaje



#### Objetos.

- Son elementos que toma un valor de algún tipo de dato.
- ❖ Todo objeto se deben declarar antes de ser utilizado.

#### ■ Tipos:

- Constantes. Son objetos que mantiene siempre su valor inicial. Son de sólo lectura
- ❖ Variables. Son objetos que permite almacenan valores que pueden cambiar, mediante una sentencia (secuencial) de asignación. Son de lectura/escritura.
- Señales. Son objetos que permite almacenan valores que pueden cambiar, mediante una sentencia (concurrente o secuencial) de asignación. Son de lectura/escritura



- Es un objeto que mantiene siempre su valor inicial.
- Su valor no puede modificarse.
- Se emplean para asignar un valor a un identificador.
- ☐ Facilitan la legibilidad y depuración del código.
- ☐ Se pueden declarar en la arquitectura o en los procesos, de ello depende su visibilidad.

```
constant identificador{,..}: tipo [:= valor_inicial];
```

```
architecture rtl of dis is
  constant ROMsize: integer := 10;
  constant bus_dir: std_logic_vector(7 downto 0):="10010111";

begin
    . . .

process(. . .)
  constant bus_dat: std_logic_vector(7 downto 0):=x"33";
  constant ROM_Width: integer := ROMsize*2;

begin
    . . .
end process;
    . . .
```

Modelado de Sistemas Computacionales (GIC)

85



#### **Variables**

- Almacenan valores que pueden cambiar
- Proporciona un mecanismo para un almacenamiento local.
- ☐ Tienen una asignación inmediata;
- No tiene analogía en el hardware.
- □ Sólo se pueden utilizar en estructuras secuenciales: dentro procesos.
- Se declaran el la parte declarativa de procesos.
- Son locales al proceso en el que se declara.

```
variable identificador{,..}: tipo [:= valor_inicial];
```

```
architecture rtl of eje is
. . .
begin

process(. . .)
  variable cnt_1,cnt_2 : natural;
  variable adrs : std_logic_vector (3 downto 0) := "0000";
  variable data : std_logic_vector (0 to 15);
  variable aux: std_logic;
. . .
  begin
. . .
En la
```



En la síntesis se ignora el valor inicial

**NO SE DEBE HACER** 

end process;



- ☐ Permiten que se modifique su valor.
- ☐ Tienen una analogía directa con el hardware. Modela una conexión física.
- Se declaran en la parte declarativa de las arquitecturas.
- ☐ Son visibles en la arquitectura en que se declaran.
- Se utilizan como elemento de comunicación entre procesos.
- Puede recibir asignaciones concurrentes o secuenciales .
- La asignación de las señales es diferida .
  - Llevan asociados una lista o cola)de eventos con el conjunto de posibles valores futuros a tomar.
  - La asignación no se hace efectiva hasta que todos los procesos terminan el ciclo actual de simulación
- Los puertos de una entidad se consideran señales.

```
signal identificador{,..}: tipo [:= valor_inicial];
```

```
architecture rtl_1 of mux4_1_if is
signal rst : std_logic;
signal clk_1,clk_2,clk_3 : std_logic := '0';
. . .
begin
```



En la síntesis se ignora el valor inicial.

**NO SE DEBE HACER** 

Modelado de Sistemas Computacionales (GIC)

87



#### **Señales**

- Mal uso de las señales.
  - Señales que son constantes.

```
signal valor_1: std_logic_vector(3 downto 0);
---
begin
---
valor_1<="1010";</pre>
```

¡Esto nunca se debe hacer!

Asignación innecesaria de un puerto de entrada.

¡Esto es innecesario!

### Asignación a señal/variable

#### ¡Este es el código correcto!

```
architecture rtl of ejemplo is
  signal a, b, e, f : std logic;
begin
  process(b,e,f)
  variable c : std_logic;
    a \le b and c;
     c := e \text{ and } f;
  end process;
```

```
architecture rtl of ejemplo is
  signal a, b, e, f : std logic;
begin
process(b,e,f)
    variable c : std logic;
  begin
    c := e and f;
a <= b and c;</pre>
  end process;
```



#### Volveremos a hablar de esto!

```
architecture rtl of ejemplo is
    signal a, b, c, e, f : std_logic;
begin
   process (b,e,f)
      a <= b and c;
c <= e and f;
   end process;
```

Modelado de Sistemas Computacionales (GIC)



Tipos de sentencias

89



#### ■Sentencias concurrentes:

- Se ejecutan al mismo tiempo (en paralelo).
- No hay prioridad entre unas y otras.
- Describen paralelismo.
- El comportamiento es independiente del orden en el cual son escritas.
- Las sentencias concurrentes equivalen a procesos.
- Forman el cuerpo de las arquitecturas y bloques, algunas en las entidades

#### □Sentencias secuenciales:

- Se ejecutan ordenadamente, una después de otra.
- El orden de las sentencias es relevante.
- Sólo se pueden utilizar dentro de los procesos y los subprogramas (funciones y procedimientos).



```
library ieee;
use ieee.std logic 1164.all;
entity mux2 1 is
  port( A, B, D0, D1 : in std logic;
                      : out std logic);
end mux2 1;
architecture RTL of mux2 1 is
  signal sel : std logic;
begin
                                               Asignación a señal = concurrente
  sel <= A xor B;
                                                Proceso = concurrente
  process(sel, D0, D1)
                                                 If= secuencial
    if sel = '0' then ◀
      S <= D0;
      S <= D1;
    end if;
                                          Asignación a señal= secuencial
  end process;
end RTL;
```

Modelado de Sistemas Computacionales (GIC)

91



## Procesos

- Son sentencias concurrentes que definen su comportamiento a través de sentencias secuenciales.
- No hay restricciones en cuanto al número de procesos en una arquitectura.
- ☐ El número de líneas/sentencias de un proceso viene limitado por su legibilidad.
- Los procesos se ejecutan (despiertan) cuando se producen eventos en las señales/puertos presentes en la lista de sensibilidad.
- ☐ El proceso se suspende al alcanzar el final.
- Los objetos (variables o constantes) declarados en un proceso son locales a él.
- ☐ Las variables no pierden su valor una vez suspendido el proceso.
- ☐ Las variables declaradas en un proceso son locales a ese proceso

```
[etiqueta:] process ( lista sensibilidad) [ is ]
declaración_constantes
declaración_variables
begin
{sentencias_secuenciales}
end process [ etiqueta] ;
```

```
process (a,b)
begin
sent_1;
....
Sent_N;
end process;

Despierta

Evento a, b
```



■ Errores de modelado

```
library ieee;
use ieee.std_logic_1164.all;

architecture rtl of driver_error is
    signal A, B, C, D, S : std_logic ;

begin
    process (A, B)
    begin
        S <= A and B;
    end process;

    process (C, D)
    begin
        S <= C or D;
    end process;

end rtl;</pre>
```



```
library ieee;
use ieee.std_logic_1164.all;
architecture rtl of driver_error is
    signal A, B, C, D, S : std_logic ;

begin

S <= A and B;
S <= C or D;
end rtl;</pre>
```

¡Desde dos o mas sentencias concurrentes no se le puede asignar valores a una señal o puerto!

Modelado de Sistemas Computacionales (GIC)

93



#### Tipos de sentencias

■ Errores de modelado

```
process (clk)
 begin -- process
   if clk'event and clk = '1' then
     if ce = '1' then
       if direction = '1' then
          aux <= aux-1;
       else
         aux <= aux+1;
       end if;
     end if;
   end if;
 end process;
 process (rst)
 begin -- process
if rst = '1' then
     aux <= x"0";
   end if;
 end process;
```



#### ■ Errores de modelado

```
library ieee;
use ieee.std logic 1164.all;
architecture rtl of HZ is
 signal A, B, C, D, S : std_logic;
begin
 process (A, B)
 begin
    if A = '1' then
      S <= B;
    else
      S <= 'Z';
    end if;
  end process;
 process (C, D)
 begin
    if C = '1' then
      S <= D;
      S <= 'Z';
    end if;
  end process;
```

Modelado de Sistemas Computacionales (GIC)



¡El código es correcto pero:

A y C no pueden ser las dos '1' a la vez!

95



#### Tipos de sentencias

```
library ieee;
use ieee.std_logic_1164.all;

architecture rtl of driver_error is
    signal A, B, C, D, S : std_logic ;

begin

    process (A, B,C,D)
    begin
        S <= A and B;
        S <= C or D;
    end process;

end rtl;</pre>
```



¡Dentro de un mismo proceso se pueden asignar diferentes valores a una señal o puerto!

¡Tomará el último valor asignado!