



Universidad Politécnica de Madrid

# Cruce de semáforos

David Gay Alonso 52375

Raúl Güemes Sánchez 52397

A - 404

Sistemas Electrónicos Digitales

# Índice

| OBJETIVO                      | 2 |
|-------------------------------|---|
| INTRODUCCIÓN                  |   |
| MATERIAL DE TRABAJO           |   |
| FUNCIONAMIENTO                |   |
| CÓDIGO                        |   |
| Código semaforocruce.vhd:     |   |
|                               |   |
| Código top:                   |   |
| Código divisor de frecuencia: | C |

### **OBJETIVO**

El objetivo de este trabajo es conseguir el correcto funcionamiento de dos semáforos con pulsador en el cruce de dos calles. Programaremos en Vivado los semáforos para tratar de alcanzar una perfecta sincronización entre ellos.

# **INTRODUCCIÓN**

Diseñaremos el circuito de control de dos semáforos que se encuentran en un cruce entre un camino rural y una carretera. Estableceremos que el semáforo del camino estará siempre en rojo y el de la carretera en verde, pero en el del camino hay instalado un pulsador que al activarlo pone dicho semáforo en verde, y el otro en rojo.

### **MATERIAL DE TRABAJO**

El material utilizado en el proyecto es:

Programa Vivado

Placa NEXYS 4 DDR

### **FUNCIONAMIENTO**

Diseñaremos, implementaremos y programaremos la sincronización de dos semáforos en un cruce para evitar accidentes. Para la programación realizaremos una máquina de estados en la que las salidas dependerán del pulsador y el contador.



En el estado inicial, tenemos el semáforo 1 está en verde y el semáforo 2 está en rojo. Al darle al button el estado pasa al estado siguiente, donde el 1 se pone en ambar y el 2 en rojo. Cuando el contador está a 6, se activa la señal amb y pasa al siguiente estado, el cual se pone el 1 al rojo y el 2 en verde. Cuando el contador alcanza el valor 14, pasa al estado siguiente donde el primero se pone en rojo y el segundo en ambar. Al alcanzar el contador el valor 20 pasa al estado inicial.

A continuación, se mostrará nuestro diagrama de bloques, en función de nuestras entradas y salidas:



## <u>CÓDIGO</u>

### Código semaforocruce.vhd:

Estableceremos nuestras entradas (clk, clkcount, reset, button) y salidas de la máquina de estados (red1, red2, green1, green2, yelow1, yelow2). Definiremos los estados (s0, s1, s2, s3) y las señales (reloj, count, amb).

Al poner el reset a 0 va directamente al estado inicial, verde en 1 y rojo en dos, por tanto, los coches circularán por la vía principal. Al activar el pulsador cambia automáticamente al siguiente estado.

Definiremos un temporizador, de manera que al estar el reset en 0, la cuenta es nula, pero al presionar el pulsador comienza la cuenta. Al contar 6, activamos la señal "amb" a 1. En el segundo estado cuando la cuenta llegue a 14 pasará al tercer estado y al contar 20 regresa al estado inicial.

```
library IEEE;
     use IEEE.STD_LOGIC_1164.ALL;
use IEEE.NUMERIC_STD.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
5 USE IEEE.STD_LOGIC_ARITH.ALL;
6
     library UNISIM;
     use UNISIM.VComponents.all;
8
9 entity semaforocruce2 is
10
        Port (
11
             clk, clkcount, reset, button: in std_logic;
12
             red1, green1, yellow1, red2, green2, yellow2: out std_logic
         );
13
14 \(\hhc)\) end semaforocruce2;
15
16 \stackrel{.}{\ominus} architecture Behavioral of semaforocruce2 is
17 type STATES is (S0, S1, S2, S3);
signal current state, next state: STATES;
signal reloj: std_logic;
20 signal count: integer range 0 to 20;
21 signal
22 begin
     signal amb: std_logic;
23
24 🖨
         mix state: process (clk, reset, button)
25
         begin
26 🖯
           if reset = '0' then
27
                 current_state <= S0;
28
             elsif rising_edge(clk) then
              current_state <= next_state;
30 ℮
             end if;
31 🖨
         end process;
```

### Reloj para el temporizador:

```
32 ⊡
         tempo: process(clkcount, reset)
33
         begin
34 □
            if reset ='0' then
35
                count <= 0;
36
             elsif rising_edge(clkcount) then
37
                count <= count +1;
38 🖨
                if count = 6 then
                    amb <= '1';
39
40
                 else
41
                    amb <= '0';
42 🖨
                end if;
43 ⊕
            end if;
44 🖨
       end process;
```

### Definción de los estados:

```
45 🖯
         output decode: process (current_state)
46 :
         begin
47 🖯
            case (current_state) is
48 🖨
                when S0 =>
49
                   red1 <= '0';
50
                    red2 <= '1';
51
                   yellowl <= '0';
52
                    yellow2 <= '0';
53
                    green1 <= '1';
                    green2 <= '0';
54 🖨
55 🖯
                when S1 =>
                   red1 <= '0';
56
                   red2 <= '1';
58
                   yellow2 <= '0';
59
                   green1 <= '0';
                   green2 <= '0';
60
                   yellowl <= 'l';
61 🖨
62 E
               when S2 =>
63
                    red1 <= '1';
64
                    red2 <='0';
                    yellowl <= '0';
65
                   yellow2 <= '0';
66
                   green1 <= '0';
67
68
                   green2 <= '1';
69 🖯
               when S3 =>
                   redl <= '1';
70
71
                    red2 <='0';
72
                    yellowl <= '0';
73
                    green1 <= '0';
                    green2 <= '0';
74
75 🖨
                    yellow2 <= '1';
76 🖨
            end case:
77 🖨
       end process;
```

### Cambio de estados:

```
mxstate_dec:process(current_state, button, count)
79
80
            next_state <= current_state;</pre>
81 🖨
             case current_state is
               when S0 =>
83 뒂
                   if button = '1' then
84
                        next_state <= S1;
85 🖨
                    end if;
               when S1 =>
                    if amb = '1' then
87 🖨
88
                        next state <= S2;
89 🗀
                    end if;
90 🖨
                when S2 =>
91 🖯
                  if count = 14 then
92
                        next state <= S3;
93 🖨
                    end if;
               when 53 =>
95 🗦
                    if count = 20 then
96
                        next_state <= S0;
97 🖒
                    end if:
98 🖨
                end case;
99 🖒
        end process;
100 end Behavioral;
```

### Código top:

Este código tiene como función instanciar todos los módulos creados con anterioridad.

Definición de la entidad:

```
library IEEE;
     use IEEE.STD_LOGIC_1164.ALL;
24
25 -- Uncomment the following library declaration if using
     -- arithmetic functions with Signed or Unsigned values
26
27 -- use IEEE.NUMERIC STD.ALL;
29 -- Uncomment the following library declaration if instantiating
     -- any Xilinx leaf cells in this code.
     --library UNISIM;
31
32 -- use UNISIM. VComponents.all;
33
34 entity top is
35
36
        clk, reset, button: in std_logic;
37 ;
        red1, green1, yellow1, red2, green2, yellow2: out std_logic
38 );
39 end top;
```

### Componentes y señales:

```
41 - architecture Behavioral of top is
42 Ö
        component sincronizador
43 :
               sync_in: in std_logic;
44
45
                clk: in std_logic;
46
               sync out: out std_logic
47
            );
48 🖨
        end component;
49 🖨
        component divisordefrecuencia
50 !
        port(
51
           clk:
                  in STD_LOGIC;
                           out STD_LOGIC
52
           new_clk:
54 🖨
        end component;
55 🖯
        component semaforocruce2
56
        port (
57
          clk, clkcount, reset, button: in std_logic;
58
            red1, green1, yellow1, red2, green2, yellow2: out std_logic
59 ;
        );
60 🖨
        end component;
61 :
        signal new_clk: std_logic;
        signal button sync: std_logic;
```

Instanciación de los módulos:

```
64 begin
65 🖨
       inst_clk_divider: divisordefrecuencia port map(
66
          clk => clk,
            new_clk => new_clk
68 🖨
       inst_semaforo: semaforocruce2 port map(
69 🖨
        clk => clk,
70
71
           clkcount => new_clk,
72
73
          reset => reset,
button => button,
74
75
          redl => redl,
greenl => greenl,
yellowl => yellowl,
76
77
           red2 => red2,
78
            yellow2 => yellow2,
            green2 => green2
80 🖨 );
```

### Código divisor de frecuencia:

El reloj de la palca es de 100 MHz por lo que daría 100 millones de flancos positivos del reloj en un segundo, por lo tanto, hago el divisor para que de un flanco positivo de reloj en cada segundo.

```
library IEEE;
2 use IEEE.STD_LOGIC_1164.ALL;
    use IEEE.STD_LOGIC_ARITH.ALL;
3 ¦
4 - entity divisordefrecuencia is
5
        generic (
          frec : integer := 100000000
6
       );
        Port (
9
          clk: in std_logic;
10
           new clk: out std logic
       );
11
12 😑 end divisordefrecuencia;
13
14 - architecture Behavioral of divisordefrecuencia is
15 signal n_clk: std_logic := '0';
16 begin
17 process (clk, n_clk)
18 ;
       variable count: integer := 0;
19
       begin
20 🖨
          if rising_edge(clk) then
21 :
             count := count+1;
22 🖨
              if count = (frec/2) then
               n_clk <= not n_clk;</pre>
23
                   count := 0;
25 🖨
               end if:
26 🖨
           end if;
27
           new_clk <= n_clk;
28 🚊
       end process;
29 end Behavioral;
```