#### ESCOLA TÈCNICA SUPERIOR D'ENGINYERS DE TELECOMUNICACIÓ

# CISE III Examen final Cuatrimestre de primavera 2001 (28 de junio de 2002)

Publicación de Notas (Módulo C4 Planta –1): Lunes 1 de julio (18 horas) Fin plazo de alegaciones (Secretaría B3): miércoles 3 de julio (12 horas) Cada problema debe entregarse en hojas separadas

## Problema 1 ( puntos)

Se desea analizar las limitaciones del siguiente circuito:



**Datos:** Tensiones de saturación del amplificador operacional  $V_{sat}$ = ± 15 V, C = 100  $\mu$ F.

- a) Suponiendo que el amplificador operacional es ideal, obtener el módulo y la fase de la ganancia en lazo cerrado del circuito.
- b) Se pretende que el circuito funcione correctamente hasta 10 kHz. Teniendo en cuenta que la ganancia depende de la frecuencia de la señal de entrada, obtener:
  - i) La expresión de la máxima amplitud de la señal de entrada en función de R a 10 kHz, para que no haya limitación por saturación.
  - ii) El Slew Rate mínimo del amplificador operacional para que con la anterior amplitud, no haya distorsión para frecuencias inferiores a 10 kHz.
- c) El amplificador operacional empleado tiene la siguiente ganancia en lazo abierto:

$$a_{AO}(s) = \frac{10^9}{(s+10^2) \cdot (s+10^4)}$$

Considerando que el condensador introduce un polo dominante, calcular el valor de la resistencia R para conseguir un margen de fase de 45°.

### Problema 2 ( puntos)

Un circuito integrado regulador de tensión LM317 como el de la Figura 1 se dispone como en el circuito de la Figura 2 de forma que permita obtener una tensión de salida ajustable y regulada a su salida para alimentar una carga.



Figura 1

Las características de este circuito integrado son:

- La tensión entre los terminales OUT y ADJUSTMENT es constante e igual a  $V_{OUT}$   $V_{ADJ}$  = 1.25V.
- La corriente del terminal ADJUSTMENT es saliente del integrado y vale  $I_{ADJ} = 50\mu A$ .
- La tensión entre los terminales IN y OUT ha de estar en el margen de  $2V \le V_{IN}$   $V_{OUT} \le 20V$  para que su funcionamiento sea correcto.

En el circuito final de la Figura 2, la tensión de salida del regulador es ajustada a partir de una tensión continua  $V_A$  que es obtenida de un código binario D mediante un convertidor digital-analógico (CDA) de 8 bits. Por tanto, el código D está dentro del margen de  $0 \le D \le 255$ .La salida del CDA viene dada por la expresión:

$$V_A = \frac{D}{255} V_{REF}$$

Se pide:

- a) Obtener la expresión de la tensión de salida  $V_0$  en función del código binario D y calcular los valores máximo y mínimo de esa tensión de salida  $V_0$ .
- b) Si el circuito de la Figura 2 ha de alimentar una carga de  $10 \Omega$ , calcular el rendimiento del regulador cuando el código de entrada es 160.
- c) Teniendo en cuenta que el circuito de la Figura 2 ha de alimentar una carga de  $10 \Omega$ , calcular cual es la potencia máxima disipada por el regulador y para que tensión de salida se produce esta situación.
- d) ¿Cuál es la finalidad del regulador de tensión en este circuito si resulta que la salida del CDA ya es una tensión ajustable? (La corriente máxima que puede entregar el CDA es de 25 mA).

## **Problema 3** ( puntos)

En el circuito de la figura, R=1 k $\Omega$  y C= 470 nF. Las tensiones de saturación de los amplificadores operacionales son  $\pm 9$  V.



Se pide:

- a) Para el bloque 1, halle la expresión de la evolución temporal de V1 suponiendo que V2 es constante.
- b) Para el bloque 2, halle la característica que relaciona V1 con V2.
- c) Dibuje la evolución temporal de V1 y V2 suponiendo que en t=0, V1=0 V y V2=9 V. Calcule la frecuencia de V1 y el ciclo de trabajo de V2.

#### **Problema 4** ( puntos)

El circuito de la figura es un oscilador de señal cuadrada en la salida Vo. La acción de los interruptores es la siguiente:

| Q | $\overline{\mathbb{Q}}$ | S1 | S2 |
|---|-------------------------|----|----|
| 0 | 1                       | Α  | В  |
| 1 | 0                       | В  | Α  |

Y la tabla de verdad del Biestable es:

| R | S | Q <sub>n+1</sub> | $\overline{Q}_{n+1}$        |
|---|---|------------------|-----------------------------|
| 0 | 0 | Q <sub>n</sub>   | $\overline{\overline{Q}}_n$ |
| 0 | 1 | 1                | 0                           |
| 1 | 0 | 0                | 1                           |
| 1 | 1 | Χ                | Χ                           |

El funcionamiento de los dos comparadores CMP1 y CMP2 es:

DATOS: I= 100µA, C1=C2= 1nF, Vcc=5V, Vref=2.5V.

La resistencia R es de un valor muy pequeño de forma que las constantes de tiempo RC<sub>1</sub> y RC<sub>2</sub> se puedan considerar muy pequeñas.



- (a) Suponiendo que en t=0 Vx(0)=Vy(0)=Vcc y que las posiciones de los interruptores son S1=A, S2=B, Escribir la ecuación de Vx(t) y de Vy(t) para t>0
- (b) Dibujar las tensiones Vx(t) y Vy(t) en función del tiempo para t>0+
- (c) Calcular el tiempo T1 en el que se mantiene el mismo estado en la salida.
- (d) Calcule los valores de Vx(T1+) y de Vy(T1+)
- (e) Calcule el periodo de la señal y la frecuencia de oscilación
- (f) Dibujar Vx(t), Vy(t) y Vo(t) en un periodo de la señal
- (g) Explique la secuencia de estados del Biestable