Circuits i Sistemes Electrònics IV

16 de Juny de 2006

Data notes provisionals: 27 de Juny Període d'al·legacions: 28 a 29 de Juny Data notes revisades: 30 de Juny

Professors: F. Masana, S. Bermejo, J. Cabestany, M. Domínguez, C. Pol, J. Salazar

Informacions addicionals:

• Duració: 2hores 15'.

• Les respostes dels diferents problemes es lliuraran en fulls separats.

### PROBLEMA 1 (percentatge: 20 %)

Completar el disseny del mapa de memòria d'un sistema amb un µP V25 amb els següents condicionants:

- Els xips de memòria EPROM disponibles són del tipus 27512 de 512Kb, amb una organització de 64K x 8.
- El xip de memòria SRAM disponible és del tipus 682000 de 2Mb, amb una organització de 256K x 8.
- Per descodificar s'utilitza un 74LS128 tal com s'indica a la figura.
- Vectors d'interrupció del V25 a partir de la posició 0x00000 del seu mapa de memòria.



**Nota**: Es poden fer servir portes i inversors.

1. Connectar adequadament les entrades CS1\*, OE\* i WE\* de la SRAM. Indicar entre quines adreces es troba. (2p)

RAM: (la situem a partir de l'adreça 0x00000 per tal que contingui els vectors d'interrupció)

CS\*=(Y0\*)·(Y1\*)

OE\*=(R/W\*)\*

WE\*=R/W\*

2. Connectar l'entrada OE\* de l'EPROM M2 per què ocupi les posicions C0000-CFFFF del espai de memòria del V25 i que no presenti zones imatge. (4p)

Una solució és: OE\*=A16

3. Connectar l'entrada OE\* de l'EPROM M3 per què inclogui l'adreça que emet el V25 després d'un *RESET* (VR: *Vector Reset*), que ve donada per VR = PS \* 16 + PC, on:

PC = 0000H

PS = FFFFH

i que no presenti zones imatge. (4p)

Una solució és: OE\*=(A16)\*

D'aquesta manera el rang de memòria serà: 0xF0000-0xFFFFF. El vector de reset està inclòs dins el marge (0xFFFF0)

COGNOMS: NOM: GRUP:

### PROBLEMA 2 (percentatge: 45 %)

S'ha dissenyat un sistema basat en el  $\mu C$  88CO196EC d'Intel. Aquest microcontrolador disposa dels següents senyals:

A20:0 Bus d'adreces (21 bits)AD15:0 Bus de dades (16 bits)

• CS2:0\* 3 senyals de chip select per a memòries externes (actius a nivell baix)

RD\* Senyal de lectura (actiu a nivell baix)
 WR\* Senyal d'escriptura (actiu a nivell baix)

• BHE\* Senyal actiu a nivell baix que indica accés a part alta del bus de dades (AD15:8)

Els senyals CS2:0\* permeten fer la descodificació de memòries sense haver d'afegir cap porta externa i s'activen quan el microcontrolador fa accessos a determinats rangs de memòria que són configurables per l'usuari. D'altra banda els senyals BHE\* i A0 determinen si la transferència en un cicle de bus és de 8 bits (ja sigui la part alta AD15:8 o baixa del bus AD7:0) o de 16 bits (AD15:0), segons la següent taula:

| BHE* | <b>A0</b> |                         |
|------|-----------|-------------------------|
| 0    | 0         | <b>AD15:0 (2 bytes)</b> |
| 0    | 1         | AD15:8 (1 byte)         |
| 1    | 0         | AD7:0 (1 byte)          |
| 1    | 1         | No possible             |

Per tal de configurar el rang d'adreces de memòria que generen l'activació d'un senyal CSx\* específic, el microcontrolador fa servir aquest esquema internament:



Nota: CSx# és el mateix que CSx\*.

Per generar cadascun dels senyals CSx\* (CS2\*, CS1\*, CS0\*) es fan servir 2 registres interns del microcontrolador: **ADDRCOMx** i **ADDRMSKx**, tots 2 de 16 bits, i l'adreça a la que el programa vol accedir (**ADDRESS**, de 21 bits). Tal i com ho indica la figura anterior, cada senyal CSx\* es genera de la següent manera:

**COGNOMS:** NOM: GRUP:

$$CSx^* = ((ADDRCOMx[0] \oplus ADDRESS[8]) \bullet ADDRMSKx[0]) + \\ + ((ADDRCOMx[1] \oplus ADDRESS[9]) \bullet ADDRMSKx[1]) + \\ ... \\ + ((ADDRCOMx[11] \oplus ADDRESS[19]) \bullet ADDRMSKx[11]) \\ + ((ADDRCOMx[12] \oplus ADDRESS[20]) \bullet ADDRMSKx[12])$$

on ⊕ és l'operació XOR (dóna '0' només quan els bits són iguals), + és l'operació OR, i • és l'operació AND. Es demana:

1. Si el registre ADDRCOM0=0x1234 i ADDMSK0=0xFF00 per quin rang d'adreces s'activarà CS0\*? (1 punt)

#### 0x120000-0x12FFFF

2. Què passaria si ADDRCOM0=0x1234 i ADDMSK0=0x00FF? (1 punt)

El CS0\* s'activaria per 2^5=32 rangs de memòria de 256 bytes cadascun. El primer és 0x003400-0x0034FF i l'últim 0x1F3400-0x1F34FF

Es vol dissenyar un sistema basat en aquest microcontrolador que tingui 256Kbytes de RAM en total, situats a partir de l'adreca 0x000000. A tal efecte, es disposa de 2 xips de 128Kx8. Volem fer la descodificació dels xips amb el senyal CS0\*.

3. Doneu un valor a ADDRCOM0 i ADDMSK0 per tal que CS0\* s'activi pel rang 0x000000-0x03FFFF (els primers 256Kbytes de memòria), sense zones imatge. (1 punt)

Solució general (en binari): ADDRCOM0 =

xxx0 00xx xxxx xxxx b

ADDMSK0= xxx1 1100 0000 0000 b

4. Completeu la descodificació de les memòries a la figura següent, sense afegir cap porta a l'esquema, i fent servir el senyal CS0\*, suposant que ha estat correctament configurat. (2 punts)



Nota: Per habilitar els xips de memòria és necessari activar els dos senyals CS1\* i CS2\* (a nivell baix).

A partir del cronograma de lectura/escriptura del  $\mu C$  88CO196EC, i de les descripcions dels temps crítics del microprocessador que hi ha a les taules, es demana:



| Symbol            | Parameter                       | Min            | Max     | Units      |
|-------------------|---------------------------------|----------------|---------|------------|
| T <sub>WLWH</sub> | WR# Low to WR# High             | 3t – 18        |         | ns (3)     |
| T <sub>WHQX</sub> | Output Data Hold after WR# High | t – 2          | t + 20  | ns         |
| T <sub>WHLH</sub> | WR# High to ALE High            | t – 5          | t + 10  | ns (3)     |
| T <sub>WHBX</sub> | BHE#, INST Hold after WR# High  | t – 5          |         | ns         |
| T <sub>WHAX</sub> | A20:0, CSx# Hold after WR# High | 0              |         | ns         |
| T <sub>RHBX</sub> | BHE#, INST Hold after RD# High  | t – 5          |         | ns         |
| T <sub>RHAX</sub> | A20:0, CSx# Hold after RD# High | 0              |         | ns         |
| T <sub>AVYV</sub> | A20:0 Valid to READY Setup      |                | 3t – 45 | ns (6)     |
| T <sub>CLYX</sub> | READY Hold after CLKOUT Low     | 0              | 2t – 36 | ns (7,8,9) |
| T <sub>YLYH</sub> | READY Low to READY High         | No Upper Limit |         | ns         |

| Symbol             | Parameter                                                               | Min     | Max     | Units        |
|--------------------|-------------------------------------------------------------------------|---------|---------|--------------|
| F <sub>XTAL1</sub> | Frequency on XTAL1, PLL in 1x mode (disabled)                           | 16      | 40      | MHz<br>(1,2) |
|                    | Frequency on XTAL1, PLL in 4x mode                                      | 6       | 10      | MHz          |
| f                  | Operating frequency, f = F <sub>XTAL1</sub> ; PLL in 1x mode (disabled) | 16      | 40      | MHz          |
|                    | Operating frequency, f = 2F <sub>XTAL1</sub> ; PLL in 4x mode           | 24      | 40      | MHz          |
| t                  | Period, t = 1/f                                                         | 25      | 62.5    | ns           |
| T <sub>AVDV</sub>  | Address Valid to Input Data Valid                                       |         | 4t –40  | ns (3)       |
| T <sub>RLDV</sub>  | RD# Low to Input Data Valid                                             |         | 3t – 35 | ns (3)       |
| T <sub>AVWL</sub>  | Address Valid to WR# Low                                                | t       |         | ns           |
| T <sub>AVRL</sub>  | Address Valid to RD# Low                                                | t – 8   |         | ns           |
| T <sub>SLDV</sub>  | BHE#, CS# Low to Input Data Valid                                       |         | 4t – 40 | ns (3)       |
| T <sub>CHDV</sub>  | CLKOUT High to Input Data Valid                                         |         | 2t – 35 | ns (4)       |
| T <sub>RHRL</sub>  | Read High to Read Low                                                   | t – 5   |         | ns           |
| T <sub>RXDX</sub>  | Data Hold after RD# Inactive                                            | 0       |         | ns           |
| T <sub>XHCH</sub>  | XTAL1 High to CLKOUT High or Low                                        | 3       | 50      | ns (4)       |
| T <sub>CLCL</sub>  | CLKOUT Cycle Time                                                       | 2t      |         | ns (4)       |
| T <sub>CHCL</sub>  | CLKOUT High Period                                                      | t – 10  | t + 15  | ns (4)       |
| T <sub>CLLH</sub>  | CLKOUT High ALE Low                                                     | - 10    | 10      | ns (4)       |
| T <sub>LLCH</sub>  | ALE High to CLKOUT Low                                                  | - 15    | 15      | ns (4)       |
| T <sub>LHLH</sub>  | ALE Cycle Time                                                          | 4t      |         | ns (3,5)     |
| T <sub>LHLL</sub>  | ALE High Period                                                         | t – 10  | t + 10  | ns           |
| T <sub>RLCL</sub>  | RD# Low to CLKOUT Low                                                   | - 15    | 5       | ns (4)       |
| T <sub>RLRH</sub>  | RD# Low to RD# High                                                     | 3t – 18 |         | ns (3)       |
| T <sub>RHLH</sub>  | RD# High to ALE Low                                                     | t – 4   | t + 15  | ns (5)       |
| T <sub>WLCL</sub>  | WR# Low to CLKOUT Low                                                   | - 15    | 5       | ns (4)       |
| T <sub>QVWH</sub>  | Output Data Stable to WR# High                                          | 3t - 25 |         | ns (5)       |
| T <sub>CHWH</sub>  | CLKOUT High to WR# High                                                 | - 11    | 10      | ns (4)       |

6. El temps d'accés de les memòries des de CS1\* o CS2\* és t<sub>CO</sub>=80ns i des de OE\* és de t<sub>OE</sub>=60ns. Determineu la freqüència màxima de funcionament del microcontrolador per tal que les lectures a memòria siguin correctes (f=1/t=2/T<sub>CLCL</sub>). (2 punts)

7. Els temps mínims d'escriptura de la memòria respecte la finalització d'escriptura (la desactivació de WE\* o CS1\* o CS2\*) són des de WE\* t<sub>wE</sub>=75ns i desde dades t<sub>DW</sub>=75ns. Quina és la freqüència màxima de funcionament del microcontrolador (f=1/t=2/T<sub>CLCL</sub>)? (2 punts)

La finalització d'escriptura ve determinada per la desactivació de WR\* (perquè t<sub>WHBX</sub>(min)=t-5>0 i t<sub>WHAX</sub>(min)=0ns). Per tant:

### PROBLEMA 3 (percentatge: 35%)

La següent figura mostra una connexió d'interfície típica entre l'UART (*Universal Asynchronous Receiver Tansmitter*), de 8 canals, SC28L198 de Philips i el microprocessador 68000 de Motorola . (No es mostren totes les línies de connexió dels dos dispositius).



1. a) Tenint en compte les connexions de ADR[1..8] i W/R\*, quants registres interns de la UART, com a màxim  $(N_{max})$ , podria adreçar el 68000 si suposem que un terç d'ells  $(N_{max}/3)$  són de lectura/escriptura, un altre terç només de lectura, i l'altre terç només d'escriptura. (2 punts)

Amb ADR[1..8] i W/R\* (9 línies binàries) podríem seleccionar  $2^9$ =512 registres de lectura O escriptura, o bé  $2^8$ =256 registres de lectura Y escriptura (la línia W/R\* no compta per a seleccionar registres diferents). Així, el nostre cas serà un cas intermedi entre aquests dos extrems. Si partim del cas de 9 línies de selecció, cada registre de lectura Y escriptura ocuparia 2 adreces (W/R\* = 1,0) i cada registre de lectura O escriptura ocuparia una adreça. Així,

$$512 = 2*(N_{max}/3) + (N_{max}/3) + (N_{max}/3)$$
  $\Rightarrow$   $N_{max} = 3*512/4 = 384 \text{ registres}$ 

b) Si el CS\* de la UART només s'activa quan A23=A22=A21= ..... =A9 = 0, indiqueu el més clarament possible, en un mapa de memòria en *bytes* del 68000, com queden distribuïts els registres de l'apartat anterior, tot sabent que són de 8 bits. (2 punts)



Zona de 256 posicions de memòria (adreces de byte) per als possibles  $(N_{max}/3) = 128$  registres de lectura Y escriptura. Aquests registres només ocupen posicions parells (perquè la part alta del bus de dades,D8 – D15,no està connectada).

GRUP:

Zona de 256 posicions de memòria (adreces de byte) per als possibles  $(2N_{max}/3) =$  = 128 registres de lectura i 128 registres d'escriptura. Aquests registres <u>només ocupen</u> <u>posicions parells</u> (perquè la part alta del bus de dades,D8 – D15, no està connectada). Als 128 de lectura només s'accedeix en cicles de lectura i als 128 d'escriptura, amb un cicle d'escriptura).

NOTA: Qualsevol reordenació del mapa anterior (però sense ocupar mai posicions senars) és vàlida.

2. a) Si Vcc = 5V i les dades elèctriques dels dos xips connectats són a les dues taules que es mostren a la pàgina següent, comproveu que la resistència de 10K des de Vcc a la connexió entre la sortida IRQ\* (**OD**: *Open Drain*) de la UART i l'entrada 1 (pin 11) del codificador 74HCT148 es troba dintre del marge de valors de resistències (Rpmax i Rpmin que <u>cal calcular</u>) vàlid per a una connexió que presenti uns marges de soroll de NMH = NML = 0,4V. (1.5 punts)

Amb les dades de sortida "Open Drain" de la UART i les entrades del codificador 74HCT148 a  $T_A = 25$ °C (també es podria escollir el 74HCT per a l'interval -40°C  $\leq T_A \leq +85$ °C i, per això, es posa algun valor alternatiu entre claus) i que <u>hem remarcat a les taules</u> de la següent pàgina, tenim:

A nivell alt ("1") 
$$V_{CC} - R_p * (I_{ODH} + I_{IN}) \ge V_{IH} + NM_H$$

$$o \ sigui, \qquad 5V - R_p * (10\mu A + 0.1\mu A \{o \ 1\mu A\}) \ge 2V + 0.4V = 2.4V$$

$$per \ tant, \qquad \boxed{R_p \le 2.6V/10.1\mu A \{o \ 11\mu A\}} = \boxed{257.4K\Omega \{o \ 236.4K\Omega\}} \ge 10K\Omega$$

$$\underline{A \ nivell \ baix ("0")} \qquad (V_{CC} - V_{OL}) / R_p \le (I_{OL} + I_{IL}) \quad amb \quad V_{OL} = 0.4V \ (veiem \ que \ compleix \ NML)$$

$$o \ sigui, \qquad (14mA - 0.1\mu A \{o \ 1\mu A\}) \le (5V - 0.4V) / R_p$$

$$(menyspreable)$$

$$per \ tant, \qquad \boxed{R_p \ge 4.6V/14mA} = \boxed{329\Omega \le 10K\Omega}$$

b) Quins marge de soroll a nivell alt (NMH) té aquesta connexió amb la resistència de 10K? (1 punt)

$$NM_H = V_{cc} - R_p * (I_{ODH} + I_{IN}) - V_{IH} = 5V - 10K\Omega * (10\mu A + 0.1\mu A \{0.1\mu A\}) - 2V = 3V - 0.101V \{0.0.11V\}$$

$$NM_H = 2.899V \text{ {o 2,89V} } \sim 2.9V$$

# SC28L198 Octal UART

#### DC ELECTRICAL SPECIFICATIONS FOR COMMERCIAL AND INDUSTRIAL (5V)

 $V_{CC}$  = 5.0 volts  $\pm$  10%;  $T_A$  = -40 to 85°C; unless otherwise specified

| SYMBOL                       | PARAMETER                                                            | TEST                              | LIMITS                                   |       |     | UNIT    |
|------------------------------|----------------------------------------------------------------------|-----------------------------------|------------------------------------------|-------|-----|---------|
|                              |                                                                      | CONDITIONS                        | MIN                                      | TYP1  | MAX |         |
| VIL                          | Input low voltage <sup>2</sup>                                       |                                   | V <sub>SS</sub>                          |       | 0.8 | V       |
| VIH                          | Input high voltage (except X1/CLK)                                   |                                   | 2.0                                      |       | Vcc |         |
| V <sub>IH</sub>              | Input high voltage (X1/CLK)                                          |                                   | 0.8V <sub>CC</sub>                       |       | Vcc |         |
| V <sub>OL</sub> <sup>3</sup> | Output low voltage <sup>4</sup>                                      | I <sub>OL</sub> = 4.0mA           | -                                        | 0.15  | 0.4 | V       |
| V <sub>OH</sub>              | Output high voltage (except OD outputs)                              | I <sub>OH</sub> = -400 μA         | 0.8V <sub>CC</sub><br>0.9V <sub>CC</sub> | 3000  |     | ٧       |
| V <sub>OL</sub> <sup>3</sup> | Open Drain low voltage                                               | I <sub>OL</sub> = 14.0 ma         |                                          | <0.25 | 0.4 |         |
| liL                          | Input current low, I/O pins                                          | V <sub>IN</sub> = 0               | -10                                      | <0.1  |     | μА      |
| l <sub>IH</sub>              | Input current high, I/O pins                                         | Vi <sub>N</sub> = Vcc             |                                          | <0.1  | 10  |         |
| IL .                         | Input leakage current                                                | V <sub>IN</sub> = 0 to Vcc        | -5                                       | <1    | 5   | μА      |
| ILCKX1                       | X1/CLK input low current                                             | V <sub>IN</sub> =Vss,X2=Open      | -450                                     |       |     | μΑ      |
| Інскх1                       | X1/CLK input high current                                            | VIN=Vcc, X2=Open                  |                                          |       | 450 | 100     |
| оzн                          | Output off current high, 3-state data bus                            | V <sub>IN</sub> = V <sub>CC</sub> |                                          | <.1   | 10  | μА      |
| lozL                         | Output off current low, 3-state data bus                             | V <sub>IN</sub> = 0               | -10                                      | <.1   |     | μΑ      |
| loni                         | Open-drain output low current in off state                           | V <sub>IN</sub> = 0               | -10                                      | <.1   |     | μA      |
| lodh                         | Open drain output high current in off state                          | V <sub>IN</sub> = V <sub>CC</sub> |                                          | <.1   | 10  | 1357-20 |
| СС                           | Power supply current                                                 | TTL Input levels                  |                                          | 100   | 150 | mA      |
|                              | Operating mode 33 MHz                                                | CMOS input levels                 |                                          | 26    | 40  | mA      |
|                              | Static Power down (No clocks, Open drains off, inputs at Vss or Vcc) | CMOS input levels                 |                                          | 0.6   | 5   | μA      |

# 74HCT148 8-3 Line Priority Encoder

DC Electrical Characteristics  $V_{CC} = 5V \pm 10\%$  (unless otherwise specified)

| Symbol          | Parameter                               | Conditions                                                                                                                                                                                                                                                                     | T <sub>A</sub> = 25°C |                     | 74HCT<br>T <sub>A</sub> = -40°C to +85°C | 54HCT<br>T <sub>A</sub> = -55°C to + 125°C | Units  |
|-----------------|-----------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------|---------------------|------------------------------------------|--------------------------------------------|--------|
|                 |                                         | Typ Guaranteed Limits                                                                                                                                                                                                                                                          |                       |                     |                                          |                                            |        |
| V <sub>IH</sub> | Minimum High<br>Level Input<br>Voltage  |                                                                                                                                                                                                                                                                                |                       | 2.0                 | 2.0                                      | 2.0                                        | v      |
| V <sub>IL</sub> | Maximum Low<br>Level Input<br>Voltage   |                                                                                                                                                                                                                                                                                |                       | 0.8                 | 0.8                                      | 0.8                                        | V      |
| V <sub>OH</sub> | Minimum High<br>Level Output<br>Voltage | $\begin{aligned} & V_{\text{IN}} = V_{\text{IH}} \text{ or } V_{\text{IL}} \\ &  l_{\text{OUT}}  = 20 \ \mu\text{A} \\ &  l_{\text{OUT}}  = 4.0 \ \text{mA}, V_{\text{CC}} = 4.5 \text{V} \\ &  l_{\text{OUT}}  = 4.8 \ \text{mA}, V_{\text{CC}} = 5.5 \text{V} \end{aligned}$ | 4.2                   |                     | V <sub>CC</sub> - 0.1<br>3.84<br>4.84    | V <sub>CC</sub> - 0.1<br>3.7<br>4.7        | V<br>V |
| V <sub>OL</sub> | Maximum Low<br>Level Voltage            | $\begin{aligned} &V_{IN} = V_{IH} \text{ or } V_{IL} \\ & I_{OUT} = 20  \mu\text{A} \\ & I_{OUT}  = 4.0 \text{ mA, } V_{CC} = 4.5V \\ & I_{OUT}  = 4.8 \text{ mA, } V_{CC} = 5.5V \end{aligned}$                                                                               |                       | 0.1<br>0.26<br>0.26 | 0.1<br>0.33<br>0.33                      | 0.1<br>0.4<br>0.4                          | V<br>V |
| I <sub>IN</sub> | Maximum Input<br>Current                | $V_{IN} = V_{CC}$ or GND,<br>$V_{IH}$ or $V_{IL}$                                                                                                                                                                                                                              |                       | ± 0.1               | ±1.0                                     | ± 1.0                                      | μΑ     |
| loc             | Maximum<br>Quiescent Supply<br>Current  | $V_{IN} = V_{CC}$ or GND $I_{OUT} = 0 \mu A$                                                                                                                                                                                                                                   |                       | 8.0                 | 80                                       | 160                                        | μΑ     |
|                 |                                         | V <sub>IN</sub> = 2.4V or 0.5V (Note 4)                                                                                                                                                                                                                                        |                       | 2.0                 | 2.9                                      | 3.0                                        | mA     |

3. A la vista de les connexions a l'entrada IACK\* (reconeixement d'interrupció) de la UART i a les entrades IPL2\*-IPL0\* (petició d'interrupció amb prioritat) del 68000: (0.5 punts)

a) Quin combinació dels bits de codificació d'estats (FC2 – FC0) del 68000 indica el reconeixement d'interrupció? Per què?

FC2 FC1 FC0 = 111, perquè així, mitjançant la porta NAND 74HCT10, s'activa l'entrada de selecció (o habilitació) G2B del descodificador 74HCT138 i, per tant, permetrà activar el senyal d'IACK\* que comunicarà (i controlarà) el cicle de reconeixement d'interrupció a la UART.

b) Quin nivell de prioritat d'interrupció demana l'UART (que li és reconegut pels bits d'adreces A3 – A1 en el cicle de reconeixement d'interrupció de resposta del 68000)?

A3 A2 A1 = 001, que activarà la sortida Y1 del descodificador 74HCT138 (senyal IACK\* de la UART) i que es correspon amb el nivell 1 de prioritat d'interrupció del 68000 (que respon així a la petició d'interrupció IPL0\*IPL1\*IPL0\* = 110, complementada a 1 o invertida, per l'IRQ\* de la UART i l'entrada 1 del codificador amb prioritat 74HCT148)

4. Es tracta ara de **determinar el nombre d'estats d'espera** necessaris per a la captura del vector d'interrupció durant el cicle de reconeixement d'interrupció. Al 68000 els estats d'espera vénen determinats pel comportament del senyal d'entrada DTACK\* (el DACK\* de la primera figura) que és llegit pel microprocessador al flanc de baixada del rellotge entre S4 i S5; si és '0' es segueix amb el següent estat, si és '1' s'introdueix un període de espera (dos estats Sw) i es torna a llegir el DTACK \* a la fi d'aquest període d'espera, repetint la mateixa operació si cal. Les dades a considerar són les següents:

## 68000 IACK Cycle Timing Diagram (Vector Number Acquisition)



<sup>\*</sup> The processor does not recognize anything on data lines D8 through D15 at this time.

<sup>\*\*</sup> tsetup = 5ns.

El circuit de l'UART és un circuit síncron que treballa per flancs de pujada de rellotge. El retard associat a les seves sortides, respecte aquests flancs, és de 15ns.

- Llegeix el senyal d'entrada IACK\* als flancs de pujada de rellotge (que és el mateix que el del 68000) i manté la seva sortida DTACK\* =1 mentre IACK\* = 1 (desactivat).

GRUP:

- En el moment que detecta que IACK\* = 0 (activat), respon donant el vector d'interrupcions al cap de 2 cicles de rellotge i activant el DTACK\* al cap de 3 (un després d'haver donat el vector).
- Posteriorment, quan detecti la desactivació de IACK\* (= 1), posarà el DTACK\* = 1 i deixarà el Bus de Dades en Alta Impedància.

Preneu  $f_{CLK} = f_{SCLK} = 20MHz$  com freqüència de rellotge, 25ns com el temps de retard del descodificador 74HCT138.

1. Dibuixeu un diagrama temporal amb el comportament real dels senyals CLK, IACK\*, DTACK\* i el Bus de Dades des de l'estat S0 (origen del cicle de IACK\*) fins al S7 a la fi d'aquest cicle, definint clarament els estats S0-S7 i **els Sw d'espera** i l'instant de captura del vector d'interrupció. Quants cicles d'espera hi ha? (2 punts)



<u>Nota</u>: Per facilitat de dibuix, el retard de 15 ns de les sortides de la UART s'ha pres com a TCLK/4. Com es veu al diagrama, hi ha 3 cicles d'espera (6 estats SW), amb TCLK = 50ns.

2. És correcta la captura del vector per part del microprocessador ? Justifiqueu-ho. (1 punt)

La captura del vector d'interrupció es dóna entre el S6 i el S7 del 68000, i la dada ha aparegut 2,5\*TCLK – 15ns = 110ns abans. Així, es compleix amb escreix el tsetup de 5ns. Per tant, la captura del vector d'interrupció és correcta.