## CISE IV – Control (Quadrimestre de Tardor 2008-2009)

PROBLEMA 1 (6 punts) Hem connectat una RAM IS61LV25616-10 a un μC Winbond W90P710CD, basat en el uP ARM7TDMI. Els senyals del microcontrolador són:

Senyals d'habilitació de memòries, generats pel microcontrolador, per connectar directament al nECS[3:0]:

CS\* de les memòries.

A[21:0]: D[31:0]: Bus d'adreces extern.

Bus de dades

Output enable (actiu a nivell baix) nOE:

Write enable de cadascun dels bytes del bus de dades (D0:7, D8:15, D16:23, D24:31). nWBE[3:0]:

Senyal d'entrada que serveix per intercalar cicles d'espera. Actiu a nivell baix. Cada cop que el nWAIT:

microcontrolador Îlegeix un '0' afegeix un cicle d'espera.



Fig. 1: Cicle de lectura/escriptura del microcontrolador on s'han afegit 2 cicles d'espera amb el senyal nWAIT.

| SYMBOL              | DESCRIPTION                                           | MIN | MAX | UNIT |
|---------------------|-------------------------------------------------------|-----|-----|------|
| T <sub>ADDO</sub>   | Address Output Delay Time                             | 2   | 7   | ns   |
| -T <sub>NECSO</sub> | ROM/SRAM/Flash or External I/O Chip Select Delay Time | 2   | 7   | ns   |
| T <sub>NOEO</sub>   | ROM/SRAM or External I/O Bank Output Enable Delay     | 2   | 7   | ns   |
| T <sub>NWB0</sub>   | ROM/SRAM or External I/O Bank Write Byte Enable Delay | 2   | 7   | ns   |
| T <sub>DH</sub>     | Read Data Hold Time                                   | 7   |     | ns   |
| Tosu                | Read Data Setup Time                                  | 0   |     | ns   |
| Tpo                 | Write Data Output Delay Time (SRAM or External I/O)   | 2   | 7   | ns   |
| TNWASU              | External Wait Setup Time                              | 3   |     | ns   |
| TNWAH               | External Wait Hold Time                               | 1   |     | ns   |

La informació del cicle de lectura de la RAM és:



| Parameter                               | Symbol | -7  |     |
|-----------------------------------------|--------|-----|-----|
| r at attictet                           |        | Min | Max |
| Read cycle time                         | trc    | 7   | · _ |
| Address access time                     | taa    |     | 7   |
| Chip enable access time (CE)            | tac    |     | 7   |
| Output enable to output valid (OE)      | toe    |     | 3   |
| Output hold from address change         | toн    | 3   | _   |
| Chip enable to output in low Z (CE)     | tız*   | 3   |     |
| Output enable to output in low Z (OE)   | toLZ*  | . 0 | _   |
| Chip disable to output in High Z (CE)   | tHZ*   | _   | 3.5 |
| Output disable to output in High Z (OE) | tonz*  | -   | 3.  |

El connexionat que s'ha fet és el següent:





## Es demana:

a) (1 punt) En el cronograma de la Figura 1, el senyal nWAIT s'ha fet servir per introduir dos cicles d'espera en el cicle de bus. Quants cicles de rellotge hi haurà entre que el microcontrolador treu les adreces i l'instant de captura en lectura, <u>sense cicles d'espera</u> ?

b) (1 punt) Quants cicles de rellotge hi ha entre que el microcontrolador treu les adreces i es llegeix per primera vegada el senyal nWAIT ? Quins els temps de setup i hold associats a la lectura d'aquest senyal ?

b) (4 punts) El sistema pot funcionar a la màxima freqüència de rellotge del microcontrolador (80MHz), <u>sense cicles d'espera</u> ? Justifiqueu la resposta.

**PROBLEMA 2:** (4 punts) Dissenyeu un sistema basat en el  $\mu$ P i80486, que tingui situats els xips de RAM a partir de l'adreça 0x0000 0000 i els xips de ROM que acabin a l'adreça 0xFFFF FFFF. Es demana el disseny més simple possible, permetent zones imatge, que deixi lliure el rang d'adreces 0x4000 0000 – 0xEFFF FFFF.

