# **PROBLEMA 3: (30%)**

Durant l'execució de programes és molt habitual fer lectures seqüencials de dades col.locades de manera consecutiva a la memòria (arrays, etc.). Una de les estratègies per augmentar la velocitat global d'accés a dades consecutives és mitjançant el mode *burst* d'accés a memòria. Un µP amb capacitat de mode *burst* és el i80486DX de Intel.

1 hora)

(aprox.:

La interfície d'aquest microprocessador és:

- A2-A31: Bus d'adreces
- ADS\*: Address Strobe
- D0-D31: Bus de dades (4 bytes)
- BE0\*-BE3\*: Data Strobes de cadascun dels bytes que conformen el bus de dades:

(BE0: D0-D7, BE1: D8-15, BE2: D16-23, BE3: D24-D31)

- W/R\*: Senyal de escriptura-lectura

La durada d'un cicle de bus normal, sense cicles d'espera és de 2 cicles de rellotge. Si es vol accedir consecutivament a 8 bytes cal fer 2 cicles de lectura seguits, trigant en total 4 cicles de rellotge. En mode *burst* ho pot fer amb 3 cicles de rellotge de la manera següent:

- En el primer cicle de rellotge ordena la lectura dels 8 bytes al mateix temps, a dos bancs de memòria independents de 32 bits cadascun.
- En el segon cicle, llegeix els 4 bytes primers (32 bits del primer banc).
- En el tercer cicle, llegeix els 4 bytes últims (32 bits del segon banc).

El senyal que indica si el microprocessador vol llegir els primers 4 bytes (primer banc) o els segons (segon banc) és A2, tal com es pot veure al cronograma de lectura de la figura 1.



Fig. 1: Cronograma de lectura de 8 bytes en mode *Burst* del i80486.

En T1 el  $\mu$ P comença el cicle de lectura activant ADS\* i posant l'adreça que vol llegir, amb A2=0. En el primer T2, A2=0 i es llegeixen els primers 4 bytes. En el segon T2, A2=1 i es llegeixen els segons 4 bytes.

S'ha dissenyat un sistema basat en el  $\mu P$  i80486DX. Una versió simplificada de l'esquema en cicles de lectura es pot veure a la figura 2:



Fig. 2: Esquema del sistema.

## Es demana:

- a) (2 punts) Mapa de memòria del sistema, especificant clarament a quina memòria estan assignats els bytes. Hi ha zones imatge ?
- b) (3 punts) Avaluar si s'accedeix correctament a les memòries M1-M4 a nivell de temporització.
- c) (3 punts) Avaluar si s'accedeix correctament a les memòries M5-M8 a nivell de temporització.
- d) (2 punts) El mode *Burst* real del i80486DX funciona amb 4 bancs de memòria. Quants cicles de rellotge trigaria en transferir 32 bytes en mode *burst*? I en mode normal?

## **NOTA:**

- Freq. de treball: 40MHz
- Temps d'accés de RAM des d'adreces  $(t_{AA})$  i  $CS*(t_{CC}) = 35$ ns
- Temps accés de RAM des de  $OE^*$  ( $t_{OE}$ ) = 10ns
- Retard de porta  $(t_P) = 3$  ns

Suposem que la memòria RAM es forma a partir de dos chips del tipus 681000 (128K x 8), i que volem situar a partir de la posició 20000<sub>H</sub> del mapa.



- d) Explicar breument quin és el procés que es posa en marxa en un sistema com el que s'ha presentat per arribar a localitzar la subrutina de servei d'una interrupció d'usuari. (1 punt)
- e) Dissenyar l'esquema de descodificació més simple possible, a partir de les dades del sistema i del diagrama de la figura. (4 punts)
- f) Es ben conegut que els μP similar al 68000 utilitzen el senyal DTACK\* per tal de gestionar el seu bus asíncron. Quina és la missió del senyal DTACK\*? Com es podria generar dins del sistema anterior? (1 punt)

### Problema 2

Es vol dissenyar un sistema basat en el  $\mu C$  V25 que permeti realitzar transferències de dades d'un perifèric d'E/S a una RAM de la manera més optimitzada possible.

Normalment el procés de lectura de dades d'un perifèric té la següent forma:

```
in al,[@ port E/S] /* Transf. de la dada del perifèric d'E/S a un registre (p.e. al)*/
mov [@ ram],al /* Transf. de la dada del registre al a la RAM */
```

Aquest procés implica que per a transferir una dada es necessiten dues instruccions: una de lectura del perifèric d'E/S i una altra per escriure la dada a la memòria RAM. Per optimitzar la velocitat de transferència s'ha optat per la solució de la figura 1. L'objectiu d'aquest esquema és que cada cop que el microcontrolador executa una instrucció per a escriure una dada a la RAM, s'escrigui de fet una dada provinent del perifèric, en comptes de l'especificada per la instrucció.



Fig. 1: Esquema del disseny.

Aquest disseny permet realitzar una transferència completa entre el perifèric i la memòria amb una única instrucció del tipus:

mov [@ RAM],00 /\* a l'adreça @ de la memòria, s'escriu una dada X del perifèric \*/

#### Es demana:

- a) Marge d'adreces ocupades per la RAM al mapa de memòria. És una descodificació completa? Per què? (1 punt)
- b) Pot el µC llegir una dada de la RAM? Pot escriure una dada a la RAM? (1 punt)
- c) El  $\mu$ C, pot llegir una dada directament del perifèric? (transferència de dada des de perifèric a registre intern  $\mu$ C amb una única instrucció). (1 punt)
- d) Quins son els resultats de l'execució de les següents instruccions ? (1 punt) mov [@ RAM], 00 mov [@ RAM], 10
- e) Es demana avaluar si una transferència entre el dispositiu d'E/S i la memòria té una temporització correcta.

A la figura 2 es pot veure el cronograma d'un cicle d'escriptura del  $\mu C$  V25, a la figura 3 el cronograma d'un cicle d'escriptura a la memòria RAM i a la figura 4 el cronograma de lectura del perifèric. Considerar a la figura 3 que la finalització de l'escriptura es dona quan es desactiva  $CS^*$  o  $WE^*$ .



A0-A14  $CS^*$   $t_{CW}$   $t_{WW}$ D0-D7

Fig. 2: Cicle d'escriptura del V25.

Fig. 3: Cicle d'escriptura RAM.



Fig. 4: Cicle de lectura del perifèric.

| Temps                        | Max    | Min    |
|------------------------------|--------|--------|
| $t_{AW}$                     | -      | 200 ns |
| $t_{CW}$                     | ı      | 200 ns |
| $t_{WW}$                     | ı      | 150 ns |
| $t_{\rm DW}$                 | -      | 150 ns |
| t <sub>CS2</sub> (perifèric) | 100 ns | -      |
| t <sub>OE2</sub> (perifèric) | 75 ns  | -      |

**Taula 1:** Temporitzacions RAM i E/S.

NOTA: Freqüencia de rellotge (CLK) 4 Mhz. Retard portes i/o buffers: 10 ns

# **PROBLEMA 2 (20%)**

Suposeu que tenim el microprocessador V25 connectat amb una memòria SRAM, segons un esquema tradicional de descodificació, que permet accessos de lectura i d'escriptura.



Podem suposar que el sistema de buffers indicat introdueix un retard de 10 ns als senyals que passen a traves seu, que l'inversor introdueix també 10 ns i que el descodificador n'afegeix 15 ns. Tindrem en compta que no utilitzarem el senyal MSTB\* del V25, que el diagrama de temps per la operació de lectura i corresponent als principals senyals implicats apareix a continuació, junt a les dades corresponents als principals espais temporals que es poden tenir en compta.



| Parameter                           | Symbol | Test Conditions | MIN.            | MAX.            | Unit |
|-------------------------------------|--------|-----------------|-----------------|-----------------|------|
| Address Delay Time from CLKOUT      | toxx   |                 |                 | 90              | ns   |
| Data Input Delay Time from Address  | toace  |                 |                 | (n + 1.5)T - 90 | ns   |
| Data Delay Time from MREQ ↓         | towso  |                 |                 | (n + 1)T - 75   | ns   |
| Data Delay Time from MSTB ↓         | towso  |                 |                 | (n+ 0.5)T - 75  | ns   |
| MSTB ↓ Delay Time from MREQ ↓       | tousus |                 | 0.5T - 35       | 0.5T + 35       | ns   |
| MREQ Low-Level Width                | twws.  |                 | (n + 1)T - 30   | (n + 1)T + 30   | ns   |
| Address Hold Time (from MREQ ↑)     | tens.  |                 | 0.5T - 30       |                 | ns   |
| Data Input Hold Time (from MREQ ↑)  | timos  |                 | 0               |                 | ns   |
| Control Signal Recovery Time        | terc   |                 | T – 25          |                 | ns   |
| Data Output Delay Time from Address | tosow  |                 |                 | 0.5T + 50       | ns   |
| Address Setup Time (to MREQ ↓)      | town   |                 | 0.5T - 30       |                 | ns   |
| Address Setup Time (to MSTB ↓)      | tows   |                 | T - 30          |                 | ns   |
| MSTB Low-Level Width                | twws.  |                 | (n + 0.5)T - 30 | (n + 0.5)T + 30 | ns   |

A la taula n significa el nombre d'estats d'espera introduïts.

Suposem que volem connectar un chip de memòria del tipus M628128, amb una capacitat total de 1 Mbit, i amb un diagrama de blocs tal com el que apareix a continuació:



El diagrama de temps i els valors associats apareixen a continuació:



| Symbol                            |                                         | M628128 |     |     |     |      |
|-----------------------------------|-----------------------------------------|---------|-----|-----|-----|------|
|                                   | Parameter                               | -15     |     | -20 |     | Unit |
|                                   |                                         | Min     | Max | Min | Max |      |
| tow                               | Read Cycle Time                         | 15      |     | 20  |     | ns   |
| twar (1)                          | Address Valid to Output Valid           |         | 15  |     | 20  | ns   |
| tercov (f)                        | Chip Enable 1 Low to Output Valid       |         | 15  |     | 20  | ns   |
| travov (1)                        | Chip Enable 2 High to Output Valid      |         | 15  |     | 20  | ns   |
| t <sub>GLGV</sub> <sup>(1)</sup>  | Output Enable Low to Output Valid       |         | 7   |     | 8   | ns   |
| tercox (2)                        | Chip Enable 1 Low to Output Transition  | 2       |     | 2   |     | ns   |
| Чезнох                            | Chip Enable 2 High to Output Transition | 2       |     | 2   |     | ns   |
| toLox (2)                         | Output Enable Low to Output Transition  | 0       |     | 0   |     | ns   |
| t <sub>етнах</sub> <sup>(2)</sup> | Chip Enable 1 High to Output Hi-Z       | 0       | 8   | 0   | 10  | ns   |
| Notice (2)                        | Chip Enable 2 Low to Output Hi-Z        | 0       | -8  | 0   | 10  | ns   |

Suposant que s'ha connectat el microprocessador V25 a un circuit de memòria del tipus M628128-20, responeu a les qüestions següents (pels càlculs següents podeu considerar despreciables els temps de pujada i baixada dels senyals):

- a) Quina es la organització interna del chip de memòria?
- b) Feu una estimació del temps de SETUP del microprocessador.

c) Suposant que en el procés de lectura, tal i com s'ha indicat, es deixa actiu permanentment el terminal G\* (Output enable) de la memòria, determineu la freqüència correcta de treball perquè no s'hagi d'afegir cap estat d'espera.

## **Problema 2 (35%)**

Es vol dissenyar un sistema basat en el  $\mu$ C V25 de NEC, que contingui RAM dinàmica. Aquest tipus de RAM es caracteritza per:

- 1) la informació es guarda en capacitats: si carreguem un condensador a una certa tensió, aquest mantindrà la tensió només durant un cert temps, depenent de les pèrdues. S'haurà de refrescar la informació periòdicament.
- 2) Per reduir el número de pins de l'encapsulat es multiplexen les adreces:

Tots els bytes de la RAM es distribueixen en una matriu (files x columnes). El que es fa és primer enviar l'adreça de files (Row) i després la de columnes. Això fa que el número total de pins d'adreces del xip sigui la meitat del necessari.

L'esquema intern, simplificat, d'una RAM dinàmica es pot veure a la Figura 1. Com es pot veure, la quantitat total de memòria és 64Kbytes: distribuïda en una matriu de 256x256 bytes. Els bits d'adreces són només 8 (A0-A7), en comptes de les 16 que a priori es necessitarien.

La multiplexació d'adreces consisteix en guardar l'adreça total en dues operacions. Primer es guarda la meitat de l'adreça a un registre (de files) i després l'altra meitat a un altre (de columnes). Aquests registres de files i columnes guarden les adreces (A0-A7) en els flancs de baixada dels senyals RAS\* (*Row Address Strobe*) i CAS\* (*Column Address Strobe*), respectivament. Aquest darrer senyal també fa les funcions de CS\*.



Figura 1: Esquema intern de la RAM dinàmica.



Figura 2: Operació de lectura d'una RAM dinàmica.

- <u>Instant A</u>: amb el flanc de baixada del senyal RAS\* la memòria guarda l'adreça de files.
- Instant B: amb el flanc de baixada del senyal CAS\* la memòria guarda l'adreça de columnes. Ara la memòria ja té l'adreça completa i comença la descodificació. Amb el seu corresponent retard surten les dades pel bus de dades.
- <u>Instant C</u>: amb la desactivació del senyal CAS\*, la memòria deixa, al cap d'un cert retard, el bus de dades en alta impedància.

El sistema dissenyat es pot veure a la següent figura 3:



Figura 3: Sistema dissenyat.

En general la temporització requerida entre els senyals RAS\* i CAS\* demana una circuiteria externa d'una certa complexitat. En aquest cas i com que fem servir el V25, aprofitem el retard entre els senyals MREQ\* i MSTB\* per a generar aquest retard i poder fer còmodament la multiplexació d'adreces.

El retard del multiplexor entre un canvi del senyal SEL i l'actualització de la sortida és de 10 ns (retard fix, sempre el mateix) i la freqüència de treball del V25 és de 10MHz.



Figura 4: Cronograma lectura V25.

Es demana:

a) (1 punt) Rang d'adreces ocupat per la RAM al sistema i nº de zones imatge (si n'hi ha).

 $\underline{\text{Rang}[@]}$ :  $\underline{\text{N}^{\text{o}} \text{ Z.I.}}$ :

b) (2 punts) Quan executem la instrucció  $aux = *(BYTE far*)MK\_FP(0x1234,0x5678)$ , quina serà l'adreça, en hexadecimal, de columna i quina la de fila a l'interior de la RAM ?

<u>Fila:</u> <u>Columna:</u>

c) (2.5 punts) A la següent figura tenim la temporització requerida entre els senyals RAS\* i CAS\* i les adreces. El nostre sistema compleix tots els cinc requisits temporals ?



 $t_{ASR}$ :Temps de setup d'adreces de fila:5 ns(mín.) $t_{RAH}$ :Temps de hold d'adreces de fila:5 ns(mín.) $t_{ASC}$ :Temps de setup d'adreces de columna:7 ns(mín.) $t_{CAH}$ :Temps de hold d'adreces de columna:7 ns(mín.) $t_{RCD}$ :Temps entre activació RAS\* i activació CAS\*25 ns (min.) – 75 ns (max.)

d) (2.5 punts) Els temps d'accés de la memòria (t<sub>RAC</sub> i t<sub>CAC</sub>) es visualitzen a la següent figura. Tenint en compte el sistema que hem dissenyat i la temporització del V25 en cicle de lectura, funcionarà el sistema? (independentment de la resposta a l'apartat anterior).



 $t_{RAC}$ : Temps màxim des d'activació RAS\* fins dada vàlida: 100 ns (temps d'accés)  $t_{CAC}$ : Temps màxim des d'activació CAS\* fins dada vàlida: 25 ns (temps d'accés)

Temps setup bus de dades del V25 en lectura: 10ns.

e) (2 punts) Les memòries dinàmiques necessiten ser refrescades periòdicament. Estan dissenyades de tal manera que quan es fa la lectura d'una dada situada a una fila concreta, <u>es fa automàticament el refresc de tota la fila</u>. Sabent això s'han fet els següents programes:

#### **PROGRAMA A**

#### **PROGRAMA B**

Un byte qualsevol de la memòria s'ha de refrescar cada 50ms com a màxim (i per tant cada 50 ms s'ha d'haver refrescat tota la RAM). Indiqueu la freqüència mínima d'interrupció del Timer0 que s'hauria de programar per cadascun dels dos programes. Quin dels dos triaríeu ? Justifiqueu breument la resposta.

Freqüència mínima prog. A:

Freqüència mínima prog. B:

Nom i cognoms: Grup:

# **PROBLEMA 2 (30%)**

A la següent figura tenim el cronograma de lectura de dades del  $\mu C$  8051.



Figura 1

| Parameter                      | Symbol             | Limit Values |         |                                                            |                           |    |
|--------------------------------|--------------------|--------------|---------|------------------------------------------------------------|---------------------------|----|
|                                | 18 MHz CI          |              | z Clock | Variable Clock<br>1/t <sub>CLCL</sub> = 3.5 M Hz to 18 MHz |                           |    |
|                                |                    | min.         | max.    | min.                                                       | max.                      |    |
| Address setup to ALE           | t <sub>AVLL</sub>  | 26           | -       | t <sub>CLCL</sub> - 30                                     | _                         | ns |
| RD pulse width                 | t <sub>RLRH</sub>  | 233          | -       | 6 t <sub>CLCL</sub> – 100                                  | _                         | ns |
| WR pulse width                 | t <sub>WLWH</sub>  | 233          | _       | 6 t <sub>CLCL</sub> – 100                                  | _                         | ns |
| Address hold after ALE         | t <sub>LLAX2</sub> | 81           | -       | 2 t <sub>CLCL</sub> - 30                                   | _                         | ns |
| RD to valid data in            | t <sub>RLDV</sub>  | -            | 128     | _                                                          | 5 t <sub>CLCL</sub> – 150 | ns |
| Data hold after RD             | t <sub>RHDX</sub>  | 0            | -       | 0                                                          | _                         | ns |
| Data float after RD            | t <sub>RHDZ</sub>  | -            | 51      | _                                                          | 2 t <sub>CLCL</sub> - 60  | ns |
| ALE to valid data in           | t <sub>LLDV</sub>  | -            | 294     | _                                                          | 8 t <sub>CLCL</sub> - 150 | ns |
| Address to valid data in       | t <sub>AVDV</sub>  | -            | 335     | _                                                          | 9 t <sub>CLCL</sub> – 165 | ns |
| ALE to WR or RD                | t <sub>LLWL</sub>  | 117          | 217     | 3 t <sub>CLCL</sub> - 50                                   | 3 t <sub>CLCL</sub> +50   | ns |
| WR or RD high to ALE high      | t <sub>WHLH</sub>  | 16           | 96      | t <sub>CLCL</sub> - 40                                     | t <sub>CLCL</sub> +40     | ns |
| Address valid to WR            | t <sub>AVWL</sub>  | 92           | _       | 4 t <sub>CLCL</sub> – 130                                  | _                         | ns |
| Data valid to WR<br>transition | t <sub>QVWX</sub>  | 11           | -       | t <sub>CLCL</sub> - 45                                     | _                         | ns |
| Data setup before WR           | t <sub>QVWH</sub>  | 239          | -       | 7 t <sub>CLCL</sub> – 150                                  | _                         | ns |
| Data hold after WR             | t <sub>WHQX</sub>  | 16           | _       | t <sub>CLCL</sub> - 40                                     | _                         | ns |
| Address float after RD         | t <sub>RLAZ</sub>  | _            | 0       | _                                                          | 0                         | ns |

Taula 1

Nom i cognoms: Grup:

Aquest microcontrolador té un bus d'adreces de 16 bits, distribuït en dos ports (Port 0: [A0-A7/Bus de dades] i Port 2: [A8-A15]). El Port 0 és un port multiplexat: al principi del cicle de bus és un bus de sortida on el microcontrolador posa la part baixa del bus d'adreces (A0-A7) i després és el bus bidireccional de dades.

- A l'inici del cicle de bus l'adreça completa (A0-A15) surt per Port 0 i Port 2.
- Externament, s'utilitza un *latch* per guardar la part baixa del bus d'adreces (A0-A7).
- El *latch* és un element de memòria que és transparent (Q=Dn) quan el seu *enable* (LE) és actiu ('1') i manté l'última dada (Q<sub>futur</sub>=Q<sub>passat</sub>) quan *enable* (LE) és inactiu ('0').
- Com a senyal de control d'aquest latch, el microcontrolador disposa d'un senyal específic (ALE: *Address Latch Enable*) que és utilitzat com a senyal habilitador del latch.
- En el moment en que el senyal ALE fa una transició de '1' a '0', el latch emmagatzema A0-A7.

El sistema dissenyat es pot veure a la següent figura:



Figura 2

Les característiques del latch que fem servir són les següents:



|             | Min  | Max |
|-------------|------|-----|
| $t_{SU}$    | 7 ns | ı   |
| $t_{\rm h}$ | 5 ns | -   |

|              | Min | Max   |
|--------------|-----|-------|
| $t_{ m PHL}$ | -   | 10 ns |
| tor u        | _   | 10 ns |

Figura 3

Nom i cognoms: Grup:

Les característiques temporals en lectura de la RAM utilitzada es poden veure a la següent figura.



|                 | Min. | Max.   |
|-----------------|------|--------|
| $t_{AA}$        | ī    | 300 ns |
| $t_{CO}$        | -    | 300 ns |
| t <sub>OE</sub> | -    | 250 ns |

Figura 4

Es demana:

1. Rang d'adreces ocupat per la memòria ROM. Hi ha zones imatge ? (10%)

Rang @: N° Z.I.:

- 2. Ens garanteix el microcontrolador que quan activa el senyal RD\* ha deixat prèviament en alta impedància el Port 0 ? Per què ? (20%)
- 3. Si la frequència de treball del microcontrolador és de 18MHz, està complint el sistema les especificacions de *setup* i *hold* del latch ? (20%)
- 4. Quins 3 temps màxims del microcontrolador estan relacionats amb l'aparició de dada vàlida al bus de dades ? Identifiqueu els seus noms (Taula 1). (10%)
- 5. **Tenint en compte la resposta de l'apartat anterior**, quina és la frequència màxima del microcontrolador que permet accedir correctament a la RAM ? (40%)

# CISE IV – Control (Quadrimestre de Primavera 2008)

**PROBLEMA 1:** (6 punts): Hem connectat una RAM IS61LV25616-10 a un μC Philips LPC2292, basat en el μP ARM7TDMI. Els senyals del microcontrolador són:

| Pin Name | Туре             | Pin Description                      |
|----------|------------------|--------------------------------------|
| D[31:0]  | Input/<br>Output | External memory data lines.          |
| A[23:0]  | Output           | External memory address lines.       |
| OE       | Output           | Low-active Output Enable signal.     |
| BLS[3:0] | Output           | Low-active Byte Lane Select signals. |
| WE       | Output           | Low-active Write Enable signal.      |
| CS[3:0]  | Output           | Low-active Chip Select signals.      |

Table 6: External Memory Controller Pin Description

Hem configurat el µC per tal que faci accessos de 8 o 16 bits a aquesta memòria. És a dir, quan el microcontrolador faci un accés només activarà:

A1-A23:

Bus d'adreces (A0 no pren cap valor significatiu)

D0:15:

Bus de dades de 16 bits (la part D16:D31 NO es fa servir)

OE\*:

Output enable

WE\*: BLS0\*:

Write enable Senyal de validació dels bits D0-D7 del bus de dades

BLS1\*:

Senyal de validació dels bits D8-D15 del bus de dades

CS1\*:

Senyal d'habilitació de memòria, generat pel LPC2292, per connectar directament al CS\* d'una

RAM. S'activarà per qualsevol accés al rang d'adreces: 0x8100 0000-0x81FF FFFF.

Els senyals amb '\*' són actius a nivell baix. L'esquema de connexions que hem fet és:



Els senyals LB\* i UB\* de la RAM són senyals d'habilitació de la part baixa i alta respectivament del bus de dades (D0:7 i D8:15). La temporització de la RAM és:



| Symbol               | Parameter           | Min. | Max.    |
|----------------------|---------------------|------|---------|
| <b>t</b> RC          | Read Cycle Time     | 10   | traces. |
| <b>t</b> aa          | Address Access Time |      | 10      |
| <b>t</b> oha         | Output Hold Time    | 3    | ******  |
| <b>t</b> ace         | CE Access Time      |      | 10      |
| <b>t</b> DOE         | OE Access Time      |      | 4       |
| tHZOE <sup>(2)</sup> | OE to High-Z Output |      | 4       |
| tLZOE <sup>(2)</sup> | OE to Low-Z Output  | 0    |         |
| thzce(2              | CE to High-Z Output | 0    | 4       |
| tLZCE <sup>(2)</sup> | CE to Low-Z Output  | 3    |         |
| <b>t</b> BA          | LB, UB Access Time  |      | 4       |

El cronograma de <u>lectura</u> del µC Philips LPC2292 és:



El datasheet del microcontrolador ens diu que entre que s'ha activat l'últim d'aquests senyals:

Adreces CS1\*, BLS0\* i/o BLS1\* OE\*

i hem de posar la dada al bus de dades, disposem d'un temps màxim  $t_{AVDV} = t_{CYC} *(2+WST1) - 20 \text{ ns}$ , en lectura.  $t_{CYC} = 20 \text{ns} = (50 \text{MHz})^{-1}$ , i WST1 és el nombre d'estats d'espera que volem.

#### Es demana:

a) (1 punt) Quina capacitat, en bytes, té la memòria?

b) (2 punts) Tenint en compte que el senyal CS1\*, connectat al CS\* de la RAM, s'activarà per qualsevol accés al rang d'adreces: 0x8100 0000 – 0x81FF FFFF, digueu el nombre de zones imatge, si n'hi ha, de la memòria.

c) (3 punts) Calculeu el nombre mínim de cicles d'espera per accedir a la RAM en lectura.

**PROBLEMA 2:** (4 punts) Dissenyeu un sistema basat en el μP i80486, que tingui situats els xips de RAM de la figura en un sol bloc a partir de l'adreça: A0000000. Poden haver-hi zones imatge situades a adreces més altes, però sempre garantint que el rang 00000000-9FFFFFFF no estigui ocupat per aquests xips.



# CISE IV – Control (Quadrimestre de Tardor 2008-2009)

**PROBLEMA 1** (6 punts) Hem connectat una RAM IS61LV25616-10 a un μC Winbond W90P710CD, basat en el μP ARM7TDMI. Els senyals del microcontrolador són:

nECS[3:0]: Senyals d'habilitació de memòries, generats pel microcontrolador, per connectar directament al

CS\* de les memòries.

A[21:0]: Bus d'adreces extern.

D[31:0]: Bus de dades

nOE: Output enable (actiu a nivell baix)

nWBE[3:0]: Write enable de cadascun dels bytes del bus de dades (D0:7, D8:15, D16:23, D24:31).

nWAIT: Senyal d'entrada que serveix per intercalar cicles d'espera. Actiu a nivell baix. Cada cop que el

microcontrolador Îlegeix un '0' afegeix un cicle d'espera.



Fig. 1: Cicle de lectura/escriptura del microcontrolador <u>on s'han afegit 2 cicles d'espera amb el senyal</u> **nWAIT**.

| SYMBOL              | DESCRIPTION                                           | MIN | MAX | UNIT |
|---------------------|-------------------------------------------------------|-----|-----|------|
| TADDO               | Address Output Delay Time                             | 2   | 7   | ns   |
| -T <sub>NECSO</sub> | ROM/SRAM/Flash or External I/O Chip Select Delay Time | 2   | 7   | ns   |
| T <sub>NOEO</sub>   | ROM/SRAM or External I/O Bank Output Enable Delay     | 2   | 7   | ns   |
| T <sub>NWBO</sub>   | ROM/SRAM or External I/O Bank Write Byte Enable Delay | 2   | 7   | ns   |
| T <sub>DH</sub>     | Read Data Hold Time                                   | 7   |     | ns   |
| Tosu                | Read Data Setup Time                                  | 0   |     | ns   |
| Tpo                 | Write Data Output Delay Time (SRAM or External I/O)   | 2   | 7   | ns   |
| TNWASU              | External Wait Setup Time                              | 3   |     | ns   |
| TNWAH               | External Wait Hold Time                               | 1   |     | ns   |

La informació del cicle de lectura de la RAM és:



| Parameter                               | Cumbal | -7  |     |  |
|-----------------------------------------|--------|-----|-----|--|
| r at diliciti                           | Symbol | Min | Max |  |
| Read cycle time                         | trc    | 7   | _   |  |
| Address access time                     | taa    | :   | 7   |  |
| Chip enable access time (CE)            | tac    |     | 7   |  |
| Output enable to cutput valid (OE)      | toe    |     | 3   |  |
| Output hold from address change         | tон    | 3   | _   |  |
| Chip enable to output in low Z (CE)     | tız*   | 3   |     |  |
| Output enable to output in low Z (OE)   | toLZ*  | . 0 | _   |  |
| Chip disable to output in High Z (CE)   | tuz*   | _   | 3.5 |  |
| Output disable to output in High Z (OE) | tonz*  |     | 3.  |  |

El connexionat que s'ha fet és el següent:





#### Es demana:

a) (1 punt) En el cronograma de la Figura 1, el senyal nWAIT s'ha fet servir per introduir dos cicles d'espera en el cicle de bus. Quants cicles de rellotge hi haurà entre que el microcontrolador treu les adreces i l'instant de captura en lectura, <u>sense cicles d'espera</u> ?

b) (1 punt) Quants cicles de rellotge hi ha entre que el microcontrolador treu les adreces i es llegeix per primera vegada el senyal nWAIT ? Quins els temps de setup i hold associats a la lectura d'aquest senyal ?

b) (4 punts) El sistema pot funcionar a la màxima freqüència de rellotge del microcontrolador (80MHz), <u>sense cicles d'espera</u> ? Justifiqueu la resposta.

**PROBLEMA 2:** (4 punts) Dissenyeu un sistema basat en el  $\mu$ P i80486, que tingui situats els xips de RAM a partir de l'adreça 0x0000 0000 i els xips de ROM que acabin a l'adreça 0xFFFF FFFF. Es demana el disseny més simple possible, permetent zones imatge, que deixi lliure el rang d'adreces 0x4000 0000 – 0xEFFF FFFF.

