# 计算机系统结构实验 Lab6

David Wang

2020年5月

## 1 概述

## 1.1 实验名称

简单的类 MIPS 多周期流水线处理器设计与实现

#### 1.2 实验目的

- 1. 理解 CPU 流水线,了解流水线冒险及相关性,设计基础流水线 CPU
- 2. 设计支持 stall 的流水线 CPU。通过检测竞争并插入停顿的机制解决数据冒险、控制冒险、结构冒险
- 3. 在2的基础上,增加转发机制解决数据竞争,减少因数据竞争带来的流水线停顿延时,提高流水线处理器性能
- 4. 在3的基础上,通过 predict-not-taken 机制解决数据竞争,减少因数据竞争带来的流水线停顿延时,提高流水线处理器性能

## 1.3 实验内容

- 1. CPU 的流水化设计与软硬件实现
- 2. 功能仿真

# 2 整体概括

## 2.1 实验描述

前几次实验已完成单周期处理器各部分的主要功能模块。而流水线处理器在顶层模块、控制器模块等与单周期处理器有微小差别。除此之外,需要设计流水线寄存器,转发机制以及冲突检测机制。

## 2.2 顶层模块概述

实现流水线执行,需要将一条指令分为取指令 (IF)、译码 (ID)、执行 (EX)、内存访问 (MEM)、写回 (WB) 五个阶段。同时,在两个阶段中间需要设置流水线寄存器,用来存储前一个阶段的执行所产生的信息。从图中可以看出,流水线的执行步骤大致为:

• 取指阶段, CPU 根据 PC 给出的地址,访问指令存储器,将指令取出后存放在 IF/ID 寄存器中,计算 PC+4 的值,供之后的几个阶段使用。



图 1: 流水线示意图

- 译码阶段,根据 IF/ID 寄存器中的指令,依据 rs、rt 访问寄存器,将指令输入控制单元进行相关解析,决定该指令是否写寄存器,读写内存,跳转,等等。对于指令的低 16 位进行符号拓展,作为立即数供执行阶段选用。需要注意的是控制单元将后面三个阶段所需要的控制信息一并解析出来并存放到流水线寄存器中,随后逐级使用。
- 执行阶段,根据 ID/EX 寄存器中的控制信息,决定算术逻辑单元两个操作数的来源。如果有转发单元参与,则也需要考虑是否转发。计算跳转地址,供之后可能发生的跳转操作使用。
- 内存访问阶段,如果该指令需要内存访问,则需要向数据存储器提供地址,并保存数据存储器给出的数据。如果该指令为跳转指令(beq、jr、jal等),则需要将跳转目标地址写入 PC,并且刷新流水线,抛弃随后不应该执行的几条指令。
- 写回阶段,需要根据控制信号确定是否向寄存器写值,写值的来源是算术逻辑单元的运算结果还是内存访问得到的数据。

## 3 流水线寄存器模块

下面给出流水线寄存器的实现。

```
module IFID(
1
2
       input clock,
       input reset,
3
       input [31:0] instruction in,
4
       input [31:0] PC Plus 4,
5
       output reg [31:0] IFID PCplus4,
6
       output reg [31:0] IFID instruction
7
8
       always @ (posedge clock)
9
       if(!reset)
10
       begin
11
            IFID PCplus4<=PC Plus 4;</pre>
12
            IFID instruction<=instruction in;</pre>
13
       end
14
       else
15
       begin
16
17
            IFID PCplus4=0;
            IFID instruction=0;
18
       end
19
   endmodule
20
21
   module IDEX(
22
       input clock,
23
       input reset,
24
       input [31:0] IFID PCPlus4,
25
       input [4:0] IFID rs,
26
       input [31:0] readData1,
27
       input [31:0] readData2,
28
       input [31:0] signextended,
29
30
       input [4:0] IFID rt,
       input [4:0] IFID rd,
31
       input [1:0] wb,//RegWrite
32
```

```
33
        input [4:0] m,// Jumptarget,Jump,Branch,memRead,memWrite
        input [4:0] ex,// D4:ALUSrc D3-D1:ALUOp D0:RegDst
34
        input call,
35
        output reg [31:0] IDEX_PCPlus4,
36
        output reg [31:0] IDEX readData1,
37
        output reg [31:0] IDEX_readData2,
38
        output reg [31:0] IDEX_signextended,
39
        output reg [4:0] IDEX_rs,
40
        output reg [4:0] IDEX_rt,
41
        output reg [4:0] IDEX_rd,
42
        output reg [1:0] IDEX wb,
43
        output reg [4:0] IDEX_m,
44
        output reg [4:0] IDEX_ex,
45
        output reg IDEX call
46
        );
47
        always @ (posedge clock)
48
        if(!reset)
49
             begin
50
             IDEX PCPlus4<=IFID PCPlus4;</pre>
51
             IDEX readData1<=readData1;</pre>
52
             IDEX readData2<=readData2;</pre>
53
             IDEX signextended<=signextended;</pre>
54
             IDEX_rs<=IFID_rs;</pre>
55
             IDEX rt<=IFID rt;</pre>
56
             IDEX_rd<=IFID_rd;</pre>
57
             IDEX m<=m;
58
59
             IDEX wb<=wb;
             IDEX_ex<=ex;</pre>
60
61
             IDEX_call<=call;</pre>
             end
62
        else
63
64
             begin
             IDEX PCPlus4<=0;</pre>
65
66
             IDEX readData1<=0;</pre>
             IDEX_readData2<=0;</pre>
67
             IDEX_signextended<=0;</pre>
68
             IDEX rt<=0;</pre>
69
             IDEX_rd<=0;</pre>
70
             IDEX m <= 0;
71
             IDEX wb<=0;</pre>
72
73
             IDEX ex<=0;
             IDEX call=0;
74
75
             end
   endmodule
76
77
   module EXMEM(
78
        input clock,
79
80
        input reset,
        input [1:0] IDEX_wb,
81
        input [4:0] IDEX_m,
82
```

```
83
         input IDEX call,
         input [31:0] IDEX_PCPlus4,
 84
         input [31:0] EX_branchTarget,
 85
         input [31:0] EX_jumpTargetAddress,
 86
         input [31:0] EX aluResult,
 87
         input EX zero,
 88
         input [31:0] EX memWriteData,
 89
         input [4:0] EX writeReg,
 90
 91
         output reg [1:0] EXMEM_wb,//RegWrite
 92
         output reg [4:0] EXMEM m,
 93
         output reg [31:0] EXMEM branchTarget,
 94
         output reg [31:0] EXMEM_jumpTargetAddress,
 95
         output reg EXMEM_zero,
 96
         output reg [31:0] EXMEM aluResult,
 97
         output reg [31:0] EXMEM_memWriteData,
98
         output reg [4:0] EXMEM writeReg,
99
         output reg [31:0] EXMEM PCPlus4,
100
         output reg EXMEM call
101
    );
102
         always @ (posedge clock)
103
         if(!reset)
104
         begin
105
             EXMEM_wb<=IDEX_wb;</pre>
106
             EXMEM m<=IDEX m;
107
             EXMEM aluResult<=EX aluResult;</pre>
108
             EXMEM branchTarget<=EX branchTarget;</pre>
109
110
             EXMEM_jumpTargetAddress<=EX_jumpTargetAddress;</pre>
             EXMEM_zero<=EX_zero;</pre>
111
             EXMEM memWriteData<=EX memWriteData;</pre>
112
             EXMEM_writeReg<=EX_writeReg;</pre>
113
             EXMEM PCPlus4<=IDEX PCPlus4;</pre>
114
              EXMEM call<=IDEX call;</pre>
115
         end
116
         else
117
         begin
118
             EXMEM wb<=0;
119
             EXMEM m < = 0;
120
             EXMEM aluResult<=0;</pre>
121
             EXMEM branchTarget <=0;</pre>
122
             EXMEM jumpTargetAddress<=0;</pre>
123
             EXMEM zero<=0;</pre>
124
             EXMEM_memWriteData<=0;</pre>
125
             EXMEM writeReg<=0;</pre>
126
             EXMEM PCPlus4<=0;
127
             EXMEM call<=0;</pre>
128
129
         end
130
    endmodule
131
    module MEMWB(
132
```

```
133
         input clock,
         input reset,
134
         input [1:0] EXMEM_wb,
135
         input [31:0] memReadData,
136
         input [31:0] EXMEM aluResult,
137
         input [4:0] EXMEM writeReg,
138
         input [31:0] EXMEM PCPlus4,
139
         input EXMEM call,
140
141
        output reg [1:0] MEMWB_wb,
142
        output reg [31:0] MEMWB aluResult,
143
        output reg [31:0] MEMWB memReadData,
144
        output reg [4:0] MEMWB writeReg,
145
        output reg [31:0] MEMWB_PCPlus4,
146
        output reg MEMWB call
147
    );
148
         always @ (posedge clock)
149
         if(!reset)
150
        begin
151
             MEMWB_wb<=EXMEM_wb;</pre>
152
             MEMWB aluResult<=EXMEM aluResult;</pre>
153
             MEMWB memReadData<=memReadData;</pre>
154
             MEMWB writeReg<=EXMEM writeReg;</pre>
155
             MEMWB call <= EXMEM call;
156
             MEMWB PCPlus4<=EXMEM PCPlus4;
157
        end
158
159
        else
160
         begin
             MEMWB_wb<=0;
161
             MEMWB aluResult<=0;</pre>
162
             MEMWB memReadData<=0;</pre>
163
             MEMWB_writeReg<=0;</pre>
164
             MEMWB call<=0;
165
             MEMWB PCPlus4<=0;
166
167
        end
168
    endmodule
169
```

对于流水线寄存器来说,它们的读取和写入应该是同步的,因为在流水线中执行的每一条指令它们进入下一个阶段的时刻应该是相同的,否则就会发生复写。在这里我们约定流水线寄存器总是在时钟的上升沿写入。

## 3.1 IF/ID 寄存器

IF/ID 寄存器比较简单,只需要存储从指令存储器读取的指令以及 PC+4。

## 3.2 ID/EX 寄存器

在译码阶段,寄存器需要从 IF/ID 寄存器读取 rs、rt 以读取数据,对指令的低 16 位进行符号扩展,将指令输入到控制单元决定是否写寄存器、是否跳转、是否分支、执行何种运算、运算数来源等。这些信息被保存在 ID/EX 寄存器中,供之后的几个阶段使用。

### 3.3 EX/MEM 寄存器

执行阶段 ALU 计算出的结果以及跳转或分支地址需要被保存下来,连通其他的控制信息需要被 EX/MEM 寄存器保留。

## 3.4 MEM/WB 寄存器

内存访问阶段从数据存储器读取的数据和执行阶段的计算结果需要被存储,供写回阶段写入寄存器。写回所需要的控制信息也同样需要存储在 MEM/WB 寄存器中。

# 4 五个流水线阶段的实现

#### 4.1 基本信号线的定义

```
reg [31:0] PC;
1
       wire REG DST, JUMP, JUMP1, BRANCH, MEM_READ;
2
       wire MEM TO REG, MEM WRITE, JUMPTARGET, CALL;
3
       wire [2:0] ALU OP;
4
5
       wire ALU SRC, REG WRITE; // Signals generated by control unit
6
       wire [3:0] ALUCTR;
7
8
       wire [31:0] INST;//PC and instruction memory
9
10
       wire [4:0] WRITEREG;
11
12
       wire [4:0] READREG1;
       wire [4:0] READREG2;
13
       wire [31:0] REGREADDATA1;
14
       wire [31:0] REGREADDATA2;
15
       wire [31:0] REGWRITEDATA;//register file
16
17
       wire [31:0] INSTSHIFTED;
18
       wire [31:0] SIGNEXTENDED;
19
       wire [31:0] EXTENDSHIFTED;
20
21
       wire [31:0] ALUSRC1;
22
       wire [31:0] ALUSRC2;
23
24
       wire ZERO;
25
       wire [31:0] ALURSLT;//main ALU
26
27
       wire [31:0] MEM DATA;
28
       wire [31:0] PC_PLUS_4;
29
30
       wire [31:0] IFID PCPLUS4, IFID INST;
31
       wire [31:0] IDEX_PCPLUS4,IDEX_READDATA1;
32
       wire [31:0] IDEX_READDATA2, IDEX_SIGNEXTENDED;
33
       wire [4:0] IDEX RS;
34
       wire [4:0] IDEX RT, IDEX RD, IDEX EX;
35
       wire [4:0] IDEX M;
36
```

```
wire [1:0] IDEX WB;
37
       wire IDEX CALL;
38
       wire [1:0] EXMEM WB;
39
       wire [4:0] EXMEM M;
40
       wire [31:0] EXMEM BRANCHTARGET, EXMEM JUMPTARGETADDRESS;
41
       wire [31:0] EXMEM ALURESULT, EXMEM MEMWRITEDATA, EXMEM PCPLUS4;
42
       wire [4:0] EXMEM WRITEREG;
43
       wire EXMEM ZERO, EXMEM BRANCH, EXMEM CALL;
44
       wire CTRL FLUSH;
45
       wire STALL;
46
       wire MEMWB REGWRITE, MEMWB MEMTOREG, MEMWB CALL;
47
       wire [31:0] MEMWB MEMREADDATA, MEMWB ALURESULT, MEMWB PCPLUS4;
48
       wire [4:0] MEMWB WRITEREG;
49
       wire [1:0] FORWARDA, FORWARDB;
50
       wire [31:0] INPUT1, INPUT2;
51
```

#### 4.2 取指令阶段

取指令阶段比较简单。指令存储器根据 PC 值取对应地址所存储的指令,存放到 IF/ID 寄存器中, PC+4 的值也同样需要被存储,供后续跳转相关操作使用。然后更新 PC 值,为下一个周期的取指令做准备。

```
1
   instrMemory instruction memory(
2
            .readAddress(PC),
3
4
            .instruction(INST)
5
6
       );
7
       assign PC PLUS 4=PC+4;
8
       assign CTRL FLUSH=(EXMEM ZERO&&EXMEM M[2])||EXMEM M[3];
9
       assign STALL=IDEX M[1]&&
10
       ((IDEX RT==IFID INST[25:21])||(IDEX RT==IFID INST[20:16]));
11
       always @ (posedge clock)
12
13
       begin
            if(reset) PC<=0;</pre>
14
            else PC<=STALL?PC:</pre>
15
            ((EXMEM_ZERO&&EXMEM_M[2])?EXMEM_BRANCHTARGET:
16
             (EXMEM M[3]?EXMEM JUMPTARGETADDRESS:PC PLUS 4));
17
       end
18
```

## 4.3 译码阶段

译码阶段需要根据 IF/ID 寄存器中的指令,读取寄存器中的值,并将指令送入控制单元解析之后几个阶段的控制信号,顺便对指令的低 16 为进行符号扩展。需要注意的是,写回阶段也需要寄存器的参与,其主要行为是根据控制信号决定是否写寄存器,以及写入数据来自于内存还是ALU 的计算结果。

```
Ctr ctr(
cpCode(IFID_INST[31:26]),
```

```
3
            .regDest(REG DST),
4
            .aluSrc(ALU_SRC),
5
            .memToReg(MEM_TO_REG),
6
7
            .regWrite(REG WRITE),
            .memRead(MEM READ),
8
            .memWrite(MEM WRITE),
9
            .Branch(BRANCH),
10
            .ALUop(ALU_OP),
11
            .Jump(JUMP),
12
            .Call(CALL),
13
            .jumpTarget(JUMPTARGET)
14
       );
15
16
       Registers registers(
17
            .clock(clock),
18
            .reset(reset),
19
            .readReg1(IFID INST[25:21]),
20
            .readReg2(IFID INST[20:16]),
21
            .writeReg(MEMWB_WRITEREG),
22
            .writeData(MEMWB_MEMTOREG?
23
            MEMWB MEMREADDATA:
24
            (MEMWB_CALL?MEMWB_PCPLUS4:MEMWB_ALURESULT)),
25
            .regWrite(MEMWB_REGWRITE),
26
27
            .readData1(REGREADDATA1),
28
            .readData2(REGREADDATA2)
29
       );
30
31
       signext signext(
            .inst(IFID INST[15:0]),
32
            .data(SIGNEXTENDED)
33
34
       );
```

## 4.4 执行阶段

执行阶段需要 ALU、ALU 控制单元以及一个加法器(用来计算跳转或分支地址)。上一步控制器解析控制信号后,在 IDEX\_EX 域中存储了 ALU\_SRC、ALU\_OP、REG\_DST 信号,用来决定 ALU 运算数的来源、ALU 所执行的操作、写回阶段的目标寄存器。

```
ALUCtr aluctr(
1
            .ALUop(IDEX_EX[3:1]),
2
            .functField(IDEX SIGNEXTENDED[5:0]),
3
            .operation(ALUCTR),
4
            .Jump(JUMP1)
5
       );
6
       ALU alu
7
            .input1(INPUT1),
8
9
            .input2(INPUT2),
10
            .aluCtr(ALUCTR),
            .zero(ZERO),
11
```

```
12 .aluRes(ALURSLT)
13 );
```

其中 INPUT1 和 INPUT2 的控制逻辑过于复杂,且需转发机制的参与,所以在随后补充。

### 4.5 内存访问阶段

内存访问阶段需要根据内存访问阶段所需要的控制信号以及执行阶段 ALU 计算结果作为输入,去访问数据存储器中的数据。跳转指令和分支指令改变 PC 值也发生在这一步。

```
dataMemory data memory(
1
           .clock(clock),
2
           .memWrite(EXMEM M[0]),
3
           .memRead(EXMEM_M[1]),
4
           .address(EXMEM ALURESULT),
5
           .writeData(EXMEM MEMWRITEDATA),
6
           .readData(MEM DATA)
7
      );
8
```

#### 4.6 写回阶段

写回阶段需要寄存器的参与。根据 MEM/WB 寄存器中的控制信号决定是否写回、写回 ALU 计算结果还是内存访问的数据。

寄存器单元中的这几行:

```
.writeReg(MEMWB_WRITEREG),
.writeData(MEMWB_MEMTOREG?

MEMWB_MEMREADDATA:
(MEMWB_CALL?MEMWB_PCPLUS4:MEMWB_ALURESULT))
```

展示了根据控制信号写回数据的过程。

# 5 冒险

## 5.1 结构冒险

结构冒险主要是因为在同一个时刻有多条指令试图访问同一个结构单元。在 MIPS 指令中, 存储器可能会出现这种情况。我们的解决方案是同时设置指令存储器和数据存储器。

## 5.2 数据冒险

在单周期 CPU 中,一条指令执行完毕之前,不会有其他指令占用 CPU。而流水线 CPU 中,一条指令还未执行完毕,下一条指令就已经开始执行。由于写回操作是每一条指令的最后一步操作,所以当前一条指令试图写、后一条指令试图读同一个寄存器时,会发生数据尚未写入寄存器的情况。这时后一条指令会读取错误的数据。因此需要设置某种机制来解决这种问题。数据冒险主要分为加载-使用冒险、写后读冒险、写后写冒险。

#### 5.2.1 加载-使用冒险 (load-use hazard)

```
lw $1,4($0)

add $3,$1,$1

add $4,$1,$1

add $5,$1,$1

add $6,$1,$1
```

加载-使用冒险可能会涉及加载指令之后的四条指令。这四条指令的处理方式不同。

1. 加载指令后的第三条指令的译码阶段与加载指令的写回阶段重合。可以要求寄存器在前半周期写,后半周期读,这样可以很便捷地解决这种问题。

```
always @ (negedge clock)
1
       begin
2
            if (reset)
3
              begin
4
                integer i;
5
                for(i=0;i<32;i=i+1) regFile[i]=0;</pre>
6
7
8
             end
            if(regWrite==1&&writeReg)
9
10
            begin
                regFile[writeReg]=writeData;
11
                if(writeReg==readReg1) readData1=writeData;
12
                if(writeReg==readReg2) readData2=writeData;
13
14
            end
       end
15
```

- 2. 加载指令之后的第二条指令的执行阶段在加载指令内存访问阶段的后面。可以通过转发机制解决。代码在转发机制部分的描述中给出。
- 3. 加载指令之后的第一条指令的执行阶段与加载指令内存访问阶段重合,无法通过转发机制解决。只能暂停流水线一个周期,使得后面的第一条指令"变成"第二条指令,通过转发机制解决。

#### 5.2.2 写后读冒险 (read-after-write hazard)

写后读冒险主要发生在写相同寄存器的连续两条指令中。

```
add $3,$1,$2
2 add $4,$3,$3
```

上面的代码中,前一条指令所要写的寄存器,在被写入之前就被后一条指令所读。这种冒险可以通过转发机制解决。

#### 5.2.3 写后写冒险 (write-after-write hazard)

```
1 lw $1,4($0)
2 add $1,$2,$3
3 add $4,$1,$1
```

这时需要根据控制信息,使得第二条加法指令的结果被转发到第三条指令中。

#### 5.3 控制冒险

控制冒险主要发生在跳转指令和分支指令中。在这里我们总是预测跳转或分支不会发生。如果的确需要跳转或分支,再刷新流水线,将不可以执行的指令用 nop 替代。

# 6 处理数据冒险的方式——转发机制

转发机制的控制逻辑在《计算机组成与设计:软硬件接口》中有详细的描述。这里给出实现。

```
module forwardingUnit(
1
       input clock,
2
       input [4:0] IDEX rs,
3
       input [4:0] IDEX rt,
4
       input [4:0] EXMEM regDest,
5
       input [4:0] MEMWB regDest,
6
       input EXMEM regWrite,
7
       input MEMWB regWrite,
8
9
       output reg [1:0] ForwardA,
10
       output reg [1:0] ForwardB
11
12
13
       );
       always @ (negedge clock)
14
       begin
15
            ForwardA=2'b00;
16
            ForwardB=2'b00;
17
            if(EXMEM regWrite &&
18
19
                     EXMEM_regDest
                     && (EXMEM regDest==IDEX rs))
20
                     ForwardA=2'b10;
21
            if(EXMEM regWrite &&
22
               EXMEM regDest&&
23
               (EXMEM regDest==IDEX rt))
24
                     ForwardB=2'b10;
25
            if(MEMWB regWrite &&
26
               MEMWB regDest &&
27
               !(EXMEM regWrite &&
28
               EXMEM regDest &&
29
               (EXMEM regDest!=IDEX rs)))
30
                     ForwardA=2'b01;
31
32
            if(MEMWB regWrite &&
               MEMWB regDest &&
33
               !(EXMEM regWrite &&
34
               EXMEM regDest &&
35
               (EXMEM regDest!=IDEX rt)))
36
                     ForwardB=2'b01;
37
38
       end
   endmodule
39
```

相应地,在执行阶段,也需要对 ALU 运算数来源进行控制。值得注意的是,ALU 的第二个运算数可能来自于立即数。所以如果在执行阶段发现当前指令需要使用立即数,则应该优先使用立即

数作为操作数。在实验要求的 16 条指令中, 左移和右移指令比较特殊。被左移的运算数来自 rt, 而 rs 域总为 0。因此可以使用 INPUT1 来传递左移的位数。

```
1
       assign INPUT1=
2
       (FORWARDA==2'b10)?
           EXMEM ALURESULT:
3
          ((FORWARDA==2'b01)?
4
               (MEMWB MEMTOREG?MEMWB MEMREADDATA:MEMWB ALURESULT):
5
               ((ALUCTR==4'b0011||ALUCTR==4'b0100)?
6
7
               {27'h0,IDEX SIGNEXTENDED[10:6]}:IDEX READDATA1));
       assign INPUT2=IDEX EX[4]?IDEX SIGNEXTENDED:
8
                        ((FORWARDB==2'b10)?EXMEM ALURESULT:
9
                          ((FORWARDB==2'b01)?
10
                          (MEMWB MEMTOREG?
11
                          MEMWB MEMREADDATA:
12
13
                          MEMWB ALURESULT):
                          IDEX READDATA2));
14
       ALU alu(
15
16
           .input1(INPUT1),
            .input2(INPUT2),
17
            .aluCtr(ALUCTR),
18
            .zero(ZERO),
19
            .aluRes(ALURSLT)
20
21
       );
```

# 7 刷新流水线和暂停流水线机制

刷新流水线机制主要应用于跳转指令和分支指令。主要操作是将流水线寄存器刷新为 0, 也就是用 nop 来替代不应执行的指令。暂停流水线机制主要应用于加载-使用冒险。暂停流水线机制把 PC 和 ID/EX 寄存器的值重新写回,并且把 nop 写入 ID/EX 寄存器中,插入流水线气泡使流水线暂停。

```
wire CTRL FLUSH;
1
       wire STALL;
2
       assign CTRL FLUSH=(EXMEM ZERO&&EXMEM M[2])||EXMEM M[3];
3
       assign STALL=IDEX M[1]&&
4
       ((IDEX_RT==IFID_INST[25:21])||(IDEX_RT==IFID_INST[20:16]));
5
       always @ (posedge clock)
6
       begin
7
           if(reset) PC<=0;</pre>
8
           else PC<=STALL?PC:</pre>
9
           ((EXMEM ZERO&&EXMEM M[2])?
10
           EXMEM BRANCHTARGET:
11
12
           (EXMEM_M[3]?EXMEM_JUMPTARGETADDRESS:PC_PLUS_4));
       end
13
       IFID ifid(//
14
           .clock(clock),
15
           .reset(reset),
16
            .instruction in(CTRL FLUSH?0:(STALL?IFID INST:INST)),
17
            .PC Plus 4(CTRL FLUSH?0:(STALL?IFID PCPLUS4:PC PLUS 4)),
18
```

```
19
            .IFID PCplus4(IFID PCPLUS4),
20
           .IFID_instruction(IFID_INST)
21
       );
22
           IDEX idex(//
23
           .clock(clock),
24
            .reset(reset),
25
            .IFID PCPlus4(CTRL FLUSH||STALL?0:IFID PCPLUS4),
26
            .IFID_rs(CTRL_FLUSH||STALL?0:IFID_INST[25:21]),
27
            .readData1(CTRL_FLUSH||STALL?0:REGREADDATA1),
28
            .readData2(CTRL FLUSH||STALL?0:REGREADDATA2),
29
            .signextended(CTRL FLUSH||STALL?0:SIGNEXTENDED),
30
            .IFID rt(CTRL FLUSH||STALL?0:IFID INST[20:16]),
31
           .IFID rd(CTRL FLUSH||STALL?0:IFID INST[15:11]),
32
            .ex(CTRL_FLUSH||STALL?0:{ALU_SRC,ALU_OP,REG_DST}),
33
            .m(CTRL_FLUSH||STALL?0:
34
                 {JUMPTARGET, JUMP, BRANCH, MEM READ, MEM WRITE}),
35
            .wb(CTRL FLUSH||STALL?0:{REG WRITE, MEM TO REG}),
36
            .call(CALL),
37
            .IDEX_PCPlus4(IDEX_PCPLUS4),
38
           .IDEX_readData1(IDEX_READDATA1),
39
           .IDEX_readData2(IDEX_READDATA2),
40
            .IDEX_signextended(IDEX_SIGNEXTENDED),
41
           .IDEX rs(IDEX RS),
42
           .IDEX_rt(IDEX_RT),
43
           .IDEX rd(IDEX RD),
44
            .IDEX m(IDEX M),
45
            .IDEX_wb(IDEX_WB),
46
            .IDEX_ex(IDEX_EX),
47
            .IDEX call(IDEX CALL)
48
       );
49
```

# 8 仿真验证

### 8.1 验证程序

本次实验使用了如下的验证程序:

```
lw $1,4($0) # $1=1, a nop should be inserted
1
       add $1,$1,$1 # $1=2
2
       add $2,$1,$1 # $2=4, solve data hazard by forwarding
3
       lw $2,8($0) # $2=2
4
       lw $3,12($0) # $3=3, a nop should be inserted
5
       add $4,$2,$3 # $4=5
6
       add $4,$4,$4 # $4=10, solve data hazard by forwarding
7
8
       addi $2,$2,1 # $2=3
       sll $3,$3,2 # $3=6
9
       beq $0,$0,1 # predict not taken, otherwise flush the pipeline
10
       xor $3,$3,$3 # $3=0
11
       sw $2,4($0) #(4)=3
12
```

经过观察,我们不难发现,这个程序涉及到了加载-使用冒险、写后读冒险、控制冒险,而且涉及 了很多特殊的运算指令,可以测试到很多流水线中的关键点,不能不说十分有趣。而如果这个流 水线能够通过这个程序的考验,应该就可以认为设计比较成功。

### 8.2 顶层模块控制程序

```
module top_tb();
1
       reg clock,reset;
2
       always #50 clock=!clock;
3
       Top top(.clock(clock),.reset(reset));
4
       initial begin
5
           $readmemh("mem_data.txt",top.data memory.memFile);
6
           readmemb("demo-5.txt", top.instruction_memory.instrFile);
7
           clock=0;
8
9
           reset=1;
           #75
10
           reset=0;
11
12
       end
13
  endmodule
```

### 8.3 仿真波形图



图 2:

从图2、图3、图4可以看出,流水线 CPU 成功地读入了指令存储器中存储的指令,机器代码与汇编代码相符合。



图 3:



图 4:



图 5:

| top.v × forwardingUn    | it.v × to   | pp_tb.v                   | × ALUCtr. | / × Reg  | gisters.v   | × ALU.v   | × Ctr.v  | × instrMe | emory.v   | × top_tb_b  | ehav.wcfg   | ×          |
|-------------------------|-------------|---------------------------|-----------|----------|-------------|-----------|----------|-----------|-----------|-------------|-------------|------------|
| Q   💾   🙊   Q   🖫       | :   •r   I· | <b>(</b>   <b>)</b>     • | 12   2r   | +F   Fe  | <b>⇒</b>    |           |          |           |           |             |             |            |
| Name                    | Value       |                           | 900 ns    | 1,000 ns | 1,100 ns    | 1, 200 ns | 1,300 ns | 1,400 ns  | 1,500 ns  | 1,600 ns    | 1,700 ns    | 1,800 ns   |
| ∨ № regFile[0:31][31:0] | 00000000    | 000000                    | 00000000  | 00000000 | ,00000002,0 | 00000000  | 00000000 | 00000000  | 00000000, | 00000002, 0 | 0000003, 00 | 000006, 00 |
| > 😻 [0][31:0]           | 00000000    |                           |           |          |             |           | 0:       | 000000    |           |             |             |            |
| > 😻 [1][31:0]           | 00000006    |                           |           |          |             |           | 0:       | 0000002   |           |             |             |            |
| > 😻 [2][31:0]           | 00000002    | 00000004                  |           |          | 00000002    |           |          |           |           | 00          | 000003      |            |
| > 😻 [3][31:0]           | 00000003    | 000                       | 00000     |          |             | 00000003  |          |           | <u> </u>  |             | 0000000     | 6          |
| > 🕨 [4][31:0]           | 0000000a    |                           | 000       | 00000    |             | 00000005  |          |           |           | 0000000     | )a          |            |
| >  [5][31:0]            | 00000003    |                           |           |          |             |           | 0.       | 000000    |           |             |             |            |
| >  [6][31:0]            | 00000000    |                           |           |          |             |           | 0.       | 0000000   |           |             |             |            |
| > 😻 [7][31:0]           | 00000000    |                           |           |          |             |           | 0:       | 0000000   |           |             |             |            |
| > 😻 [8][31:0]           | 00000000    |                           |           |          |             |           | 0:       | 000000    |           |             |             |            |
| > 😻 [9][31:0]           | 00000001    |                           |           |          |             |           | 0        | 000000    |           |             |             |            |
| > 😻 [10][31:0]          | 00000000    |                           |           |          |             |           | 0        | 0000000   |           |             |             |            |
| > 💖 [11][31:0]          | 00000000    |                           |           |          |             |           | 0:       | 000000    |           |             |             |            |
| > 💆 [12][31:0]          | 00000000    |                           |           |          |             |           | 0        | 000000    |           |             |             |            |

图 6:



图 7:



图 8:



图 9:

| top.v × forwardingUr    | nit.v × to         | p_tb.v            | × ALUCtr.v | / × Regi           | isters.v   | × ALU.v      | × Ctr.v     | × instrM    | emory.v     | x top_tb_behav.wcfg    |
|-------------------------|--------------------|-------------------|------------|--------------------|------------|--------------|-------------|-------------|-------------|------------------------|
| Q   💾   🕀   Q   5       | 3   <b>→</b> Γ   1 | <b>←   →I</b>   ¬ | <u> </u>   | <b>-Γ</b>   Γ∈   - | <b>▶</b>   |              |             |             |             |                        |
| Name                    | Value              |                   | 1,500 ns   | 1,600 ns           | 1,700 ns   | 1,800 ns     | 1, 900 ns   | 2,000 ns    | 2,100 ns    | 2, 200 ns  2, 300 ns   |
| ∨ № memFile[0:31][31:0] | 000000ab           | 000000ab,         | 00000001,  | 00000002, 0        | 0000003, 0 | 0000004, 000 | 000000000ab | , 00000003, | 00000002, 0 | 0000003, 00000004, 000 |
| > 💖 [0][31:0]           | 000000ab           |                   |            |                    |            |              | 0           | 00000ab     |             |                        |
| > 🕨 [1][31:0]           | 00000003           |                   |            | 00000001           |            |              | *           |             |             | 00000003               |
| > 💖 [2][31:0]           | 00000002           |                   |            |                    |            |              | 0           | 0000002     |             |                        |
| > 😽 [3][31:0]           | 00000003           |                   |            |                    |            |              | 0           | 0000003     |             |                        |
| > 😽 [4][31:0]           | 00000004           |                   |            |                    |            |              |             | 0000004     |             |                        |
| > 😻 [5][31:0]           | 00000005           |                   | 1          |                    |            |              |             | 0000005     |             |                        |
| > 😻 [6][31:0]           | 00000006           |                   |            |                    |            |              | 0           | 0000006     |             |                        |
| > 😻 [7][31:0]           | 00000007           |                   | 1          |                    |            |              |             | 0000007     |             |                        |
| > 😻 [8][31:0]           | 80000008           |                   | 1          |                    |            |              |             | 8000000     |             |                        |
| > 😻 [9][31:0]           | 00000009           |                   |            |                    |            |              |             | 0000009     |             |                        |
| > 😻 [10][31:0]          | 0000000a           |                   |            |                    |            |              |             | 000000a     |             |                        |
| > 😽 [11][31:0]          | 0000000b           |                   |            |                    |            |              |             | 00000ь      |             |                        |
| > 😻 [12][31:0]          | 0000000c           |                   |            |                    |            |              |             | 000000c     |             |                        |

图 10:

从图5、图6、图7、图8、图9、图10可以看出,寄存器所存储的值的变化和变化时间比较符合 预期:

- 1. 验证程序第2行、第6行的加法指令,写回操作比前一行晚两个时钟周期。这说明插入了一个流水线气泡。
- 2. 第6行和第7行写回时间相差一个周期,写回数据正确,说明通过转发机制成功传递了数据。
- 3. 第 10 行和第 16 行的分支、跳转指令之后紧跟几条将寄存器设置为 0 的指令,其破坏性较大。而从波形图中可以看出这些寄存器并未写入 0。而如果将第 10 行改为"beq \$0,\$1,1",则可以看到三号寄存器被清零。且清零的时间符合没有控制流转移时理论上应该写入的时间。这可以看出流水线采用了 branch-not-taken 策略,减少了流水线气泡的数量。

# 9 拓展: 使 CPU 支持 32 种指令

#### 9.1 概述

前面已经实现了支持 16 种指令的 CPU, 现在我们希望将支持的指令拓展到 32 种。通过观察 参考资料中 MIPS 的指令, 我们可以看出, 算数运算中多出了有符号和无符号的分别。对于常见的 beq 指令, 多出了 bne 等指令。总的来说, 我们只需要针对新出现的指令, 对控制单元、ALU、ALU 控制单元进行扩展。

### 9.2 控制单元

控制单元的变化主要有:新增两位信号线 Signed 与一位信号线 branchEqual。其中 Signed 用来表示是否为有符号运算。若 Signed==2'b01,则为有符号运算。若 Signed==2'b00,则为无符号运算。若 Signed==2'b10,则专门为 lui 指令设计,表示将寄存器的值左移 16 位。左移功能交给符号扩展单元实现。branchEqual 用来表示如果指令为分支指令,应该是 beq 还是 bne。

```
module Ctr(
1
       input [5:0] opCode,
2
3
4
5
       output reg regDest,
       output reg aluSrc,
6
7
       output reg memToReg,
       output reg regWrite,
8
       output reg memRead,
9
       output reg memWrite,
10
       output reg Branch,
11
       output reg [2:0] ALUop,
12
       output reg Jump,
13
       output reg jumpTarget,
14
       output reg Call,
15
       output reg [1:0] Signed,
16
       output reg branchEqual
17
18
       );
       always @(opCode)
19
       begin
20
            case(opCode)
21
                6'b000000://I-type
22
```

```
23
                 begin
24
                      regDest=1;
                      aluSrc=0;
25
                      memToReg=0;
26
27
                      regWrite=1;
28
                      memRead=0;
29
                      memWrite=0;
30
                      Branch=0;
                      Jump=0;
31
                      jumpTarget=0;
32
                      Call=0;
33
                      ALUop=3'b010;
34
                      Signed=0;
35
                 end
36
                 6'b000010://jump
37
                 begin
38
39
                      regDest=0;
                      aluSrc=0;
40
                      memToReg=0;
41
                      regWrite=0;
42
                      memRead=0;
43
                      memWrite=0;
44
                      Branch=0;
45
                      Jump=1;
46
                      jumpTarget=1;
47
                      Call=0;
48
49
                      ALUop=3'b000;
                      Signed=0;
50
51
                 end
                 6'b000011://jal
52
                 begin
53
                      regDest=1;
54
                      aluSrc=0;
55
56
                      memToReg=0;
                      regWrite=1;
57
                      memRead=0;
58
                      memWrite=0;
59
                      Branch=0;
60
                      Jump=1;
61
62
                      jumpTarget=1;
63
                      Call=1;
                      ALUop=3'b000;
64
                      Signed=0;
65
                 end
66
                 6'b001000://addi
67
                 begin
68
                      regDest=0;
69
70
                      aluSrc=1;
71
                      memToReg=0;
72
                      regWrite=1;
```

```
73
                       memRead=0;
                       memWrite=0;
 74
                       Branch=0;
 75
                       Jump=0;
 76
                       jumpTarget=0;
 77
                       Call=0;
 78
                       ALUop=3'b000;
 79
 80
                       Signed=0;
                  end
 81
                  6'b001001://addiu
 82
                  begin
 83
                       regDest=0;
 84
                       aluSrc=1;
 85
                       memToReg=0;
 86
                       regWrite=1;
 87
                       memRead=0;
 88
                       memWrite=0;
 89
                       Branch=0;
 90
                       Jump=0;
 91
 92
                       jumpTarget=0;
 93
                       Call=0;
                       ALUop=3'b000;
 94
                       Signed=1;
 95
                  end
 96
                  6'b001100://andi
 97
                  begin
 98
 99
                       regDest=0;
100
                       aluSrc=1;
101
                       memToReg=0;
                       regWrite=1;
102
                       memRead=0;
103
                       memWrite=0;
104
                       Branch=0;
105
106
                       Jump=0;
                       jumpTarget=0;
107
                       Call=0;
108
                       ALUop=3'b000;
109
                       Signed=0;
110
                  end
111
                  6'b001101://ori
112
113
                  begin
114
                       regDest=0;
                       aluSrc=1;
115
                       memToReg=0;
116
                       regWrite=1;
117
                       memRead=0;
118
                       memWrite=0;
119
                       Branch=0;
120
121
                       Jump=0;
                       jumpTarget=0;
122
```

```
123
                       Call=0;
                       ALUop=3'b000;
124
                       Signed=0;
125
                  end
126
                  6'b001110://xori
127
                  begin
128
129
                       regDest=0;
                       aluSrc=1;
130
                       memToReg=0;
131
                       regWrite=1;
132
                       memRead=0;
133
                       memWrite=0;
134
                       Branch=0;
135
                       Jump=0;
136
                       jumpTarget=0;
137
                       Call=0;
138
                       ALUop=3'b000;
139
                       Signed=0;
140
                  end
141
                   6'b001111://lui
142
143
                   begin
                       regDest=0;
144
                       aluSrc=1;
145
                       memToReg=0;
146
                       regWrite=1;
147
                       memRead=0;
148
149
                       memWrite=0;
150
                       Branch=0;
151
                       Jump=0;
                       jumpTarget=0;
152
                       Call=0;
153
                       ALUop=3'b000;
154
                       Signed=2'b10;
155
156
                  end
                  6'b100011://lw
157
                  begin
158
                       regDest=0;
159
                       aluSrc=1;
160
                       memToReg=1;
161
                       regWrite=1;
162
163
                       memRead=1;
                       memWrite=0;
164
                       Branch=0;
165
                       Jump=0;
166
                       jumpTarget=0;
167
                       Call=0;
168
                       ALUop=3'b000;
169
170
                       Signed=1;
171
                  end
                  6'b101011://sw
172
```

```
173
                   begin
                       regDest=1;
174
                       aluSrc=1;
175
                       memToReg=0;
176
                       regWrite=0;
177
                       memRead=0;
178
179
                       memWrite=1;
                       Branch=0;
180
                       Jump=0;
181
                       jumpTarget=0;
182
                       Call=0;
183
                       ALUop=3'b000;
184
                       Signed=1;
185
                  end
186
                  6'b000100://beq
187
                  begin
188
                       regDest=1;
189
                       aluSrc=0;
190
                       regWrite=0;
191
192
                       memToReg=0;
193
                       memRead=0;
                       memWrite=0;
194
                       Branch=1;
195
                       Jump=0;
196
                       jumpTarget=0;
197
                       Call=0;
198
199
                       ALUop=3'b001;
                       Signed=1;
200
201
                       branchEqual=1;
202
                  end
                  6'b000101://bne
203
204
                  begin
                       regDest=1;
205
206
                       aluSrc=0;
207
                       regWrite=0;
                       memToReg=0;
208
                       memRead=0;
209
                       memWrite=0;
210
                       Branch=1;
211
                       Jump=0;
212
213
                       jumpTarget=0;
214
                       Call=0;
                       ALUop=3'b001;
215
                       Signed=1;
216
                       branchEqual=0;
217
                  end
218
                  6'b001010://slti
219
220
                  begin
221
                       regDest=0;
                       aluSrc=1;
222
```

```
223
                        memToReg=0;
                        regWrite=1;
224
                        memRead=0;
225
                        memWrite=0;
226
                        Branch=0;
227
                        Jump=0;
228
229
                        jumpTarget=0;
                        Call=0;
230
                        ALUop=3'b111;
231
                        Signed=1;
232
                   end
233
                   6'b001011://sltiu
234
235
                   begin
236
                        regDest=0;
                        aluSrc=1;
237
                        memToReg=0;
238
                        regWrite=1;
239
                        memRead=0;
240
                        memWrite=0;
241
                        Branch=0;
242
243
                        Jump=0;
                        jumpTarget=0;
244
                        Call=0;
245
                        ALUop=3'b010;
246
                        Signed=0;
247
248
                   end
              endcase
249
         end
250
251
    endmodule
```

#### 9.3 ALUCtr

ALUCtr 的任务是根据 ALUop 和 funct 域决定 ALU 的运算种类。

```
module ALUCtr(
1
2
       input [2:0] ALUop,
3
       input [5:0] functField,
4
       output reg [3:0] operation,
5
       output reg Jump
6
       always @ (ALUop or functField)
7
8
       begin
9
           Jump=0;
           casex({ALUop,functField})
10
               9'b000xxxxxx:operation=4'b0010;//lw,sw,addi,jump,jal +
11
               9'b001xxxxxx:operation=4'b1001;//beq,bne -u
12
               9'b011xxxxxx:operation=4'b0000;//andi &
13
               9'b100xxxxxx:operation=4'b0001;//ori
14
               9'b101xxxxxx:operation=4'b0011;// lui <<
15
               9'b110xxxxxx:operation=4'b1010;//sltiu
16
```

```
17
               9'b111xxxxxx:operation=4'b0111;//slti
18
               9'b010100100:operation=4'b0000;//and &
19
               9'b010100101:operation=4'b0001;//or
20
               9'b010100000:operation=4'b0010;//add +
21
               9'b010000000:operation=4'b0011;//sll <<
22
               9'b010000010:operation=4'b0100;//srl >>
23
               9'b010100110:operation=4'b0101;//xor
24
               9'b010100010:operation=4'b0110;//sub -
25
               9'b010101010:operation=4'b0111;//slt a<b?1:0
26
               9'b010100001:operation=4'b1000;//addu +u
27
28
               9'b010100011:operation=4'b1001;//subu -u
               9'b010101011:operation=4'b1010;//sltu
29
               9'b010100111:operation=4'b1011;//nor
30
               9'b010000011:operation=4'b1100;//sra
31
               9'b010000100:operation=4'b0011;//sllv
32
               9'b010000110:operation=4'b0100;//srlv
33
               9'b010000111:operation=4'b1100;//srav
34
               9'b010001000:
35
36
               begin
               operation=4'b0010;//jr
37
               Jump=1;
38
               end
39
           endcase
40
       end
41
42
   endmodule
```

#### 9.4 ALU

ALU 的变化主要是需要支持有符号运算与无符号运算。两种运算的不同体现在比较大小和是否关注溢出上。有符号运算会关注加减运算中的溢出现象,而无符号不关注。

对于有符号数比较大小的操作, 若两数符号位相同, 则可以当作无符号数直接使用 Verilog 中的比较符号进行操作。否则需要考虑符号位, 符号为为 1 的数更小。

同样,在加减运算中需要考虑溢出现象。对于两有符号整数 a 和 b,溢出的判定条件为 (a>0&&b>0&&a 对于算数右移操作,维护一个计数器,每次逻辑右移后在最高位补 1。

```
module ALU(
1
       input [31:0] input1,
2
       input [31:0] input2,
3
       input [3:0] aluCtr,
4
       output reg zero,
5
       output reg overflow,
6
       output reg [31:0] aluRes
7
       );
8
       reg [31:0] complement;
9
10
       integer i;
       always @(input1 or input2 or aluCtr)
11
12
       begin
13
            case(aluCtr)
                4'b0000:
14
```

```
15
                     begin
                          aluRes=input1 & input2;
16
                          if(aluRes==0) zero=1;
17
                          else zero=0;
18
                          overflow=0;
19
                     end
20
                 4'b0001:
21
22
                     begin
                          aluRes=input1 | input2;
23
                          if(aluRes==0) zero=1;
24
25
                          else zero=0;
26
                          overflow=0;
                     end
27
                 4'b0010:
28
29
                     begin
                          aluRes=input1+input2;
30
                          zero=aluRes?0:1;
31
                          overflow=((input1[31]&input2[31]&!aluRes[31])|
32
                                     (!input1[31]&!input2[31]&aluRes[31]))?
33
                                        1:0;
34
                     end
35
                 4'b0011:
36
37
                     begin
                          aluRes=input2<<input1;
38
                          if(aluRes==0) zero=1;
39
                          else zero=0;
40
                          overflow=0;
41
42
                     end
                 4'b0100:
43
                     begin
44
                          aluRes=input2>>input1;
45
                          if(aluRes==0) zero=1;
46
                          else zero=0;
47
48
                          overflow=0;
49
                     end
                 4'b0101:
50
                     begin
51
                          aluRes=input1 ^ input2;
52
                          if(aluRes==0) zero=1;
53
                          else zero=0;
54
55
                          overflow=0;
                     end
56
                 4'b0110:
57
                     begin
58
                          if(input2==32'h80000000)
59
60
                                   aluRes=input1-input2;
61
                                   overflow=input1[0]?1:0;
62
63
                               end
                          else
64
```

```
65
                                begin
                                     complement=(~input2)+1;
66
                                     aluRes=input1+complement;
67
                                     overflow=
68
                                     ((input1[31]&complement[31]&!aluRes[31])||
69
                                     (!input1[31]&!complement[31]&aluRes[31]))?
70
71
72
                                end
                           zero=aluRes?0:1;
73
74
                       end
                  4'b0111:
75
                       begin
76
                           overflow=0;
77
                           if(input1[31]==input2[31])
78
79
                                aluRes=(input1<input2)?1:0;</pre>
80
                                zero=aluRes?0:1;
81
                           end
82
                           else
83
84
                           begin
                                aluRes=input1[31]?1:0;
85
                                zero=aluRes?0:1;
86
                           end
87
88
                       end
89
                  4'b1000:
90
91
                       begin
92
                           aluRes=input1+input2;
93
                           zero=aluRes?0:1;
                           overflow=((input1[31]&complement[31]&!aluRes[31])|
94
                                      (!input1[31]&!input2[31]&aluRes[31]))?
95
                                         1:0;
96
                       end
97
                  4'b1001:
98
99
                       begin
                           aluRes=input1-input2;
100
                           zero=aluRes?0:1;
101
                           overflow=0;
102
                       end
103
                  4'b1010:
104
                       begin
105
                           aluRes=(input1<input2)?1:0;</pre>
106
                           zero=aluRes?0:1;
107
                           overflow=0;
108
                       end
109
                  4'b1011:
110
                       begin
111
                           aluRes=~(input1|input2);
112
                           if(aluRes==0) zero=1;
113
                           else zero=0;
114
```

```
115
                           overflow=0;
                       end
116
                  4'b1100:
117
118
                       begin
                           complement=input2;
119
                           for(i=input1;i>0;i=i-1)
120
121
                           begin
                                complement=complement>>1;
122
                                complement=({input2[31],31'h0})|complement;
123
                           end
124
                           aluRes=complement;
125
                           overflow=0;
126
                           zero=aluRes?0:1;
127
                       end
128
             endcase
129
         end
130
    endmodule
131
```

### 9.5 其他模块

流水线寄存器需要为新增的控制信号保留空间。此外,符号扩展单元如下:

```
module signext(
1
       input [15:0] inst,
2
       output [31:0] data,
3
       output [31:0] zeroextended,
4
       output [31:0] leftshifted
5
6
       );
7
       assign data= inst[15]?{16'hffff,inst}:{16'h0000,inst};
       assign zeroextended={16'h0000,inst};
8
       assign leftshifted={inst,16'h0000};
9
   endmodule
10
```

# 10 总结与反思

## 10.1 实验难点

- 1. 实验中所需要的数据线比较多,因此如果不设置一个统一的命名规则,则很容易发生错误, 浪费调试时间。在本次实验中,我统一规定 wire 类型的数据线统一使用大写字母加下划线 的方式,每一条线都标明在哪一个阶段使用,用处是什么。在模块内部,我也将数据线的来 源标明。
- 2. 流水线机制比单周期处理器复杂。因此在调试时需要对照教材中的流水线示意图,还需要逐个检查每一条数据线上的数据,还需要画流水线五个阶段的示意图逐步检查数据依赖和转发过程。在转发过程中的控制逻辑比较复杂,还需要考虑特殊指令需要使用特殊来源的 ALU 操作数,特殊指令带来的特殊的控制流设计需要。这些需要极大的耐心、百折不挠的毅力以及周全的考虑。

#### 10.2 待改进之处

- 1. 流水线寄存器需要存储控制信息,而教材和实验指导书给出的示意图中将同一个阶段所需信息封装到一起。这利于读者从整体上理解,但不利于工程人员写代码和调试。我在完成实验时试图将这些信息封装起来,但效果不是很好。书写其他模块的代码时需要时不时回顾封装之后的接口,浪费了一些时间。因此或许将每一种控制信息单独命名维护可以加快进度。
- 2. 对于分支指令的处理可以提前到执行阶段,教材中有相关介绍,但因为各种原因没能在实验中展现出来。

# 11 实验总结与感想

为期六周的系统结构实验结束了,回顾这六周的实验,我有很多收获。首先,这是对计算机系统结构课程的重要补充。在计算机系统结构课程中,我们学习了一种类 MIPS 指令集架构 CPU 的实现,但这种实现只是停留在理论上。对于单周期 CPU 和流水线 CPU 的很多设计细节,我们只停留在了解阶段,对于具体实现我们依然不很了解,依然有一种很懵懂的感觉。而在实验中我们亲自动手写两个 CPU,这使得我们对于课上所学的指令集、单周期处理器、流水线、指令级并行等概念与实现有了更加深刻的了解。

第二,这次实验课程极大地锻炼了我们的自学能力。在本次实验中,我学会了硬件描述语言verilog。verilog 使得我们即使不学习数字逻辑设计也能体验处理器设计。相对于《深入理解计算机系统》中 HCL 语言的那种隔靴搔痒的感觉,使用 verilog 进行处理器设计与工业界接轨,思维与底层硬件更接近。这也加深了我们对于硬件的理解。

第三,这次课程历练了我们刻苦钻研,百折不挠,精益求精,缜密思维的能力。硬件代码远比软件代码更复杂。而且对于流水线 CPU 这类比较复杂的硬件,在 debug 的过程中更加需要细心、缜密思考以及对于理论知识的理解。这次实验中我通过查阅资料,仔细思考,遇到 bug 仔细debug,提高了自己书写硬件代码的能力。面对难以理解的 bug,不气馁,一点一点地查找问题的源头。在成功排除故障之后,自豪感油然而生。总之,经过实验课程的磨练,我提高了知识水平、工程能力,磨练了意志品质。感谢这次实验!