# SGX脆弱性解説 - ZombieLoad

Ao Sakurai

#### 本資料の目標



• Meltdown型の過渡的実行攻撃であり、Microarchitectural Data Sampling (MDS) 攻撃の一種でもあるZombieLoad攻撃について理解する。



# マイクロアーキテクチャ (µ-Arch)



- μ-Arch:命令セットアーキテクチャよりもローレベルな、 CPUの内部構造やデータフローを定義する設計レベルの事
  - 有名所としてはキャッシュメモリもµ-Archに含まれる
  - その他、直近の分岐履歴等を記録するLBR (Last Branch Record)や、 アウトオブオーダー実行等で未処理のストア命令を記録しておく ストアバッファ等が存在する
- μ-Archに対する攻撃は、過渡的実行攻撃(Transient Execution Attacks)のアウトブレイクが発生した2018年以降急激に 増えている
  - この分類では、過渡的実行に依存しない類の攻撃の例のみを挙げ、 過渡的実行攻撃に関しては別分類としている

# 様々なµ-Archバッファ(1/3)



#### ■L1キャッシュ

キャッシュ階層の中でも最もCPUの中心に近いキャッシュ。 データを保持するL1Dと、命令を保持するL1Iが存在する。

#### **■ラインフィルバッファ(LFB)**

L1Dに対して、他のキャッシュやメインメモリとのインタフェースとして機能するバッファ。

L1Dがキャッシュミスした場合、このLFBを介してより上位の キャッシュやメモリからデータが供給される[7]。 LFBエントリ1つあたりのサイズは64Bで、エントリ数は10か12。

#### ■ロードポート (LP)

メモリやI/Oからのロードを行うポート。

# 様々なµ-Archバッファ(2/3)



#### ■ストアバッファ (SB)

未処理のストアデータとアドレスを追跡(保持)するバッファ。 準備・状況が整ったら、インオーダーで実際にストアを行う。 実際のストア処理の完了を待つ代わりにこのバッファに一時的に保持 させておく事で、命令パイプライン自体やアウトオブオーダー実行の 高速化を図る事が出来る。

#### ■ロードバッファ (LB)

SB同様、これから行うロードについてのエントリを保持する事で、 最適化されたロード操作を行うためのバッファ。 エントリに対応するロードが実際に行われると、エントリは解放され ロード命令は命令リタイア(命令の最終的な完了)する

# 様々なµ-Archバッファ(3/3)



• CPU構造を示す図を再掲する([2]より引用)



#### マイクロコードアシスト



- フォールトの処理やページテーブルの内容の変更のような 複雑な操作は、通常事前に定義されたマイクロコードルーチン に対してマイクロシーケンサを向けさせる
  - マイクロシーケンサ:命令処理に使用するマイクロ命令の組み合わせを 決定する機構
- その後、実行ユニットはイベントコード(マイクロコード イベント時の例外処理コード)を例外の起きたマイクロ命令に 関連付け、そのイベントコードに対応するマイクロ命令を読み出す
- 上記の一連の処理により、例外や複雑な操作の処理を行う マイクロコード上の機能をマイクロコードアシストという

# Intel TSX (1/2)



- Intel TSX: Intel Haswell CPUで導入された、トランザクション 処理のためのx86拡張命令セット
  - Transactional Synchronization Extensionsの略

特定のコード領域をトランザクション的(排他処理的)に実行し、 そのコード領域全体が正常に完了した時点で、そのメモリ操作を アトミックなコミットとして他の論理CPUに反映させる

# Intel TSX (2/2)



・トランザクション処理中に何らかの問題が発生した場合、 アトミック性を保つためにTSXアボートを発動させる

- TSXアボートが発動すると、実行自体をトランザクション前の アーキテクチャ状態にロールバックし、トランザクション領域で 実行された全ての操作を破棄する
- TSXアボートは、トランザクション内で変更されたアドレスから別の論理CPUから読み書きする事による**競合的なメモリ操作**等、様々な問題によって誘発される

# ZombieLoad (1/2)



- ロード操作時にフォールトやマイクロコードアシストが 発生した際に、過渡的実行ウィンドウにおいてLFBに存在する 古い値が漏洩する事が観測された
  - LFBは全ての論理CPUによって使用され、プロセスや権限の区別を 行わない点にも注意
- このようなLFBからの漏洩を発生させるロード(ゾンビロード)を 悪用し、過去に使用された**秘密情報を漏洩**させる**過渡的実行攻撃**が

ZombieLoadである

# ZombieLoad (2/2)



- L1DとL2以上のメモリ階層とのインタフェースとして機能する LFBからの漏洩であるため、攻撃の直前では原則としてキャッシュの クリアを行い、LFB経由でメインメモリからフェッチさせる
  - ・これにより、フェッチに伴いLFBにもそのデータが残留する

Meltdownのようにアドレスで漏洩対象を選択する事は出来ない。 良くも悪くも、直前にロードやストアされた任意のデータの漏洩であるため、この特性を上手く使ってやる必要がある

#### ZombieLoadの原因



 ZombieLoadの漏洩の原因だが、MeltdownやForeshadow、 他のMDS攻撃であるRIDLやFalloutと異なり、実は根本原因が 明らかになっていない

論文ではStale-Entry仮説というものを立てているが、その実証については見送っている

# Stale-Entry仮説(1/2)



マイクロコードアシストが発動されると、命令パイプラインを フラッシュするマシンクリアが発生し、また既に実行中の命令に ついても強制終了させる

言うまでもなくかなりの遅延が発生するため、その遅延を最小限に抑えるべく、物理アドレスの一部が一致する限り、フィルバッファエントリ (LFBのエントリ)が過渡的領域で楽観的にマッチングされると予想される

# Stale-Entry仮説(2/2)



- この楽観的なマッチングにより、あるロードで例外が発生すると、 直前のロードやストアで有効だったような誤ったLFBエントリで 過渡的に処理が続行され、その値の漏洩が発生する
  - ・本来もう使われてはならない古い値を使用する事になるため、これは Use-After-Free脆弱性である
- ・LFBは、前述の通り**論理CPU(ハイパースレッド)間で競合的に 使用される**事がIntelにより文書化されている
- よって、古いLFBエントリは並行するハイパースレッドからも 漏洩を行う可能性がある
  - ちなみに、並行するハイパースレッドの事をシブリングスレッドや シブリング論理コア/CPUと呼ぶ
  - シブリングスレッドから漏洩を行う攻撃の方が寧ろ多い

### ZombieLoadにおける漏洩元(1/5)



ZombieLoadにより漏洩する値がどこから来ているのかについても 論文中で具体的に検証されている

- まず、あるページをキャッシュ不可(Uncacheable)とし、 既存のキャッシュをフラッシュする事で、そのページからの メモリロードは全てキャッシュ階層を迂回するように仕向ける
  - こうする事で、毎回メインメモリから直接LFBに向かう事になり、 キャッシュには値が残らないがLFBには残る状態になる

### ZombieLoadにおける漏洩元(2/5)



 この状態でZombieLoadを実行すると、i7-8650Uで1秒あたり 平均5.91B/sのレートで漏洩が発生したため、この漏洩はLFBに 由来するものであると帰着できる

 この時、MEM\_LOAD\_RETIRED.FB\_HITというLFBヒットを示す パフォーマンスカウンタが数千回を示していたため、間接的に LFB由来である事を裏付けている

## ZombieLoadにおける漏洩元(3/5)



- しかし、全ての漏洩がLFB由来であるかというと実はそうでは なさそうであると論文中で仮説を立てている
  - 同じMDS攻撃の一員である**RIDL**の論文における結論や、Intelによる 攻撃分析レポートでは、LFBからのみ漏洩するとしていた

LFBへのリクエストやアクセスが発生しない状況を作るために、 TSXのトランザクション処理を使用する

## ZombieLoadにおける漏洩元(4/5)



- トランザクション内部で書き込みを行う場合、使用するデータが書き込みセット内に存在している必要がある
  - 書き込みセットは必ずL1キャッシュ内に存在していなければならない
- 処理中に書き込みセットからデータを退避するとTSXアボートが 発動されるため、トランザクションにおけるデータは確実に L1キャッシュから提供される

L1キャッシュはLFBよりもCPUの中心に近い位置に存在するため、 L1から提供される限りLFBへのアクセスが発生する事は無い

### ZombieLoadにおける漏洩元(5/5)



- このように、LFBへのアクセスを封じた状況でも、ZombieLoadによるデータの漏洩が確認された
  - ・数kB/sというかなりの漏洩レートが観測されている
  - LFBからの漏洩を間接的に示すMEM\_LOAD\_RETIRED.FB\_HITや MEM\_LOAD\_RETIRED.FB\_HITパフォーマンスカウンタは増えていない
  - 一方、MEM\_LOAD\_RETIRED.L1\_HITは数千回を記録している
- よって、少なくとも漏洩はLFBからだけではない事は分かるが、 具体的にどこから漏洩しているかは不明
  - 紛らわしいが、上記の漏洩が**L1から来ているとは限らない**
- LB等の他のµ-Archバッファが関与している可能性があるが、 詳細は不明

# データサンプリング(1/5)



- ZombieLoad (やRIDL) は、前述の通りアドレスで漏洩対象を 指定する事はできない
  - かつ、ZombieLoadで漏洩する値は、例外の発生したアドレス上の値に 由来するものではない。あくまでも直前にロードやストアされた値が 漏洩する
- しかし、ZombieLoadを発動させるロードに渡す仮想アドレスの下位6bit(=64通り表現可能)により、LFB(サイズは64B)内のどのエントリを使用するかをバイト単位で一意に指定する事が出来る
- よって、ZombieLoadでは直前のロードやストアの値を、 この下位6bitによる指定と組み合わせながらLFBから漏洩させる事が 肝となる

# データサンプリング(2/5)



• 様々なMeltdown型攻撃において、漏洩対象のどこまでを攻撃者が明示的に指定できるかを表した図([1]より引用)

|             |       | Page Number         |          | Page Offset |
|-------------|-------|---------------------|----------|-------------|
| Meltdown    | 51    | Physical<br>Virtual | 12       | 11 0        |
| Foreshadow  | 47    | Physical Virtual    | 12       | 11 0        |
| Fallout     | 51 47 | Physical<br>Virtual | 12<br>12 | 11 0        |
| ZombieLoad/ | 51    | Physical<br>Virtual | 12       | 11 6 5      |
| RIDL        | 47    |                     | 12       |             |

# データサンプリング(3/5)



- ところで、従来のメモリベースのサイドチャネル攻撃は、メモリアクセス位置を特定し、実行時間等からその時点での処理で使用されている秘密情報を漏洩させる
  - 早い話、「この実行時間でこのアクセスパターンならこの値がこの処理で使われているに違いない」といった推測が可能
  - ・メモリアクセス位置と実行中の処理(命令ポインタにより管理される)の 実行時間を照らし合わせて秘密情報を推測するため、メモリアクセス位置と 命令ポインタを関連付けるような攻撃である
- 一方、Meltdownは本来アクセスしてはならないアドレスに過渡的にアクセスする事で、その値をサイドチャネル的に観測する
  - キャッシュに痕跡を残す必要はあるとはいえ、こちらは対象アドレスから データを比較的直接的に引きずり出している

# データサンプリング(4/5)



一方、ZombieLoadは**直前の処理(命令ポインタ**が現在指しているよりも前の命令)で使用されたデータを、LFB内からバイト単位で任意に指定して漏洩させる事ができる

よって、言わばZombieLoadは命令ポインタ(直前の処理)とデータを関連付けるような攻撃と言える

そして、このような攻撃の事をデータサンプリング攻撃と呼ぶ事にしている。ZombieLoad、RIDL、Falloutは全てµ-Arch上でこれを行うため、MDS攻撃(Microarchitectural Data Sampling)と命名されている

# データサンプリング(5/5)



• 命令ポインタ、データ、アドレスを、それぞれの攻撃(従来型、 Meltdown、データサンプリング攻撃)がどのように関連付けて いるかを表した図([1]より引用)



#### RIDLとの比較



・比較的ZombieLoadと類似しているMDS攻撃であるRIDLとの 比較表は以下の通り(バリアントについては後述):

|                       | RIDL                      | ZombieLoad           |
|-----------------------|---------------------------|----------------------|
| 漏洩元                   | LFB、LP                    | (少なくとも)LFB           |
| 漏洩の発生するロード            | キャッシュされないロード<br>操作のみ(LFB) | 全てのロード (LFB)         |
| 漏洩の発生するストア            | 全てのストア (LFB)              | 全てのストア (LFB)         |
| 既知のバリアント数             | 1か2                       | 5                    |
| 悪用されているフォールト          | ページフォールト                  | マイクロコードアシスト、ページフォールト |
| 軽減策で修正済みか             | はい                        | いいえ                  |
| MDS耐性のあるCPUで<br>動作するか | いいえ                       | はい (バリアント2)          |

# 攻撃シナリオと攻撃モデル(1/3)



ZombieLoadはSGXだけを侵害するための攻撃ではないため、 様々なシナリオにおいてデータの漏洩を行う事ができる。

#### ■ユーザ空間からの漏洩

非特権攻撃者が、同時実行中の**他のユーザ空間アプリケーション**によって**ロードやストアされた値を漏洩**させる**プロセス間攻撃**に 悪用可能。攻撃者は攻撃対象の**シブリングスレッド**で動作する

#### ■カーネル空間からの漏洩

非特権攻撃者は、**カーネル空間で実行**された**ロードやストアで 使われた値**も**漏洩**可能。攻撃者はシブリングスレッドだけでなく、カーネルからユーザへの**コンテキストスイッチ**時に、攻撃対象と **同一論理コア上**で攻撃を行う事もできる。

## 攻撃シナリオと攻撃モデル(2/3)



#### ■ Intel SGXからの漏洩

**SGXのEnclave内部**で実行されたロードとストアから漏洩させる事も可能。勿論、**Enclave内データを対象としていても同様**。 攻撃者は攻撃対象(Enclave)の**シブリングスレッド**で動作する。 SGXの脅威モデルの性質上、**特権攻撃者**を前提とする。

#### ■仮想マシンからの漏洩

VMの境界を超えて、他のVMのロードやストアから漏洩させる事もできる。攻撃者VMは攻撃対象VMのシブリングスレッドで動作する。攻撃者は信頼不可能な仮想マシンの内部で実行しているため、特権攻撃(ゲストページのPTE変更等)を行う事が可能。

※PTE:ページテーブルエントリ(Page Table Entry)

## 攻撃シナリオと攻撃モデル (3/3)



#### ■ハイパーバイザからの漏洩

VM内の攻撃者が、**ハイパーバイザ**がロードやストアする値を漏洩させる事もできる。

こちらも**信頼不可能なVM内で実行**しているため、**特権コードの実行**を 制限されない。

### 攻撃バリアント



- ZombieLoadには、具体的な攻撃アプローチとして5つのバリアント (変種)が存在し、それぞれゾンビロードを誘発するための方法が 異なっている
  - ・ 論文中の実践的な攻撃実験でよく使われているのはバリアント1~3

# ZombieLoad v1 - カーネルマッピング(1/4)



- あるユーザ空間の仮想メモリページvがアーキテクチャ的に正しく物理アドレスpを指している状態であるとする
- この時、カーネルページまたはアクセス不能な仮想メモリページkを 用意し、kも物理ページpを指すように仕向ける

## ZombieLoad v1 – カーネルマッピング(1/4)



- この状態でvからキャッシュをクリアしながら、ユーザ空間からkにアクセスするとマイクロコードアシストが発生し、過渡的にLFBから直近のロードやストアで使用された値が漏洩するゾンビロードが発生する
  - LFBからの漏洩を確実にするため、キャッシュクリアとアクセス(ロード)は同時に行う必要がある[7][9]
  - ただし、このバリアント1はMeltdown耐性を有するマシンでは無力である
- キャッシュのインデックス付けは(大抵は)物理アドレスを基準に 行われる[6]ため、vのキャッシュフラッシュはkのキャッシュ フラッシュと同義である

# ZombieLoad v1 – カーネルマッピング(2/4)



- カーネルは、カーネルの仮想メモリが特定の仮想アドレス(ベース アドレス)から始まるようにし、かつ搭載メモリ分だけ物理メモリに 直接マップする(Direct Physical Map; ダイレクト物理マップ)
- このカーネルのベースアドレスを基準とし、物理アドレスpを オフセット的に使用する事で、仮想カーネルアドレスであるkを 攻撃者が取得する事ができる

• 物理アドレスpは、/proc/pageinfoから取得する(要特権)、 PTEditorを用いる(非特権で可能[4])、別の**サイドチャネル攻撃で 奪取**する等により入手する事ができる

### ZombieLoad v1 – カーネルマッピング(3/4)



- ユーザ空間メモリはプロセスごとに物理メモリにマップされる 一方で、カーネルメモリは物理メモリ全体に丸ごとマップされるため、 ユーザページとカーネルページは重複し得る
  - PTEのU/Sビット等により、アクセス違反が発生しないよう管理している



# ZombieLoad v1 - カーネルマッピング(4/4)



• カーネルは、通常2MBの巨大なページでマッピングされるため、vに対応する物理ページを、kに対応する巨大な物理ページが 覆い被さるようなイメージとなる(図は[1]より引用)



## ZombieLoad v2 – Intel TSX (1/2)



- ある仮想アドレスvを通してユーザがアクセスできる物理アドレスp が存在するとする
  - ユーザ空間に割り当てられた任意のページがこの要件を満たすため、 前提とするまでもない普遍的な状態である

- その状態で、シブリング論理コア等からTSXトランザクション内の 読み取りセットに競合を発生させ、その上でトランザクション内で 正当なロードを実行させ、TSXアボートを誘発する
  - 競合の誘発は、前述の通りトランザクションに使用するデータの変更等によって行う事ができる

### ZombieLoad v2 – Intel TSX (2/2)



TSXアボートにより、TSXはフォールトし結果がコミットされなく なるが、このフォールトはアーキテクチャ的なフォールトではなく、 ゾンビロードにつながる過渡的なフォールトである

- このバリアント2は、Meltdown耐性のあるマシンや、論文執筆当時 MDS耐性があるとされていたマシンでも動作する点が明確な強み である
  - ただし、言うまでもなくマシンがTSXをサポートしている必要がある

# ZombieLoad v3 – 特殊なページテーブルウォーク(1/2)



- ・ある1つの物理ページpを同時に指す、2つの別々の仮想アドレス $v,v_2$ が存在するとする
  - 共有メモリやメモリマップトファイルのように、2つの別々のプロセスから同じ位置のデータ(物理ページ)にアクセスする状況を考えると分かりやすい
- vからはpにアーキテクチャ的に**正当にアクセスできる**とする
- 一方、 $v_2$ についてはPTEのAccessedビット(Aビット)を0にする
  - Aビット: そのページが使用された場合に1になるPTE上のビット
  - LinuxではAビットのクリアには特権が必要だが、Windowsでは定期的に これをクリアする事が確認されている

### ZombieLoad v3 – 特殊なページテーブルウォーク(2/2)



対応するPTEのAビットが0の状態でページにアクセスすると、 Aビットを立てるためにマイクロコードアシストが発行される

- 前述の通り、LFBからの漏洩を確実にするにはキャッシュがフラッシュされた状態を維持しなければならないため、vでキャッシュフラッシュするのと同時にv2ヘアクセスする
  - 前述の通り、キャッシュは物理アドレスを基準にインデックス付けされる という点に注意。vのフラッシュはv2のフラッシュと同義
- この状態でv<sub>2</sub>にアクセスを行う事で、マイクロコードアシストを 誘発し、かつキャッシュが確実にクリアされているのでLFBからの ゾンビロードを誘発する事ができる

#### ZombieLoad v1~3を実行できる環境



• バリアント1~3がそれぞれどのような環境と権限で実行可能であるかをまとめた表を以下に示す([1]より引用):

• **白丸**:実行可能、**白黒半分ずつの丸**:特定のHW構成で可能、**黒丸**:実行不可



### ZombieLoad v4 - アボートページセマンティクス(1/3)



- Enclave内のメモリに対して外からアクセスすると、読み出し値は 0xffとなり、書き込みは無効化される
  - ・この挙動をアボートページセマンティクス(APS)という
- ・具体的には、非EnclaveモードでEnclaveメモリにアクセスすると、アドレス変換結果が上記のような無効化挙動を取るアボートページに置換されるが、この置換処理はマイクロコードアシストが行う

• ここで、Enclaveの物理アドレスpにマッピングされた $footnote{0}$ であるとする

### ZombieLoad v4 - アボートページセマンティクス(2/3)



Enclave外からvにアクセスするとAPSが発動するが、APSの適用前に、直前に(シブリングスレッドが)ロードまたはストアした値であるLFBエントリを過渡的に漏洩させるゾンビロードが発生する

- ・論文における攻撃の動作確認実験では、TSXトランザクション内で 前述のようなvにアクセスしてゾンビロードを発動させている
  - Foreshadowでも使われている手法だが、TSXトランザクション内で実行すると、OSのフォールト処理に伴う、キャッシュやその中間経路であるLFBの**汚染を抑制**する事ができる

### ZombieLoad v4 - アボートページセマンティクス(3/3)



- ・このバリアント4では、pのキャッシュを**フラッシュ**する代わりに、TSXトランザクションを行う前に**単にアクセスするだけ**で良い事も確認された
  - APSの処理がキャッシュ階層内で完結しない、つまりどのような場合でも LFBを通る仕様であると予想されるため、キャッシュクリアしなくても LFBから漏洩するのであると考えられる

マイクロコードアシストの誘発にSGXのAPSを用いているだけであるため、攻撃対象のLFBエントリはEnclave由来のものでなくても構わないという点に注意

#### ZombieLoad v5 - キャッシュ不可メモリ



バリアント4ではSGXのEnclaveメモリを用いていたが、代わりに キャッシュ不可メモリ[8]にアクセスする事でも同様にして ゾンビロードを誘発可能

- キャッシュ不可であるようなページにアクセスすると、ページミス ハンドラがマイクロコードアシストを発動させる挙動を利用している
  - ページミスハンドラ: TLB (PTEのキャッシュのようなもの) に対象の 仮想アドレスが存在しない場合に、ページテーブルを参照して解決を図る ページウォークを行う機構[11]

#### パフォーマンス評価(1/2)



様々なCPUのマシンにおける、バリアント1~3の動作状況。
 "✓"は動作する事、"X"は動作しない事、"-"はTSXがそのCPUでは無効化されているかサポートされていない事を示す。
 (図は[1]より引用)

Variant

|       |                          |                 | variant |          |          |
|-------|--------------------------|-----------------|---------|----------|----------|
| Setup | CPU (Stepping)           | $\mu$ -arch.    | 1       | 2        | 3        |
| Lab   | Core i7-3630QM (E1)      | Ivy Bridge      | 1       | -        | <b>√</b> |
| Lab   | Core i7-6700K (R0)       | Skylake-S       | 1       | 1        | <b>/</b> |
| Lab   | Core i5-7300U (H0)       | Kaby Lake       | 1       | 1        | <b>/</b> |
| Lab   | Core i7-7700 (B0)        | Kaby Lake       | 1       | 1        | <b>/</b> |
| Lab   | Core i7-8650U (Y0)       | Kaby Lake-R     | 1       | 1        | 1        |
| Lab   | Core i7-8565U (W0)       | Whiskey Lake    | X       | -        | X        |
| Lab   | Core i7-8700K (U0)       | Coffee Lake-S   | 1       | 1        | 1        |
| Lab   | Core i9-9900K (P0)       | Coffee Lake-R   | X       | 1        | X        |
| Lab   | Xeon E5-1630 v4 (R0)     | Broadwell-EP    | 1       | 1        | 1        |
| Cloud | Xeon E5-2670 (C2)        | Sandy Bridge-EP | 1       | -        | 1        |
| Cloud | Xeon Gold 5120 (M0)      | Skylake-SP      | 1       | 1        | 1        |
| Cloud | Xeon Platinum 8175M (H0) | Skylake-SP      | 1       | -        | 1        |
| Cloud | Xeon Gold 5218 (B1)      | Cascade Lake-SP | X       | <b>√</b> | X        |

### パフォーマンス評価(2/2)



- ・バリアント1~3について、Core i7-8650Uのマシンにおいて 漏洩(伝送)速度を計測する実験を行っている
- v1の場合、v4のようにTSXで例外を抑制しながら実施した所、 平均伝送速度は5.30kB/s、真陽性率85.74%であった
- v2の場合、平均伝送速度は39.66kB/s、真陽性率は99.99%だった
- v3は、TSX無しでは平均伝送速度0.08kB/sで52.7%の真陽性率、TSX有りの場合平均伝送速度7.73kB/sで真陽性率76.28%であった
  - 論文中では、TSX無しの方は「シグナルハンドラと併用」と書いてあるが、 これはTSX未使用なのでOSの例外ハンドラが発動する事を指していると 考えられる

## SGXシーリング鍵の抽出(1/10)



- 特権攻撃者が、Enclave内で実行されるsgx\_get\_key関数から、 この関数で生成された鍵をZombieLoadで漏洩させるシナリオに ついて考える
  - ・sgx\_get\_keyは、主にEnclave内で使用される各種の重要な鍵を導出する **EGETKEY**というCPU命令のラッパー関数である
- sgx\_get\_keyからの漏洩レートを図るベンチマーク用Enclaveからの 漏洩の他、自己署名QEからのPSKの漏洩についても行っている
  - PSKについては<u>こちら</u>を参照
- 特権攻撃が可能であるため、ForeshadowやLVIよろしくSGX-Step を利用しながら攻撃を進める
  - 1命令ずつ厳密に割り込みながらの攻撃が可能となる

# SGXシーリング鍵の抽出(2/10)



- 機密情報が格納されているような状態でCPU状態を固定し、それに対して攻撃を繰り返して逐次秘密情報を抽出したい場合がある
  - ZombieLoadやForeshadowのように、1バイトずつしか漏洩させられない 攻撃でCPUレジスタ状態から16バイトの鍵を抽出する、といった場合に必要
- ・攻撃を実施するコード部分に対応するページの実行権限を剥奪すると、同じコード(命令)部分でAEXとERESUMEが繰り返されるゼロステップ処理が発生する
- ゼロステップ処理中はEnclave実行が一切先に進まないため、延々と同一のCPUレジスタ状態がSSAにストア/SSAからロードされるのが繰り返され、結果CPU状態が固定される
  - AEX、ERESUME、SSAの説明は<u>こちら</u>を参照

# SGXシーリング鍵の抽出 (3/10)



・攻撃対象で使用する**キャッシュへのヒット**を**観測**した瞬間に ZombieLoadを開始する等により、**興味のない処理**から漏洩する **ノイズ**を**大幅に制限**できる

- しかし、それでも攻撃の裏でOSやプロセス等が行う無関係な ロードからの値が漏洩してくる事もあり、これ自体を抑制しきる事 は不可能に近い
- そこで、漏洩させたい鍵バイトだけを観測するだけでなく、隣り合う鍵バイトのそれぞれ一部分を内包するようなドミノバイトを 観測する手法を実施する

## SGXシーリング鍵の抽出 (4/10)



・以下の図のように、**隣接する鍵それぞれ**(白実線矩形部)を漏洩 させると共に、それらの**それぞれ一部**を含む**ドミノバイト**(薄緑 矩形部)の漏洩と抽出も行う(図は[1]より引用)



- 各鍵バイト位置で攻撃を繰り返し、最も漏洩の多いバイトが正しいと仮定するだけでなく、その候補にドミノバイトの内容が一致して初めて正解であると判断するようにする
  - ・隣接する2つの鍵バイトと、それにまたがるバイトであるドミノバイトとの整合性が取れていれば、そこに誤りは無いだろうというロジック

# SGXシーリング鍵の抽出(5/10)



- ZombieLoadではLFBエントリ内の位置をバイトレベルで指定して 漏洩させる事しか出来ないため、単なる鍵バイトの観測だけでは ドミノバイトを漏洩させる事は出来ない
  - 例えば、連続するLFBエントリのそれぞれ後ろ4ビットと前4ビットずつの 漏洩、というビットレベルの指定は出来ない

- そのため、過渡的実行によりAES鍵全体の内どの部分の漏洩も可能であり、かつそれを過渡的に任意の処理に利用できるという前提が必要
  - この条件を満たせば、隣接する鍵のそれぞれ一部ずつからなる1バイト (=ドミノバイト)をロードまたはストアしておき、直後にZombieLoadを 発動させてそれを漏洩させる事ができる

# SGXシーリング鍵の抽出(6/10)



- •nバイト目の鍵バイトとn+1バイト目の**隣接する鍵バイト**について、例えば**それぞれの4バイトずつ**からなる**ドミノバイト**がある時、これを(4,4)-**ドミノバイト**と書く事にする
- sgx\_get\_keyに対する攻撃では、(7,1)から(1,7)までの**全ての** パターンのドミノバイトを漏洩させる事で、さらにノイズが 混じらないように確度を高めている
  - 言うまでもなく、(8,0)や(0,8)は単一鍵バイト内で完結しているので ドミノバイトではない
- 上記のような全パターンのドミノバイト一式をスライディング ウィンドウと呼んでいる

# SGXシーリング鍵の抽出(7/10)



- sgx\_get\_keyは、内部で独自のintel\_fast\_memcpyという関数を呼び出し、ベクトルレジスタであるxmm0を経由させる形で、
  128bit単位のmove命令でコピーしている事が判明した
  - ベクトルレジスタ: SIMD命令等でよく使われる、そのアーキテクチャの ビット数よりも大きいようなレジスタ。xmmレジスタは128bit長である
  - ・余談だが、このベクトルレジスタからの過渡的漏洩が**Downfall**として数年後の2023年に報告されている
- ・よって、この独自のmemcpyを構成する機械語レベルでの**最後の 命令でゼロステップ処理**を行い、xmm0にSGX鍵を内包している ようなCPU状態を繰り返しSSAからロードする状況を作る

# SGXシーリング鍵の抽出(8/10)



- この状態でZombieLoadにより鍵を漏洩させる攻撃を、まずは 前述のベンチマーク用Enclaveに対しCore i7-7700のマシン上で 実行した
  - レポートキーを漏洩させ正しいかをチェックする事で成功確率を 検証している
- ・結果、100回中30回、つまり30%の確率で鍵候補の中に全鍵バイト が内包されている状態が確認された
  - ・実際に**完全な鍵を回復**できたのはその内<mark>3%</mark>の試行だけであり、割合としてはかなり低いと言わざるを得ない
- 残り70%では全鍵バイトは観測できず、内31%では平均して10バイト含まれており、残り39%では一切内包されていなかった

## SGXシーリング鍵の抽出(9/10)



- 次に、実験用QEからPSKを漏洩させる事を試みている
  - QEは本来ビルド・署名済みのイメージが直接インストールされてそれを 用いるが、実験ではLinux-SGXのSGXSDKで公開されているQEのコードから ビルドしデバッグ用の鍵で署名した、実験用のQEに対して攻撃している

- 結果として、実際にPSKを漏洩させ、実験用にPSKでシーリングし ストアしたAttestationキーをアンシーリングし取得する事に 成功した
  - 恐らくこのAttestationキーは正規のプロビジョニング手続きを経て デプロイされたものではなく、実験用にダミー的に用意した値

# SGXシーリング鍵の抽出(10/10)



 PSKはMRSIGNERポリシ、つまりEnclave署名鍵に依存する シーリング鍵であるため、この実験用QEから漏洩したPSKでは、 Intel公式のPvE(QEと署名鍵が同じ)で正規のPSKにより シーリングされたAttestationキーはアンシーリング出来ない

 論文中ではIntelが署名した公式QEからの漏洩は行っていないが、 もしできてしまうと漏洩したPSKで正規のAttestationキーが暴かれ、 RAのセキュリティ保証が崩壊してしまう

### VM間秘密チャネル (1/7)



- 秘密チャネル:本来データ転送のために用意されているものではない要素を用いて構築された、秘密裏にデータ転送を行う通信路
  - 英名: Covert Channel
  - 過渡的実行攻撃でのキャッシュサイドチャネル攻撃におけるキャッシュも、 まさに過渡的領域から命令リタイア後への秘密チャネルである
- ・攻撃対象VMの秘密情報を漏洩させて攻撃者のVMに転送する 秘密チャネルを、ZombieLoadによって実現し攻撃を実行する
  - プロセス間、カーネル、SGX、ハイパーバイザといった他のシナリオでも可能ではあるが、ここではVM間攻撃を考える
- この二者のVMはシブリングスレッド上にそれぞれ存在するとする

### VM間秘密チャネル (2/7)



- ・送信側(攻撃対象VM)では、漏洩させたい値を複数のメモリアドレスに展開し、それぞれから繰り返しロードする
  - これにより、複数のLFBエントリ(CPUモデルによってエントリ数は 10か12個)に漏洩させたい値が持ち込まれる確率が上がり、ZombieLoad により漏洩する確率も上がる
- 受信側(攻撃側VM)ではZombieLoadを実行し、送信側がロードした値を漏洩させる。漏洩させた値は監視用配列のキャッシュに
  痕跡を残し、FLUSH+RELOADで過渡的実行終了後に観測する
  - Foreshadow等と同様、1バイトずつの漏洩攻撃になる
  - これもForeshadow同様、キャッシュラインプリフェッチャの誤爆の影響を 阻止するため、監視用配列の各スロット(合計256要素)はページサイズ 間隔で配置する

#### (復習)FLUSH+RELOAD攻撃

キャッシュ



- •FLUSH+RELOAD:キャッシュラインを**フラッシュ**(クリア)し、 攻撃対象に何らかの活動させた後、**再度アクセス**する攻撃[14]
  - 再アクセス時にアクセス時間が短ければ、そのキャッシュ値を **攻撃対象が使用**したという事がわかる(データ自体の推測)



**された**(=**秘密バイトが0x8c**)と分かる

#### VM間秘密チャネル (3/7)



 例に漏れずZombieLoadは無関係な処理に由来するノイズも 漏洩させるため、以下の図に示すような32bitのパケットを漏洩・ 転送させる事でそのようなノイズの排除を試みる



- 監視用配列は1バイトずつの漏洩のみを行えるため、パケット全体を命令リタイア後に観測する事は出来ないが、過渡的領域でエラー検出を行い、有効なバイトデータのみをキャッシュに残す事が出来る
  - その後、FLUSH+RELOADで観測する

### VM間秘密チャネル(4/7)



・送信側は、前図の右から1バイト目には漏洩させるデータを、2バイト目には漏洩させるデータをビット反転させたものを格納する

- ・受信側はこのパケットをZombieLoadで漏洩させ、2バイト目に対し 1バイト目をXNOR演算してそのまま2バイト目を上書きする
  - 元データとビット反転したデータのXNORであるため、誤りがなければ 2バイト目は必ず0b00000000となる

#### VM間秘密チャネル(5/7)



この2バイト目と1バイト目からなる16bitの値をインデックスとして 以下のように監視用配列にアクセスする

uint8\_t value = oracle[leaked\_data \* 0x1000];

- もし誤りが無い場合、前述の通り16bitの内上位8bitがオールゼロに なるため、上記の過渡的アクセスは必ず監視用配列の256スロットの いずれかにアクセスする
- 一方、誤りがあると上位8bitのいくつかのビットが1になるため、leaked\_data \* 0x1000は言わば257スロット目以降の境界外へのアクセスを行う
  - ・境界外は後続のFLUSH+RELOADでの探知を行わないため、結果的に **誤りが発生した場合は完全に無視される**形になる

### VM間秘密チャネル (6/7)



後は、受信側でFLUSH+RELOADにより監視用配列のキャッシュから目当ての秘密バイトを観測するだけである

- パケットの前図右から3バイト目にはバイトのシーケンス番号を 格納しているため、これを参照する事で漏洩させたデータを順番に 並べ替える事も出来る
  - この順番通りの並べかえは、AES鍵のように順序が重要なデータを漏洩 させる場合に有用である

・右から4バイト目については、特に用途が無いので固定で0xFFにしているようである

### VM間秘密チャネル(7/7)



- 論文では、Core i7-8650Uを搭載するローカルマシン上のQEMU KVMで動作する2つのVM間での転送と、あるパブリッククラウドの 同一ベアメタル上のVM間での漏洩と転送を行う実験を実施している
  - どのパブリッククラウドであるかは当該クラウド事業者により口封じされているらしいが、Azure以外使うことはあまりないのでAzureな気がする
- 前者のシナリオでは、TSXによる例外抑制を用いながらの ZombieLoad v1を用いて最大26.8kbpsの伝送レートを 記録している

 クラウドのシナリオでは、そのクラウドでTSXを使用できなかった ため、TSX無しのZombieLoad v1で最大1.99kbpsの伝送レートを 達成している

#### 本セクションのまとめ



- ZombieLoadは、直前の処理で使用された値をLFBから漏洩させる、 MDS攻撃の一種である
- SGXだけでなく、プロセス間、カーネル、VMM等の様々な境界を またいで漏洩を行う事ができる
- ZombieLoad v2に関しては、当時MDS耐性があるとされていた CPU上でも漏洩を行う事ができてしまう
- ZombieLoadの漏洩元にLFBが含まれている事は確かだが、LFB だけではない事が実験的に示唆されている

### 参考文献(1/2)



[1]"ZombieLoad: Cross-Privilege-Boundary Data Sampling", Michael Schwarz et al., <a href="https://zombieloadattack.com/zombieload.pdf">https://zombieloadattack.com/zombieload.pdf</a>

[2]"MDS: Microarchitectural Data Sampling", 2023/7/20閲覧, https://mdsattacks.com/

[3]"Linuxカーネル4.1のメモリレイアウト(ドラフト)", 2023/9/27閲覧, <a href="https://kernhack.hatenablog.com/entry/2019/05/10/205220">https://kernhack.hatenablog.com/entry/2019/05/10/205220</a>

[4]"PTEditor", GitHub, <a href="https://github.com/misc0110/PTEditor">https://github.com/misc0110/PTEditor</a>

[5]"64bitでのアドレス空間", 2023/9/27閲覧, <a href="https://wiki.bit-hive.com/linuxkernelmemo/pg/64bit%E3%81%A7%E3%81%AE%E3%82%A2%E3%83%89%E3%83%AC%E3%82%B9%E7%A9%BA%E9%96%93">https://wiki.bit-hive.com/linuxkernelmemo/pg/64bit%E3%81%A7%E3%81%AE%E3%82%A2%E3%83%89%E3%83%AC%E3%82%B9%E7%A9%BA%E9%96%93</a>

[6]"キャッシュの書き込みポリシーと仮想記憶", 天野英晴 (慶應義塾大学), https://www.am.ics.keio.ac.jp/parthenon/cache2.pdf

[7]"Rapid Prototyping for Microarchitectural Attacks", Catherine Easdon et al., <a href="https://www.usenix.org/system/files/sec22-easdon.pdf">https://www.usenix.org/system/files/sec22-easdon.pdf</a>

# 参考文献(2/2)



[8]"ページング入門", 2023/09/28閲覧, <a href="https://os.phil-opp.com/ja/paging-introduction/#peziteburunoxing-shi">https://os.phil-opp.com/ja/paging-introduction/#peziteburunoxing-shi</a>

[9]"ZombieLoad Attack", Daniel Gruss et al., <a href="https://gruss.cc/files/zombieload\_36c3.pdf">https://gruss.cc/files/zombieload\_36c3.pdf</a>

[10]"FORESHADOW: Extracting the Keys to the Intel SGX Kingdom with Transient Out-of-Order Execution", Jo Van Bulck et al., <a href="https://foreshadowattack.eu/foreshadow.pdf">https://foreshadowattack.eu/foreshadow.pdf</a>

[11]"Intel SGX Explained", Victor Costan & Srinivas Devadas, <a href="https://eprint.iacr.org/2016/086.pdf">https://eprint.iacr.org/2016/086.pdf</a>