# UNIVERSIDADE DE SÃO PAULO

#### Escola de Engenharia de São Carlos

SEL0621 - Projetos de Circuitos Integrados Digitais I Prof. Dr. João Pereira do Carmo

## **Projeto 11**

Davi Diório Mendes 7546989

Nivaldo Henrique Bondança 7143909



5 de novembro de 2014

# Lista de Figuras

| 1 Prescaler 32/33 | p. 5 |
|-------------------|------|
|-------------------|------|

## Lista de Tabelas

# Códigos Fontes

#### Resumo

### Introdução

O objetivo deste projeto é trabalhar com alguns circuitos em VHDL e explorar hierarquias. Também será visto o ModelSim para simulação de VHDL.

1. Considere o circuito prescaler da Figura 1.



Figura 1: Prescaler 32/33.

O circuito composto pelos blocos não hachurados (três *D-flip flops* e o NAND de quatro entradas) compõe um contador assíncrono de 0 até 7 (conta 8). O circuito pode ser visto como tendo dois sinais de entrada (os sinais SM e um clock) e dois sinais de saída (os sinais MC e saída). A saída MC é igual a "0" apenas quando SM = "1" e o contador esta no "0" da contagem. O sinal saída é o clock dividido por 8.

- 2.\* Descreva o contador assíncrono em *VHDL* (não fazer a descrição estrutural que repete o esquemático, mas sim em alto nível). Utilize o manual de *VHDL* do *software* Leonardo (*LeonardoSpectrum HDL Synthesis Manual*) para ver modelos se necessário.
  - **3.**\* Simule no *ModelSim* o circuito e verifique seu funcionamento. Para isso:
  - crie uma pasta de trabalho, work, caso ainda não tenha feito;
  - compile o seu VHDL;
  - inicie a simulação, *Simule > Start Simulation*. Caso não sejam abertas as janelas de *wave* e *objetcs*, abri-las via comandos *View Wave* e *View Objects*.
  - crie os sinais de entrada (na janela de *Objects*, *Create Wave*);

- coloque na janela *waves* os sinais de saída que deseja ver ("arraste" os sinais de uma janela a outra);
- execute a simulação.

Apresente o resultado gráfico da simulação.

- **4.**Carregue o circuito *VHDL*, sintetize e otimize para *delay* utilizando a biblioteca da *AMS*.
- **5.**\*Compare a implementação feita no *Leonardo* com a da **Figura 1** . Qual é a maior diferença?
- **6.**\*Verifique o caminho crítico e estime a máxima frequência de operação que este circuito pode atingir (apresente a figura com caminho critico).
  - **7.**\*Apresente no relatório o *VHDL* e o esquemático final que obteve.
- **8.**\*Exporte o circuito gerado para o *ICStation* e gere o esquemático. A partir do esquemático extraia o circuito para simulação e determine a máxima frequência de operação.
- **9.**Faça o *placement* automático das células. Dentro do menu *Place & Route* utilize os comando *MvOnRw* (*move on row*) e *MvInRow* (*move into rows*) para reposicionar as células para melhorar o *layout*.
- **10.** \*Faça o roteamento das células sem usar poli (utilize no roteamento do VDD e do VSS linhas de 1,8μm. Qual é a máxima corrente que pode passar pela alimentação nesse caso?).
- **11.** \*Coloque os *ports*, passe o *DRC*, elimine os erros e faça o LVS. Apresente o *layout* obtido no relatório.
  - 12. \*Simule o circuito extraído do *layout* (R+C+CC) e determine sua máxima velocidade.
  - 13. \*Compare os resultados de velocidade obtidos nas questões 6, 8 e 12.
- **14.** \*Com os dois blocos já escritos em *VHDL*, contador 4/5 e contador 8, monte o *Prescaler* completo *VHDL* (agora descrevendo um bloco conectado ao outro). Apresente o *VHDL*.
- **15.** \*Simule no *ModelSim* o circuito e verifique seu funcionamento. Apresente os resultados gráficos da simulação.
- **16.** Faça a síntese e teste duas possibilidades disponíveis no Leonardo: mantendo a hierarquia e *flat* (apresente os esquemáticos)
- **17.** \*Verifique, para o caso *flat*, qual é o caminho critico (apresente a figura com caminho crítico e indique no esquemático completo onde ele está). Está correto?

- **18.** Para os dois casos exporte o circuito para o *ICStation*.
- **19.** \*Gere o esquemático em cada caso (deixe-os em bibliotecas diferentes). Qual é a diferença em cada caso? Quando é interessante usar um ou outro?
- **20.** \*A partir do esquemático com hierarquia, monte o *layout* do prescaler completo (aproveite os *layouts* já feitos). Passe o DRC e faça o *LVS*. Apresente o *layout* obtido no relatório.
- 21. \*Extraia o circuito (R+C+CC), determine a máxima velocidade de operação e, nessa velocidade, determine a razão (potência consumida)/GHz. Determine também a área do circuito.