## PROJETO 5

## Projeto de Circuitos Integrados Digitais (10/2013)

O objetivo deste projeto é gerar a partir de uma descrição de alto nível o *layout* de um circuito.

- 1. Vamos utilizar agora o programa **LeonardoSpectrum** (*Windows*). Para poder empregar as bibliotecas da AMS\_0.35 μm devemos ter alguns arquivos (c35\_CORELIB.syn; c35\_CORELIB\_3B.syn; etc.) no diretório C:\MGC\LeoSpec\LS2005a\_82\lib. Verifique se eles já estão lá; caso não estejam, copie os arquivos do diretório Mentor/Lib (*pen drive*) para aquele diretório. Ao abrir o Leonardo configure o *working diretory* para sua área de trabalho. Neste diretório serão colocados os resultados do que fizer.
- 2. Vamos sintetizar inicialmente o circuito descrito no arquivo uart.vhd do diretório Demo (C:\MGC\LeoSpec\LS2005a\_82\Demo) que descreve um universal asynchronous receiver/transmitter. Abra este arquivo no Leonardo (INPUT Open files) e então execute o comando INPUT Read. Observe que ao ser feita a leitura já é realizada uma primeira síntese.
- 3. Abra o arquivo texto dentro do Leonardo e dê uma olhada no conteúdo do uart.vhd (click duas vezes em cima do nome do arquivo). Faça alguma modificação no arquivo de forma a causar erro (por exemplo, troque "ENTITY uart IS" por "ENTITY art IS"). Salve, feche o texto e execute novamente o INPUT Read. Veja as mensagens de erro. Caso abra novamente o arquivo texto aparecerão indicações dos erro.
- **4.** Selecione a tecnologia para AMS-C35\_CORELIB (*Technology*) e otimize o circuito (*Optimize-Optimize*).
- 5. Veja os esquemáticos que foram gerados (observe o esquemático com a opção multipages ou não). Qual é a diferença entre o esquemático associado a EXEMPLAR\_XTR e o esquemático associado a EXEMPLAR.
- **6.** Verifique o *Critical Path* do esquemático sintetizado e mapeado na tecnologia da AMS. O que significa este *critical path* e como é calculado?
- 7. Refaça a otimização alterando as opções de objetivo, área, velocidade, etc. e verifique os resultados. Variando as opções, minimize o *Critical Path*. Qual o valor final obtido e qual a freqüência máxima de operação que o circuito sintetizado pode atingir? Apresente no relatório a figura do caminho crítico encontrado.
- 8. Vamos gerar agora um arquivo de saída no formato Verilog. O Verilog é uma linguagem de descrição de hardware usada com C.I.s (mais usada que o VHDL na indústria). Este formato servirá de interface para passarmos os resultados para o Design Architecture. No Leonardo, depois de fazer a síntese, vá ao menu Output, e configure para gerar Verilog.

De o nome que deseja e lembre-se que o resultado será colocado no diretório de trabalho que escolheu.

- **9.** Verifique o arquivo de saída com um editor de texto e tente compreender a descrição que está feita (ao menos ter uma idéia).
- 10. Gere arquivos Verilog para os circuitos uart.vhd e priority\_encoder.vhd. Transfira os arquivos Verilog para o Linux (no sistema Linux, os arquivos do Windows podem ser vistos no diretório /windows). Agora devemos convertê-los para gerar um layout. Abra o lcStudio (em algum projeto que já usou ou em um novo). Nele dê o comando import verilog. Configure:

Output library: onde quer colocar

Verilog netlist: o arquivo gerado

Name map file:

local/tools/dkit/ams\_3.70\_mgc/mentor/c35/verilogin\_cellmapfiles/c35b4\_digital.cellmap

Execute. Deve ser criado tanto o esquemático como o símbolo do circuito **uart** e do circuito **priority.encoder**. Verifique ambos. No esquemático da **uart** há mais de uma página e para o *Check Schematic* passar corretamente as duas páginas do esquemático devem estar abertas.

11. A partir do esquemático (utilize o *viewpoint*) faça a geração do *layout* da uart. No roteamento utilize para V<sub>DD</sub> e V<sub>SS</sub> apenas linhas mais largas do que 1,8 μm. Para conseguir isso utilize, dentro do menu *ARoute*, a edição dos *net Classes*.

Procure nesse circuito fazer o roteamento mas observe que devido ao tamanho, completalo é bastante trabalhoso. Após o roteamento passe o LVS e o DRC.

Obs.1: Para se posicionar todas as células da **uart** é necessário se ter as duas páginas do esquemático abertas no I**CStation.** Para isso utilize o comando **\$open\_sheet()**. Posteriormente selecione todas as células de cada esquemático e faca o seu *placement*.

Obs.2: Para terminar layout a sugestão é seguir os passos:

- ✓ Faça inicialmente o roteamento das linhas de alimentação (V<sub>DD</sub> e V<sub>SS</sub>);
- ✓ Execute, sem colocar os ports, o roteamento automático do restante dos sinais. Deixe os metais configurados para serem utilizados em apenas uma direção;
- ✓ Quando o número de ligações não feitas estiver em torno de 30, altere a configuração para permitir que os metais sejam utilizados nas duas direções;
- ✓ Agora selecione uma linha de cada vez e mande executar o roteamento automático.
  Caso a ferramenta não consiga executar um roteamento, apague as ligações que estão

atrapalhando, sempre há, ou tente o *RIP*. Não use indiscriminadamente o comando *RIP*, pois algumas vezes ele piora o roteamento;

- ✓ Quando conseguiu realizar todas as ligações execute o LVS (coloque nele a opção "ignorar os ports");
- ✓ Após o LVS dar resultado correto acrescente os *ports* e termine o roteamento;
- ✓ Passe o DRC e corrija os erros (muitos);
- ✓ Termine o layout passando o LVS (agora considerando os ports).

Obs.3: o item acima é bastante trabalhoso, mas será um excelente treino para roteamento e DRC.

12. Considere o circuito da Figura 1 (circuito prescaler).

O circuito composto pelos blocos hachurados (três D-flip flops e duas portas lógicas) compões uma máquina de estados. Considere que:

- ✓ os sinais A, B e C definem o estado da máquina (ex.: o estado 000 é quando A="0", B="0" e C="0");
- ✓ esta máquina tem como entrada o sinal MC que define se o circuito divide o *clock* por
  4, MC = "1", ou por 5, MC = "0";
- ✓ a saída é o sinal A.



rigula I. Frescaler 32/33.

Desenhe o diagrama de estados que representa o funcionamento do contador 4/5.

- **13.** Verifique que a máquina de estados representada pelo diagrama que traçou funciona dividindo o sinal de *clock* por 4 ou 5, de acordo com o valor de *MC*.
- 14. Descreva a máquina de estados em VHDL. Utilize o manual de VHDL do software Leonardo (LeonardoSpectrum HDL Synthesis Manual (D:\MGC\LeoSpec\LS2005a\_82\doc\

- leospec\_hdl.pdf) para ver modelos de descrição para máquinas de estado. Apresente o VHDL no relatório.
- **15.** Abra e leia o circuito VHDL, corrija os possíveis erros e otimize. Verifique o circuito gerado e compare com o esquemático da Figura 1.
- **16.** Feche o Leonardo e abra novamente. Leia o VHDL, mas tome cuidado para utilizar como *Encoding Style* a opção *Binary*. Otimize e veja se o resultado melhorou. Otimize o circuito para obter o menor *Critical Path*. Qual é o valor encontrado? Apresente o esquemático obtido.
- 17. Sintetize o circuito utilizando a biblioteca da AMS.
- 18. Faça as verificações com DRC e LVS e apresente o layout final.
- **19.** Faça a extração do circuito com **R+C+CC** e determine a máxima velocidade que o circuito atinge (teste para MC = "1" e para MC= "0"). Compare o resultado com o encontrado no item **17.**

"A quem muito foi dado, muito será cobrado." (Lc. 12, 48)