Федеральное государственное автономное образовательное учреждение высшего образования «Национальный исследовательский университет «Московский институт электронной техники».

Институт микроприборов и систем управления имени Л.Н. Преснухина

## Лабораторная работа №4

# «Проектирование балансного смесителя на диодах»

Модуль «Моделирование приёмопередающих устройств»

По курсу «Моделирование СВЧ-устройств в САПР»

# Оглавление

| Оглавление                                                       | 2  |
|------------------------------------------------------------------|----|
| Введение                                                         | 3  |
| Теоретические сведения                                           | 4  |
| Методика выполнения работы                                       | 9  |
| Создание и первоначальная настройка проекта                      | 10 |
| Импорт SPICE-модели диодов                                       | 10 |
| Импорт S-параметров гибридного НО                                | 17 |
| Проектирование короткозамкнутых шлейфов                          | 23 |
| Проектирование широкополосного шлейфа типа Бабочка               | 26 |
| Проектирование ФНЧ                                               | 28 |
| Сборка смесителя и выбор мощности опорного генератора            | 31 |
| Определение уровня интермодуляционных искажений третьего порядка | 37 |
| Определение пролаза                                              | 39 |
| Определение степени согласованности по RF и LO                   | 40 |
| Задание на выполнение                                            | 42 |
| Требования к отчёту                                              | 46 |
| Задание на самостоятельную работу                                | 47 |
| Контрольные вопросы                                              | 48 |
| Литература                                                       | 49 |

## Введение

**Цель работы:** ознакомится методикой кольцевого балансного смесителя на диодах в среде Keysight Advanced Design System (ADS).

*Используемое оборудование или ПО*: Keysight Advanced Design System 2023

Продолжительность работы: 4 часа.

В разделе «Методика выполнения» приведены только необходимые действия по выполнению лабораторной работы. Подробно описываются только новые приемы работы в ADS. Предполагается, что студент выполнил предыдущие лабораторные работы.

| Lab1 | показывает места, которые подробно описаны в предыдущих лабораторных работах     |
|------|----------------------------------------------------------------------------------|
| •    | показывает новые приемы, значительно упрощающие или ускоряющие использование ADS |
| STOP | показывает места, за которыми надо особенно следить и где легко совершить ошибку |

#### Теоретические сведения

К устройствам преобразования частоты относятся любые схемы, в которых частота сигнала на выходе не равна его входной частоте. Такие устройства для изменения частоты сигнала используют разнообразные нелинейные элементы. Очень часто в качестве этих элементов выступают полупроводниковые диоды различных типов. Использование диодов особенно популярно в малосигнальных цепях, где предъявляются высокие требования к шумовым параметрам и параметрам чувствительности преобразователей. К диодным преобразователям частоты в первую очередь относятся смесители, также разнообразные умножители и делители частот, некоторые виды автодинных преобразователей. Наибольшее распространение получили смесители и умножители частот, которые и рассматриваются далее.

Смесители - это устройства преобразования частоты, которые, имея на входе два сигнала, формируют на выходе сигнал с частотой, строго зависящей (обычно равной сумме или разности) от частот входных сигналов.

Работа смесителя основана на взаимной модуляции двух колебаний на нелинейном (преобразующем) элементе. Если характеристика прямой передачи нелинейного элемента квадратична (описывается уравнением  $I=bU^2$ ), то при подаче на нелинейный элемент двух колебаний с частотами  $\omega_I$ ,  $\omega_2$  и амплитудами  $U_I$ ,  $U_2$  ток через него будет равен:

$$b(U_1\sin(\omega_1 t) + U_2\sin(\omega_2 t))^2 = \frac{b}{a}(U_1^2 + U_2^2) - \frac{bU_1^2}{2}\cos(2\omega_1 t) - \frac{bU_2^2}{2}\cos(2\omega_2 t) + bU_1U_2\cos((\omega_1 - \omega_2)t) - -bU_1U_2\cos((\omega_1 + \omega_2)t)$$

Т.е. в токе нелинейного элемента будут присутствовать колебания т.н. комбинационных частот:  $\omega_1$ - $\omega_2$  и  $\omega_1$ + $\omega_2$ . Одно из колебаний комбинационной частоты является полезным и может быть выделено на селективной нагрузке смесителя. Все остальные присутствующие в выходном сигнале составляющие являются мешающими.

В качестве нелинейного элемента смесителя могут выступать: полупроводниковые диоды, полевые и биполярные транзисторы в некоторых схемах включения, комбинированные схемы.

Смесители на полупроводниковых диодах характеризуются невысоким уровнем шумов, высокой надежностью, невысоким входным сопротивлением для напряжения гетеродина, низким коэффициентом передачи напряжения (0,3...0,5) и мощности (0,1...0,3), могут работать на более

высоких частотах, чем смесители на транзисторах. В диодных смесителях желательно использовать высокочастотные кремниевые диоды, обладающие большим отношением обратного и прямого сопротивлений и малой емкостью перехода (например, КД503), а еще лучше диоды с барьером Шоттки, характеризующиеся малым уровнем шумов (например, типа КД410), могут также применяться и обращенные диоды. Для смесителей, в которых должны использоваться несколько диодов с максимально близкими параметрами, выпускаются специально подобранные пары и четверки диодов, а также диодные сборки.

Простейшая схема смесителя приведена на рисунке 1:



Рисунок 1 - Простейшая схема смесителя на диодах

Диодные смесители выполняют обычно по балансной (рисунок 2) или кольцевой балансной (двойной балансной) схеме (рисунок 3). Обе они позволяют ослабить влияние шумов гетеродина и подавить колебания гетеродина на выходе (на 30...40 дБ и более). Степень подавления зависит от симметрии обмоток трансформаторов, равенства сопротивлений плеч и паразитных емкостей по отношению к точкам симметрии и идентичности диодов.



Рисунок 2 - Схема балансного смесителя с синфазной подачей напряжения гетеродина



Рисунок 3 - Схема кольцевого балансного смесителя.

Балансный смеситель содержит два диода, которые включены так, что их токи протекают в первичной обмотке выходного трансформатора во встречных направлениях. При этом синфазные составляющие магнитного потока взаимно компенсируются, а противофазные — складываются. Напряжение гетеродина подается на диоды синфазно, а напряжение сигнала — противофазно. Т.е., к первому смесительному диоду прикладывается сумма напряжений сигнала и гетеродина  $U_{\partial I}(t) = U_{c}(t) + U_{c}(t)$ , а ко второму — их разность  $U_{\partial I}(t) = U_{c}(t) - U_{c}(t)$ .

Результирующий ток в первичной обмотке выходного трансформатора:

$$I_{\Sigma} = I_{A1} - I_{A2} \approx 2aU_{c}\sin(\omega_{c}t) + 2bU_{c}U_{\Gamma}\cos((\omega_{\Gamma} - \omega_{C})t) - 2bU_{c}U_{\Gamma}\cos((\omega_{\Gamma} + \omega_{C})t) + \cdots$$

Из представленной формулы видно, что составляющие токов с частотой гетеродина взаимно компенсируются и шумы гетеродина не попадают на выход смесителя. Проведя аналогичные вычисления для токов во входном трансформаторе можно увидеть, что балансный смеситель позволяет значительно снизить и мощность гетеродина, просачивающуюся в предшествующий ему каскад (например, в антенну приемника).

Двойной (или кольцевой) балансный смеситель (рисунок 3) обладает дополнительным преимуществом — высокой избирательностью по каналу прямого прохождения. В этом легко убедиться, найдя результирующий ток первичной обмотки выходного трансформатора, аналогично тому, как это делалось для обычного балансного смесителя:

$$I_{\Sigma} = \approx 4bU_cU_{\Gamma}\cos((\omega_{\Gamma} - \omega_{C})t) + \cdots$$

Здесь, в отличие от балансного смесителя, отсутствует составляющая с частотой сигнала. Таким образом, благодаря симметрии используемых в схеме трансформаторов и диодов обеспечивается внутренняя взаимная развязка входов сигнала, гетеродина и выхода смесителя.

Кроме схемы построения, смесители принято классифицировать по уровню мощности сигнала гетеродина, подводимого к смесителю. Принята следующая классификация:

Таблица 1

| Качественный уровень смесителя | $P_{\Gamma}$ |
|--------------------------------|--------------|
| Очень низкий                   | ≤1мВт        |
| Низкий                         | 5мВт         |
| Средний                        | 20мВт        |
| Высокий                        | 50мВт        |
| Очень высокий                  | ≥ 100мВт     |

С увеличением мощности гетеродина несколько изменяется режим работы диодов смесителя. Для смесителей очень низкого и низкого уровня называются «смесителями стандартного уровня характерен т.н. квадратичный режим, а для смесителей среднего, высокого и очень высокого уровня - переключательный режим. Работа в квадратичном характеризуется уровнем побочных режиме меньшим продуктов преобразования на выходе и сравнительно малым коэффициентом передачи смесителя, работа в переключательном режиме — более низким уровнем шумов и более широким спектром побочных продуктов.

Квадратичный режим применяется в смесителях бытовых радиоприемников, простейших измерительных приборов и т.п. Оптимальное напряжение гетеродина для работы в квадратичном режиме равно 0,1...0,3 В (для кольцевого смесителя без входного трансформатора несколько больше). В этом режиме линейное преобразование сохраняется до амплитуд сигнала, равных 0,1 амплитуды напряжения гетеродина.

В высококачественной аппаратуре и широкополосных трактах применяются только смесители среднего, высокого и очень высокого уровней. Эти смесители имеют схемы аналогичные уже рассмотренным. Вместо резонансных контуров на входах и выходах в них обычно применяются широкополосные трансформаторы на ферритовых кольцах. Для оптимизации параметров смесителя и получения максимального коэффициента передачи

предпринимаются специальные меры по согласованию входов смесителя с выходами каскада предварительного усиления и гетеродина, а также на выходе смесителя. Практически стандартным стало использование в таких смесителях диодов с барьером Шоттки, которые обеспечивают увеличенный динамический диапазон смесителя и имеют низкий уровень собственных шумов.

## Методика выполнения работы

Пусть решено проектировать смеситель частот вниз по балансной схеме на полукольце диодов BAT15\_02LRH от Infineon [5]. Входная частота RF будет 1,8 ГГц, выходная частота IF = 100 MГц, частота опорного генератора LO = RF – IF = 1,7 ГГц.

Для выбранного диода производителем предоставляется модель в формате SPICE [5].

В общем виде проектируемая схема выглядит как показано на рисунке ниже.



Опишем назначение каждой части слева направо:

- со входов RF и LO подаются входной и опорный сигналы соответственно;
- HYB1 служит для сложения входного RF и опорного LO синфазно на одном выходе и противофазно на другом. Конструктивно он может быть выполнен в виде кольцевого направленного ответвителя (Rat-Race Coupler) или построен в дискретном варианте. Должен быть настроен на работу на высоких частотах (LO и RF);
- микрополоски TL1 и TL2 используются для закорачивания низкочастотного IF на землю, при этом эти полоски не должны влиять на проход высоких частот RF и LO. Выполнены они в виде четвертьволновых трансформаторов для ВЧ (LO и RF), преобразующих КЗ к XX;

- Собственно полукольцо диодов, состоящее из двух последовательно включенных диодов VD1 и VD2;
- Широкополосный шлейф TL\_BFY вида «бабочка» (Butterfly Radial Stub) запирает ВЧ от диодов к выходу IF;
- ФНЧ собирается на сосредоточенных элементах и служит для дополнительного запирания ВЧ.

Данная схема не самая полная, могут присутствовать дополнительные согласующие или цепи подачи дополнительного постоянного смещения на диоды. В текущей работе данные элементы не используются.

## Создание и первоначальная настройка проекта

**Lab1** При создании проекта рекомендовано использовать стандартную технологию, что и в остальных проектах цикла, в том числе:

- В качестве библиотеки слоев необходимо дополнительно к библиотеке назначения слоев схемы «ads\_schematic\_layer» выбрать «ads\_standard\_layers» (назначение топологических слоев);
  - единицы длин проекта мм, с разрешением 10000 точек/мм.

#### Импорт SPICE-модели диодов

Перед импортом SPICE-моделей стоит заглянуть в ее состав и немного изучить. SPICE-модель диода BAT15-02LHR [5] поставляется в виде двух файлов:

D315\_v7 – описывает кристалл (чип) диода;

TSLP-2 — модель корпуса, в которой описываются паразитные емкостные и индуктивные свойства выводов и то, как в корпус вставлен кристалл.

Файл D315\_v7 написан на диалекте SPICE2G6, файл TSLP-2 на базовом диалекте SPICE.

Данные модели можно предварительно совместить в одном файле, используя синтаксис SPICE. А можно по отдельности импортировать как схемы в ADS и совместить их там. Воспользуемся вторым способом.

Сначала импортируем модель кристалла.

Запускаем окно мастера импорта по команде File – Import – Design из основного окна ADS или из окна редактора схемы. В выпадающем списке нужно выбрать тип Netlist File и указать импортируемый файл SPICE-модели. В поле Destination – Library нужно указать имя текущей библиотеки проекта.

Также по кнопке Options в зависимости от диалекта описания SPICE-файла может понадобиться выбрать иные настройки. У приведенных в работе источников диалект PSPICE или SPICE2G. При импорте SPICE-моделей возможны два варианта — полный импорт (Translated Output Format = ADS Schematic) или импорт с ссылкой на внешний файл (Translated Output Format = ADS Netlist). Для небольших импортируемых файлов, таких как модели диодов и транзисторов лучше импортировать полностью (Translated Output Format = ADS Schematic).



После нажатия кнопки ОК окна Import в проекте появится ячейка с именем импортированного кристалла. Можно зайти в схематик и увидеть, как импортировалась схема.



Эта ячейка не очень удобна для понимания того, как что работает. Перекомпонуем ее немного. В соответствии с импортированной схемой, проследим чтобы пин 1 соответствовал аноду, 2 – катоду.



Символ импортированного устройства генерируется автоматически в виде прямоугольника с нумерованными выводами и довольно неудобен в

использовании. Перерисуем его в более удобную форму. Для этого два раза щелкнем по symbol ячейки, откроется окно редактирования символа.

В палите выберем команду генерации/копии символа и в режиме Сору/Modify скопируем существующий символ диода ads\_rflib:Diode. Допишем текст СНІР, чтобы отличать от модели полного диода в корпусе.



В полученном символе пин 1 соответствует аноду, 2 – катоду.

Теперь поработаем со второй частью – импортируем модель корпуса (файл TSLP-2). Он импортируемся аналогично модели кристалла. Состав схемы после импорта следующий:



Использовать в чистом виде эту схему не будем, отсюда будем копировать элементы в полную модель диода.

Создадим ячейку для полной схемы диода под именем BAT15\_02LHR.

В нее вносим модель кристалла и копируем все элементы из схемы модели корпуса.



В файле модели корпуса приведено, как в схеме должны стоять модель кристалла и паразитные емкости и индуктивности корпуса.

```
* INFINEON Discrete & RF Semiconductors
* RF-PACKAGE EQUIVALENT CIRCUIT (SPICE SYNTAX)
* VALID UP TO 6 GHZ
* >>> Single Diodes in TSLP-2 <<<
* FILENAME: TSLP-2.TXT
* (C) 2001 Infineon Technologies AG
* Version 1.2 October 2001 A. Boehme
                       CAC
            (10) | | (20)
             +----+
                                     i LCO
       LAO |
                                     +--LLL---C
    A---LLL--+
   (100)
                                        (200)
             LAI
             +--LLL---A' CHIP C'----+
                   (1) (2)
* 1 = ANODE OF CHIP
* 2 = CATHODE OF CHIP
* 100 = ANODE OF COMPLETE DIODE IN PACKAGE
* 200 = CATHODE OF COMPLETE DIODE IN PACKAGE
.SUBCKT TSLP-2 100 200
LAI 1 10 L=0.4nH
CAC 10 20 C=50fF
LAO 10 100 L=0.01nH
LCO 20 200 L=0.01nH
.ENDS TSLP-2
*************************
* Add Spice model or discrete equivalent circuit for chip
* between terminals (1) and (2)
```

В соответствии с описанием выше, соберем схему диода BAT15\_02LHR.



Окончательно, сформируем символ полной модели диода. Не забываем следить, чтобы в полученном символе пин 1 соответствовал аноду, 2 – катоду (как в схеме выше).



После импорта моделей хорошим тоном является провести верификацию импортированной модели. Производителем поставляется несколько файлов S-параметров, измеренных при различном смещении диода.

Файлы S-параметров имеют расширение S1P, т.е. измерены как шунтирующие на землю по коэффициенту отражения. Диапазон частот в файлах от 50 МГц до 6,5 ГГц с шагом 50 МГц. В заголовке файла указано, при каком смещении измерены данные файлы. Например, в файле SI1V00U0.S1P присутствует запись «VR = 1 V». Это означает, что S-параметры измерены при обратном напряжении 1 В. Соберем схему Mixer\_DiodeVerif, в которой сравним поведение импортированной модели диода и нескольких файлов S-параметров.



Выведем на одну диаграмму Смита для сравнения S11 (коэффициент отражения SPICE-модели диода) и S22 (коэффициент отражения в файле S-параметров при соответствующем смещении). Видно, что кривые близки.



Выберем теперь какой-нибудь из файлов с положительным приложенным напряжением, например, «SIV004M0.S1P». В его заголовке присутствует запись «IF = 4 mA». Это означает, что S-параметры измерены при таком прямом напряжении, при котором достигается прямой ток 4 мA.

**Lab1** С помощью аннотации постоянных токов, подберем такое положительное напряжение, при котором достигается прямой ток в 4 мА.



И сравним S-параметры.



Характер кривых опять схож. Это говорит о том, что SPICE-модель диода BAT15\_02LHR импортирована корректно и ей можно пользоваться.

## Импорт S-параметров гибридного НО

Для формирования суммарно-разностного сигнала можно использовать гибридный НО со сдвигом фазы 180°. Одна возможных из реализаций такого гибридного НО – это кольцевой направленный ответвитель (Rat-Race Coupler). Однако, в силу используемых в проекте достаточно низких частот, эффективнее использовать дискретный гибридный НО. Воспользуемся дискретным гибридным НО H10125 от Werlatone [10]. Для данного гибридного НО производителем поставляется файл S-параметров в формате s4p.

Создаем ячейку с именем Werlatone\_H10125, в которой разместим блок S4P. К данному блоку привяжем файл S-параметров (по кнопке Browse).



Для переносимости проекта рекомендовано хранить все подгружаемые файлы в подпапке проекта data. В этом случае можно пользоваться относительными адресами относительно данной папки.



Далее нужно определить соответствие нумерации S-параметров выводам гибридного HO, т.е. определить, где основной вход, второй (изолированный) вход, суммарный выход и разностный выход. В документации на компонент указано, что вывод J1 – это разностный выход, J4

– суммарный, а J2 и J3 – входы. Из данного описания не понятно, какой из J2 и J3 является основных входом, а какой изолированным. Кроме того, в поставляемых производителями ЭКБ файлах S-параметров нумерация в S-матрице часто не соответствует нумерации выводов в компоненте.

#### NOTES: UNLESS OTHERWISE SPECIFIED

- 1. SMT Unit
- 2. Surface Finish: Immersion Silver (RoHS Compliant)
- 3. J1 = Difference Port
- 4. J4 = Sum Port
- 5. J2 & J3 = Input ports

Поэтому воспользуемся возможностями S-Parameter Toolkit в ADS для определения нумерации выводов. Находясь в свойствах блока S4P по кнопке Check/View S-Parameters запускаем данную утилиту.



Просмотрим коэффициенты передачи из второго порта. Для этого в окне Matrix Selector выберем всех составляющие в столбце 2 (кроме S22). Для графиков установим амплитудный вид



По графикам видно, что в диапазоне 1..3 ГГц S12 и S42 близки к -3 дБ, а S32  $\approx$  -30 дБ. Т.е. видно гибридное по амплитуде поведение НО. Также, мы теперь знаем, что порты 3 и 2 изолированы по отношению к друг другу, а 1 и 4 являются выходными по отношению к 2.

Аналогично можно посмотреть столбец 3 и убедиться, что для порта 3 являются выходными порты 1 и 4, а порт 2 – изолированным.



Теперь осталось определить, какой из портов 1 и 4 суммарный, а какой разностный, если за входной взять порт 2. Меняем режим отображения на фазовый и смотрим, с какой фазой приходят сигналы со входов 2 и 3 на

выход 1 (phase (S12) и phase(S13)) и с какой фазой приходят сигналы со входов 2 и 3 на выход 4 (phase (S42) и phase(S43)).



По графикам видно, что в рабочем диапазон 1..3 ГГц phase(S13), phase(S42) и phase(S43) практически одинаковы, а вот phase(S12) имеет с ними разницу  $\sim$ 180°. Т.е. можно изобразить следующую диаграмму набега фаз:



Из этой диаграммы следует, что если взять порт 2 за основной вход (IN), то порт 3 – изолированный вход (ISO), порт 4 – суммарный выход (SUM), порт 1 – разностный (DIFF). Используем данную нумерацию для обозначения пинов подсхемы HO.



В таком же порядке разместим пины на символе ячейки НО. За основу в данном случае возьмём символ ads\_behavioral:Hybrid180 и переставим выводы.



Окончательно во временной схеме Mixer\_Hybrid180Verif проверим корректность выбора нумерации выводов.



Амплитудные соотношения (при нумерации как в схеме Mixer\_Hybrid180Verif) S31, S41, S32 и S42 должны в рабочем диапазоне 1..3 ГГц быть порядка –3 дБ, а S21 и S43 глубже –25 дБ.



Фазовые соотношения в соответствии с диаграммой выше S31, S42 и S32 должны отличаться от S41 на  $180^{\circ}$  в рабочем диапазоне частот.



Результаты показывают, что импорт прошел корректно и нумерация выводов выбрана правильно.

## Проектирование короткозамкнутых шлейфов

Шлейфы TL1 и TL2 из структурной схемы замыкают IF на землю, при этом для BЧ они являются четвертьволновым отрезком.

С помощью Tools - LineCalc - Start LineCalc (из окна редактора схем) запустим расчет микрополосковых линий. Установим параметры подложки (RO4003C толщиной 0,508 мм, с толщиной металлизации 17 мкм) и рассчитаем длину 90° на ВЧ (около RF и LO) с волновым сопротивлением в 50 Ом.

Получается, что размеры шлейфов TL1 и TL2 равны 1,1 мм х 25 мм.

С учетом того, что шлейф будет шунтирующим, то его надо подключить через Т-образный переход к основному проходу на 50 Ом.

Соберем схему Mixer\_Stub в которой донастроим шлейф. Также сразу учтем земляное отверстие. Переходные отверстия с разумной ценой начинаются начиная с размера 0,6 мм/0,3 мм (диаметр металлизации отверстия/ диаметр отверстия). Но при этом, диаметр пада отверстия лучше, если равен ширине подводящей линии.



Промоделируем полученное.



Нас интересует чтобы в области IF (до 100 МГц) было сильное запирание по коэффициенту передачи, а на высоких частотах RF и LO (1,7..1,8 ГГц) наоборот, данный шлейф на них не влиял. Чуть подстроим его за счет длины шлейфа.



По результатам данный шлейф хорошо будет работать в своем месте.



**Lab1** Подготовим схему шлейфа для включения на общую схему.



Проектирование широкополосного шлейфа типа Бабочка

В схеме Mixer\_Butterfly спроектируем широкополосный шлейф типа Бабочка, который будет дополнительно запирать высокие частоты после диодов.

Бабочка описывается следующими параметрами: W1 — ширина подводящей линии (50 Ом с нашем случае), Ro — радиус бабочки первоначально стоит брать порядка  $0.7\lambda/4$ , Angle — угол размаха и D — глубина центра сектора в пределах линии передачи.



Промоделируем схему.



Данная схема должна хорошо пропускать частоты в области IF и запирать высокие частоты (RF и LO). При подборе размеров бабочки нужно следить, чтобы угол размаха не был слишком большим, иначе его концы будут накладываться на диоды. Контролировать это можно по генерации топологии.

После настройки размеров, схема должна выглядеть приблизительно следующим образом.



По результатам видно, что бабочка работает как надо.



**Lab1** Осталось подготовить схему для включения ее в общую схему.



Проектирование ФНЧ

Спроектируем ФНЧ для подавления высоких частот после смесителя. Воспользуемся для этого умным компонентом LCLowpassDT (Doubly Terminated Lowpass Filter)

Умные компоненты, к которым относится и LCLowpassDT, являются по сути скриптами, которые создают подсхемы с которыми потом работают. По этой причине, умные компоненты не ищутся в поиске PartSearch и их надо ставить из своей палитры.

Умные компоненты создания фильтров на дискретных компонентах находятся в палитре Filter DG – All.

Подготовим временную схему Mixer\_LPFDes.



Запускаем мастер синтеза дискретных фильтров по DesignGuide – Filter – Filter Control Window.



В выпадающих списках Current Schematic и SmartComponent настраивается привязка сеанса к умному компоненту.

На вкладке Filter Assistant задается желаемая АЧХ фильтра.

Исходя из планируемой выходной частоты  $IF = 100 \text{ M}\Gamma\text{ц}$ , полезной полосы  $\pm 10 \text{ M}\Gamma\text{ц}$  и входных  $RF = 1.8 \text{ }\Gamma\Gamma\text{ц}$  и  $LO = =1.7 \text{ }\Gamma\Gamma\text{ц}$  получаем, что нам нужно, чтобы полоса пропускания была где-то до  $120..130 \text{ M}\Gamma\text{ц}$ , а первые ненужные гармоники возникают начиная с  $200 \text{ M}\Gamma\text{ц}$ .

Ограничимся максимально седьмым порядком фильтра, и поиграв с параметрами уровня пропускания в полосе Ap(dB) = 1, уровнем запирания порядка As(dB) = 20 и выбранной аппроксимацией Баттерворта, можно остановиться на следующей форме AЧX фильтра-прототипа:

По кнопке Design в подсхеме DA\_LCLowpassDT1\_Mix\_LPFDes будет синтезирована схема фильтра.



Находясь в этой подсхеме, округлим значения емкостей и индуктивностей до существующих номиналов. Как было в предыдущих лабораторных работах, для конденсаторов и индуктивностей можно считать, что доступны номиналы из ряда E24 (таблица 2). Дополнительно для конденсаторов близких к единицам пФ доступны номиналы с шагом чаще - от 0,5 пФ до 10 пФ с шагом 0,1 пФ и от 10 пФ до 20 пФ с шагом 1 пФ). И аналогично для индуктивностей близким к единицам нГн – массово доступны от 0,5 нГн до 10 нГн с шагом 0,1 нГн.

Таблица 2. Ряд номиналов Е24

| Ряд Е24 |     |     |     |     |     |     |     |
|---------|-----|-----|-----|-----|-----|-----|-----|
| 1,0     | 1,1 | 1,2 | 1,3 | 1,5 | 1,6 | 1,8 | 2,0 |
| 2,2     | 2,4 | 2,7 | 3,0 | 3,3 | 3,6 | 3,9 | 4,3 |
| 4,7     | 5,1 | 5,6 | 6,2 | 6,8 | 7,5 | 8,2 | 9,1 |

Схема фильтра после округления номиналов.



Вернемся на верхний уровень Mixer\_LPFDes и промоделируем схему фильтра после округления номиналов компонентов.



По результатам моделирования видно, что планируемых выходной сигнал вокруг частоты IF (до 110 МГц) будет выходить без значимых искажений. Начиная с ненужных гармоник на 200 МГц уже есть значимое запирание. Входные высокие частоты имеют глубокое запирание.

В общую схему будем отправлять подсхему DA\_LCLowpassDT1\_Mix\_LPFDes, она сразу для этого готова.

При этом надо учесть, что данная схема построена на идеальных компонентах. При замене на реальные модели от производителей будет значимая деградация уровня запирания в области заграждения и возможны перекосы в полосе пропускания.

### Сборка смесителя и выбор мощности опорного генератора

Соберем схему смесителя для выбора значения мощности опорного генератора Mixer\_GetPLO.

В данной схеме будем выбирать мощность опорного генератора P\_LO исходя из следующих критериев — приемлемых потерь в коэффициенте преобразования при минимальной неравномерности в рабочей полосе, а также хорошей точки однодецибельной компрессии.

Для определения коэффициента передачи в полосе, необходимо покачать центральной частотой RF в  $\pm 10$  МГц относительно 1,8 ГГц с шагом 1 МГц. Для этого режима установим значение входной мощности для RF-порта в разумно линейный уровень  $P_RF = -20$  дБм.

Для контроля точки однодецибельной компрессии необходим свип по входной мощности  $P_RF$  (пусть в диапазоне -20 ..+10 дБм) на центральной входной частоте RF = 1.8  $\Gamma\Gamma$ ц.

Чтобы задавать качание частотой и перебор по мощностям, вынесем их все в переменные, для частот RF, LO и IF = RF – LO, для мощностей  $P_RF$  и  $P_LO$ .

Для задания обоих свипов понадобится два независимых контроллера Harmonic Balance. В первом контроллере HB1 будем качать центральную частоту RF, во втором контроллере HB2 будем перебирать входную мощность P RF.

Также, для построения выражения коэффициента преобразования в контроллере HB1 добавим в список Output значение параметра P\_RF (на вкладке Output по кнопке Add/Remove).



В контроллере HB2 добавлять в список Output параметр P\_RF нет необходимости, т.к. относительно P\_RF идет свип и этот параметр и так будет добавлен в результаты.

Блок MSUB нужен для работы микрополосковых подсхем.

Мощность опорного генератора  $P_LO$  будем подбирать с помощью тюна в диапазоне -5..+10 дБм с шагом 0.5 дБм.

Переда запуском схема должна иметь следующий вид.



В области графиков подготовим измерительные выражения.

С учетом того, что спип в обоих контроллерах простроен поверх сетки частот freq, то индекс выходной частоты в обоих случаях будет находиться в списке независимых переменных младшим. Также, т.к. перенос сигнала идет по правилу IF = RF - LO, то частота IF в списке частот freq будет младшей (за исключением 0-вой частоты) и будет иметь индекс «1».

Для построения частотной зависимости коэффициента преобразования создадим выражение ConvGainBW на основании результатов контроллера HB1.

ADS -4.40 -4.55 -4.65 -1.7996E9 -1.7996E9

Для автоматического контроля неравномерности коэффициента преобразования в рабочей частоте добавим расчет ConvGainMinMax.

RF

Eqn ConvGainRippleMinMax = max(ConvGainBW) - min(ConvGainBW)

| ConvGainRippleMinMax |       |
|----------------------|-------|
|                      | 0.212 |
|                      |       |

Для получения зависимости на центральной частоте выходной мощности Pout от входной  $P_RF$  используем результаты, выдаваемые контроллером HB2.



Данный график не очень удобен для оценки точки однодецибельной компрессии. Построим производный от него график зависимости

коэффициента преобразования от входной мощности ConvGainP (тоже только на центральной частоте).



На этом графике хорошо видно полку линейного участка коэффициента преобразования и начинающуюся компрессию.

Если поставить маркер на точку на 1 дБ ниже уровня полки, то положение по X (входной мощности P\_RF) будет точкой однодецибельной компрессии по входу P1dBin. Если к этому значению прибавить получаемый в этой точке коэффициент преобразования ConGainP, то получится точка однодецибельной компрессии по выходу P1dBout. К маркерам можно обращаться в выражениях, при этом доступна функция indep(), которая возвращает значение независимой переменной в маркере.

Аналогично, данную точку можно увидеть на графике Pout при том же P\_RF.



Область графиков настроена. Теперь с помощью тюна подберем приемлемый  $P_LO$ . Реалистичный коэффициент преобразования должен получиться порядка -5...-10 дБ. Нужно стараться, чтобы неравномерность коэффициента преобразования в рабочей полосе не превышала 1 дБ и форма зависимости GainConvP выглядела корректно.

Выбрано значение Р\_LO = 0 дБм.



Коэффициент преобразования получается -7,4 дБ с неравномерностью в рабочей полосе не более 0,7 дБ, при точке однодецибельной компрессии по входу P1dBin порядка 0 дБм.



В дальнейшей работе будем использовать выбранную мощность опорного генератора P\_LO = 0 дБм.

## Определение уровня интермодуляционных искажений третьего порядка

Соберем схему Mixer\_IP3 для определения уровня интермодуляционных искажений третьего порядка.

В ней на вход RF подадим двухтоновый сигнал с отстройкой в 1 МГц в заведомо линейном участке ( $P_RF = -20$  дБм). В качестве источника двухтонового сигнала используем блок  $P_n$ Tone.



При использовании многотоновых источников сигнала нужно следить, чтобы были заданы мощности для всех тонов, не только для первого.

Схема перед запуском должна выглядеть следующим образом:



В области графиков построим спектр выходного сигнала, и используя известные соотношения получим IP3out = –4,4 дБм. Чтобы пересчитать IP3 ко входу, добавим расчет коэффициента преобразования ConvGain.



Можно сравнить полученные IP3 и P1dB. Между ними по выходу разница получается порядка 4 дБ, что вообще-то маловато для корректной работы полиномиальной модели нелинейных устройств. Возникает данный эффект из-за того, что у смесителя нет большого линейного участка по коэффициенту преобразования. Если в схеме Mixer\_GetPLO значительно уменьшить нижний диапазон свипа P\_RF, то это будет хорошо видно.

## Определение пролаза

Соберем схему для определения пролаза частот со входов RF и LO (Mixer\_Leakage). В ней не будет никаких свипов. При этом для построения измерительных выражений нужно знать частоты RF и LO, и значения подаваемых мощностей P\_RF и P\_LO.



В области графиков надо будет определить следующие переходные ослабления:

- уровень подавления сигнала с частоты RF на выходах LO и IF;
- уровень подавления сигнала с частоты LO на выходах IF и RF.

Для удобного написания выражений, надо знать, какие номера у частот RF и LO в списке частот.

Lab1 Воспользуемся функцией find\_index(). Определим с ее помощью, какие номера частот у RF и LO.

Для оценки уровня подавления сигнала RF на выходе IF необходимо посчитать мощность на выходе V\_IF на частоте RF и вычесть мощность P\_RF. Аналогично определим и остальные ослабления.

$$\begin{array}{l} \textbf{Eqn} \, \text{RF\_2\_IF} = \text{dBm}(\text{V\_IF[idx\_RF]}) - \text{P\_RF} \\ \\ \textbf{Eqn} \, \text{RF\_2\_LO=dBm}(\text{V\_LO[idx\_RF]}) - \text{P\_RF} \\ \\ \textbf{Eqn} \, \text{LO\_2\_IF=dBm}(\text{V\_IF[idx\_LO]}) - \text{P\_LO} \\ \\ \textbf{Eqn} \, \text{LO\_2\_RF=dBm}(\text{V\_RF[idx\_LO]}) - \text{P\_LO} \\ \end{array}$$

| RF_2_IF  | RF_2_LO | LO_2_IF  | LO_2_RF |
|----------|---------|----------|---------|
| -187.094 | -28.165 | -174.710 | -38.074 |

Запирание сигналов RF и LO в выход IF получилось гигантским. Связано это в первую очередь с ФНЧ на идеальных LC-компонентах. При замене на модели от реальных производителей данная характеристика значительно ухудшится.

Запирание между выходами RF и LO обеспечивается в первую очередь развязкой направленного ответвителя.

## Определение степени согласованности по RF и LO

С помощью моделирования в режиме LSSP-параметров можно определить, насколько спроектированный смеситель согласован по входам RF и LO (схема Mixer\_LSSP).

Контроллер симуляции LSSP является модифицированным контроллером симуляции Harmonic Balance, в который внедрены автоматический расчет S-параметров в режиме большого сигнала. При задании симуляции нужно указать, на каких частотах в каких портах вести расчет. Номер порта определяется свойством Num.

Дополнительно покачаем RF в рабочем диапазоне частот.

Перед запуском схема должна иметь следующий вид.



При анализе результатов надо понимать, что вся матрица LSSP-параметров в данном случае некорректна, т.к. присутствуют перенос частоты. Имеет смысл рассматривать только коэффициенты отражения от входов. В результатах нас интересует только S11 (коэффициент отражения по входу RF) и S22 (коэффициент отражения по входу LO). Коэффициент отражения по выходу IF (S33) будет симулирован некорректно, его смотреть не будем.



Видна гигантская рассогласованность по входам RF и LO. Это может приводить к множеству проблем при использовании спроектированного смесителя в пределах устройств.

## Задание на выполнение

В соответствии с вариантом спроектировать смеситель по балансной схеме.

Варианты заданий приведены в таблице 3 (частоты проектирования и используемые диоды и гибридный направленный ответвитель) и 4 (используемая для микрополосковых устройств подложка).

При выполнении ориентироваться на методику выполнения.

Таблица 3

|         | Частоты |     | Ы                   |                         | Гибридный НО         |  |
|---------|---------|-----|---------------------|-------------------------|----------------------|--|
| Вариант | RF,     | IF, | $\Delta f_{-3dB}$ , | Диод (диодная сборка    | (Hybrid-180)         |  |
|         | ГГц     | МΓц | МГц                 |                         | (11yb11d-160)        |  |
| 1       | 1,2     | 70  | 4                   | Infineon BAT15-03W [6]  | Werlaton H10125 [10] |  |
| 2       | 1,3     | 80  | 4                   | Infineon BAT17-04 [7]   | Werlaton H10125 [10] |  |
| 3       | 1,4     | 90  | 4                   | Infineon BAT17 [8]      | Werlaton H10125 [10] |  |
| 4       | 1,5     | 100 | 5                   | Infineon BAT24-02LS [9] | Werlaton H10125 [10] |  |
| 5       | 1,6     | 120 | 5                   | Infineon BAT15-03W [6]  | Werlaton H10125 [10] |  |
| 6       | 2,0     | 140 | 5                   | Infineon BAT17-04 [7]   | Werlaton H10125 [10] |  |
| 7       | 2,2     | 150 | 6                   | Infineon BAT17 [8]      | Werlaton H10125 [10] |  |
| 8       | 2,4     | 160 | 8                   | Infineon BAT24-02LS [9] | Werlaton H10125 [10] |  |
| 9       | 2,6     | 170 | 10                  | Infineon BAT15-03W [6]  | Werlaton H10125 [10] |  |
| 10      | 2,8     | 175 | 10                  | Infineon BAT17-04 [7]   | Werlaton H10125 [10] |  |

Таблица 4

| Вариант | Подложка |      |       |       |        |
|---------|----------|------|-------|-------|--------|
|         | Название | Er   | TanD  | Н, мм | t, MKM |
| 1       | FR-4     | 4,5  | 0,01  | 1,27  | 17     |
| 2       | FR-4     | 4,5  | 0,01  | 1,27  | 17     |
| 3       | FR-4     | 4,5  | 0,01  | 0,8   | 17     |
| 4       | FR-4     | 4,5  | 0,01  | 0,8   | 17     |
| 5       | FR-4     | 4,5  | 0,01  | 0,5   | 17     |
| 6       | RO4350B  | 3,66 | 0,004 | 0,8   | 17     |

| 7  | RO4350B | 3,66 | 0,004  | 0,5 | 17 |
|----|---------|------|--------|-----|----|
| 8  | RO4350B | 3,66 | 0,004  | 0,5 | 17 |
| 9  | RO4003C | 3,55 | 0,0026 | 0,8 | 17 |
| 10 | RO4003C | 3,55 | 0,0026 | 0,5 | 17 |

#### Этапы выполнения:

- 1. Импорт SPICE-модели диода или диодной сборки (ячейка кристалла, диода и ячейка для верификации Mixer\_DiodeVerif):
- для диода по заданию найти файлы SPICE-моделей и определить их состав;
- импортировать в проект SPICE-модель кристалла (чипа). После импорта модели кристалла привести ее к читаемому виду;
  - импортировать модель SPICE-корпуса;
- исходя из описания включения кристалла диода в SPICE-файле корпуса собрать полную подсхему диода;
- верифицировать импортированную модель диода сравнением с несколькими файлами S-параметров, предоставляемыми производителем.
- 2. Импорт S-параметров гибридного HO (ячейка гибридного HO и ячейка верификации Mixer\_Hybrid180Verif):
- собрать подсхему, в которую внести блок S4P для файлов S-параметров гибридного HO;
- с помощью утилиты S-Parameter Toolkit определить нумерацию выводов в импортированном файле S-параметров;
- исходя из определенной нумерации выводов сопоставить выводы подсхемы и символа ячейки гибридного HO;
- собрать схему Mixer\_Hybrid180Verif для верификации импорта гибридного HO.
  - 3. Проектирование короткозамкнутых шлейфов (ячейка Mixer\_Stub):
  - собрать схему для проектирования короткозамкнутых шлейфов;
- с помощью утилиты LineCalc рассчитать размеры короткозамкнутого 50 Омного шлейфа;

- с учетом ожидаемого поведения шлейфа на высоких (RF и LO) и низких (IF+полоса от него) частот скорректировать короткозамкнутый шлейф;
- подготовить короткозамкнутый шлейф для включения в общую схему.
- 4. Проектирование широкополосного шлейфа типа Бабочка (ячейка Mixer\_Butterfly):
- собрать схему для проектирования широкополосного шлейфа типа
   Бабочка;
- с учетом ожидаемого поведения шлейфа на высоких (RF и LO) и низких (IF+полоса от него) частот скорректировать шлейф-бабочку;
  - подготовить шлейф-бабочку для включения в общую схему.
- 5. Проектирование фильтра низких частот на дискретных компонентах (ячейка Mixer\_LPFDes):
  - собрать схему для проектирования фильтра низких частот;
- использовать умный компонент LCLowpassDT (Doubly Terminated Lowpass Filter) из палитры Filter DG All;
- с использованием окна мастера Design Guide Filter спроектировать ФНЧ на дискретных компонентах;
- округлить значения емкостей и индуктивностей до существующих номиналов;
- промоделировать схему с округленными номиналами, при необходимости подстроить схему.
- 6. Сборка смесителя и выбор мощности опорного генератора (ячейка Mixer\_GetPLO):
  - собрать схему для выбора значения мощности опорного генератора;
  - установить уровень входной мощности P\_RF порядка -30..-20 дБм;
- добавить два независимых контроллера симуляции Harmonic Balance;
- первый контроллер HB1 настроить на качание центральной частоты RF. Значение всего частотного диапазона брать из таблицы заданий;
- второй контроллер HB2 настроить на перебор входных мощностей P\_RF на +30 дБ от выбранного входного;

- в области графиков построить измерительные выражения для определения частотной зависимости коэффициента преобразования (на основании результатов HB1) и зависимости выходной мощности от входной (на основании результатов HB2);
- подобрать мощность опорного генератора P\_LO исходя из приемлемого коэффициента преобразования (в диапазоне -10..-5 дБ) с неравномерностью не более 1 дБ и приемлемой точки однодецибельной компрессии.
- 7. Определение уровня интермодуляционных искажений третьего порядка IP3 (ячейка Mixer\_IP3):
- собрать схему для определения уровня интермодуляционных искажений третьего порядка;
- на вход подавать двухтоновый сигнал с шагом 1 МГц с уровнем мощности из линейного участка;
- исходя из спектра выходного сигнала определить IP3out.
   Пересчитать его ко входу в IP3in.
  - 8. Определение пролаза (ячейка Mixer\_Leakage):
- собрать схему для определения уровней пролаза сигналов RF и LO в выходы RF, LO и IF;
- используя функцию find\_index() определить индексы частот RF и LO в векторе freq;
  - определить уровни пролаза RF\_2\_LO, RF\_2\_IF, LO\_2\_RF и LO\_2\_IF.
- 9. Определение уровня согласованности по RF и LO (ячейка Mixer\_LSSP):
- собрать схему для определения уровней согласованности по RF и LO;
  - использовать контроллер LSSP;
  - корректно задать частоты LSSP-анализа;
  - дополнительно покачать частоту RF в рабочем диапазоне;
- вывести на диаграмму Смита S11 (по RF) и S22 (по LO) и оценить степень согласованности.

# Требования к отчёту

Отчет о выполненной лабораторной работе должен представлять из себя структурированное описание всей выполненной работы, в том числе должен содержать:

- Титульный лист, с наименованием работы, указанием исполнителя и даты выполнения.
  - Цель (-и) работы.
  - Список использованных инструментов в лабораторной работе.
- Разделы работы, которые рекомендовано формировать в соответствии с этапами выполнения (аналогично методике и заданию на выполнение).
- Для каждого этапа необходимо привести все выполненные расчеты, подготовленные модели, результаты и анализ результатов.

Подробность описания этапов выполненной работе студент определяет самостоятельно. Самое простое правило, которому надо следовать — человек, незнакомый с выполненной работой (но знакомый с использованным инструментом) должен быть в состоянии по отчету повторить данную работу и понять, что в ней происходит.

Готовый отчет необходимо экспортировать в pdf.

Архив проекта ADS лучше всего делать встроенным инструментом File – Archive Workspace из основного окна ADS. При архивации проекта можно выбрать, какие составляющие проекта добавлять в архив. Если какие-то ячейки или результаты расчета не нужны, то их можно исключить из архивирования.

По окончании выполнения лабораторной работы и подготовки отчета, отчет и архив проекта надо выложить в ОРИОКС в домашнее задание в дисциплину, привязав к контрольному мероприятию ЗЛР (Защита лабораторных работ). Именование отчета и архива проекта должно давать возможность точно понять, к какой лабораторной работы они относятся (Например, PPU\_Lab4\_Mixer вместо непонятного Lab4 или Workspace4).

# Задание на самостоятельную работу

1) Подготовка к лабораторному занятию

При подготовке к выполнению лабораторной работы необходимо продумать шаблон отчета, при необходимости внести краткие теоретические сведения, продумать и наметить количество, вид и расположение таблиц и графиков с измеренными данными. Для получения допуска необходимо подробно изучить теоретический материал.

2) С использованием навыков, полученных в лабораторной работе, выполнить соответствующий этап БДЗ.

# Контрольные вопросы

- 1. Нарисуйте структурную схему смесителя.
- 2. Какими преимуществами обладает двойной балансный смеситель перед балансным?
  - 3. На каких нелинейных элементах можно реализовать смеситель?
  - 4. Какие бывают режимы работы диода в смесителе?
  - 5. Какими преимуществами обладает диод Шоттки?
- 6. Какой ожидаемый коэффициент передачи у балансного смесителя на диодах?

## Литература

1. Банков, С. Е. Электродинамика для пользователей САПР СВЧ: учебник / С. Е. Банков, А. А. Курушин. — Москва: СОЛОН-Пресс, 2017. — 316 с. — ISBN 978-5-91359-236-1. — Текст: электронный // Лань: электронно-библиотечная система. — URL: <a href="https://e.lanbook.com/book/107661">https://e.lanbook.com/book/107661</a> (дата обращения: 02.02.2021). — Режим доступа: для авториз. пользователей.

# Перечень ресурсов сети «Интернет»

- 2. Тематический раздел «Rf & Microwave Design» форума electronix.ru, доступен после свободной регистрации, https://electronix.ru/forum/index.php?showforum=63
- 3. Интернет-энциклопедия разработчиков СВЧ-аппаратуры «Microwaves101» <a href="https://www.microwaves101.com">https://www.microwaves101.com</a>
- 4. Раздел RF Mixer and Detector Schottky Diode на сайте производителя ЭКБ Infineon <a href="https://www.infineon.com/cms/en/product/rf/rf-diode/rf-mixer-and-detector-schottky-diode/">https://www.infineon.com/cms/en/product/rf/rf-diode/rf-mixer-and-detector-schottky-diode/</a>
- 5. Документация на диод Infineon BAT15-02LRH <a href="https://www.infineon.com/cms/en/product/rf/rf-diode/rf-mixer-and-detector-schottky-diode/bat15-02lrh/">https://www.infineon.com/cms/en/product/rf/rf-diode/rf-mixer-and-detector-schottky-diode/bat15-02lrh/</a>
- 6. Документация на диод Infineon BAT15-03W <a href="https://www.infineon.com/cms/en/product/rf/rf-diode/rf-mixer-and-detector-schottky-diode/bat15-03w/">https://www.infineon.com/cms/en/product/rf/rf-diode/rf-mixer-and-detector-schottky-diode/bat15-03w/</a>
- 7. Документация на диод Infineon BAT17-04 <a href="https://www.infineon.com/cms/en/product/rf/rf-diode/rf-mixer-and-detector-schottky-diode/bat17-04/">https://www.infineon.com/cms/en/product/rf/rf-diode/rf-mixer-and-detector-schottky-diode/bat17-04/</a>
- 8. Документация на диод Infineon BAT17 <a href="https://www.infineon.com/cms/en/product/rf/rf-diode/rf-mixer-and-detector-schottky-diode/bat17/">https://www.infineon.com/cms/en/product/rf/rf-diode/rf-mixer-and-detector-schottky-diode/bat17/</a>
- 9. Документация на диод Infineon BAT24-02LS <a href="https://www.infineon.com/cms/en/product/rf/rf-diode/rf-mixer-and-detector-schottky-diode/bat24-02ls/">https://www.infineon.com/cms/en/product/rf/rf-diode/rf-mixer-and-detector-schottky-diode/bat24-02ls/</a>
- 10. Документация на гибридный HO Werlatone H10125 <a href="https://www.werlatone.com/180-hybrids/h10125/">https://www.werlatone.com/180-hybrids/h10125/</a>
- 11. Репозиторий с методическими указаниями по лабораторным работам <a href="https://github.com/dee3mon/Keysight-ADS-RFDevices-methodic/">https://github.com/dee3mon/Keysight-ADS-RFDevices-methodic/</a>

# Каналы Youtube с видеоуроками по Keysight Advanced Design System

- 12. Канал youtube образовательного центра Keysight EEsof EDA <a href="https://www.youtube.com/user/KeysightEESOF">https://www.youtube.com/user/KeysightEESOF</a>
- 13. Канал youtube Anurag Bhargava образовательного центра <a href="https://www.youtube.com/user/BhargavaAnurag">https://www.youtube.com/user/BhargavaAnurag</a>
- 14. Канал youtube Keysight EEsof EDA Field <a href="https://www.youtube.com/c/EEsofAETips">https://www.youtube.com/c/EEsofAETips</a>

# Разработчик:

Ст. преподаватель Института МПСУ