

## UNIVERZITET U ZENICI

# Politehnički fakultet



Softversko inženjerstvo Operativni sistemi

# Delaida Muminović

# ANALIZA PERFORMANSI I VERIFIKACIJA REAL-TIME OPERATIVNOG SISTEMA NA RISC-V ARHITEKTURI

Diplomski rad

Mentor: Van. Prof. dr. Denis Čeke

Zenica, 2025.

# Sadržaj

| 1. Sažetak rada                                             | 2  |
|-------------------------------------------------------------|----|
| 2. Postavka problema                                        |    |
| •                                                           |    |
| 2.1. Kontekst i motivacija.                                 |    |
| 2.2. Definicija problema                                    |    |
| 2.3. Hipoteza istraživanja                                  |    |
| 2.4. Ciljevi istraživanja                                   |    |
| 2.5. Ograničenja istraživanja                               |    |
| 2.6. Metodologija rješavanja                                | 5  |
| 3. Uvod i struktura rada                                    | 7  |
| 3.1. Važnost istraživanja                                   | 7  |
| 3.2. Struktura rada                                         | 7  |
| 4. Teorijske osnove sa osvrtom na postojeća rješenja        | 8  |
| 4.1. Operativni sistemi za rad u realnom vremenu (RTOS)     | 8  |
| 4.1.1. Definicija i osnovne karakteristike                  | 8  |
| 4.1.2. Klasifikacija sistema realnog vremena                | 8  |
| 4.1.3. Ključni koncepti u sistemima realnog vremena         | 9  |
| 4.1.4. Uloga RTOS-a u ugradbenim sistemima                  | 10 |
| 4.2. FreeRTOS arhitektura i implementacija                  | 12 |
| 4.2.1. Opšta arhitektura kernela                            | 12 |
| 4.2.2. Algoritam planiranja i prebacivanje konteksta        | 13 |
| 4.2.3. Servisi i primitivi kernela                          | 14 |
| 4.3. RISC-V instrukcijska arhitektura                       | 15 |
| 4.3.1. Osnove i filozofija dizajna                          | 15 |
| 4.3.2. Modularnost i ekstenzije                             |    |
| 4.3.3. Privilegovani režimi i sistemske funkcionalnosti     |    |
| 4.3.4. Mehanizmi za mjerenje vremena na RISC-V-u            |    |
| 4.4. Platforme za razvoj i verifikaciju ugradbenih sistema  |    |
| 4.4.1. QEMU emulator kao simulaciona platforma              | 17 |
| 4.4.2. Alternativni simulatori                              |    |
| 4.4.3. Universal Asynchronous Receiver/Transmitter (UART)   |    |
| 4.4.4. FPGA platforme (Tang Nano 9K)                        |    |
| 4.4.5. Izazovi hardverske implementacije                    |    |
| 4.5. Osvrt na postojeća rješenja i srodna istraživanja      |    |
| 4.5.1. Analiza performansi RTOS-a na RISC-V arhitekturi     |    |
| 4.5.2. Komparativne studije RTOS performansi                |    |
| 4.5.3. Uloga QEMU emulatora u testiranju ugradbenih sistema |    |
| 4.5.4. Identifikovane praznine u postojećem znanju          |    |
| 5. Realizacija i kvantitativna analiza performansi          | 26 |
| 5.1. Arhitektura testnog okruženja                          | 26 |
| 5.2. Dizajn i implementacija testova performansi            | 28 |

| 5.3. Proces prikupljanja i obrade podataka                             | 32 |
|------------------------------------------------------------------------|----|
| 5.4. Rezultati i analiza performansi u QEMU emulatoru                  | 34 |
| 5.4.1. Komparativna analiza sa postojećim istraživanjima               | 38 |
| 5.5. Verifikacija ključnih funkcionalnosti (Demo Aplikacije)           | 41 |
| 5.5.1. Analiza performansi raspoređivanja zadataka                     | 41 |
| Rate Monotonic Scheduling (RMS) u kontekstu analize                    | 42 |
| Analiza performansi                                                    | 43 |
| 5.5.2. Analiza performansi komunikacije između zadataka                | 45 |
| Analiza performansi                                                    | 47 |
| 5.5.3. Analiza performansi rukovanja prekidima                         | 49 |
| Analiza adaptivnog algoritma                                           | 50 |
| Analiza performansi                                                    | 51 |
| 5.5.4. Konsolidovani rezultati performansi                             | 53 |
| 5.6. Inženjerski uvidi i hardverska verifikacija                       | 55 |
| 5.6.1. Pokušaji hardverske implementacije i stečeni inženjerski uvidi. |    |
| 5.6.2. Hardverska verifikacija osnovnih funkcionalnosti                | 56 |
| 6. Zaključak                                                           | 58 |
| 7. Budući rad                                                          |    |
| 8. Literatura                                                          |    |
|                                                                        |    |

#### 1. Sažetak rada

Ovaj diplomski rad bavi se sveobuhvatnom analizom performansi i verifikacijom funkcionalnosti operativnog sistema za rad u realnom vremenu – FreeRTOS, na otvorenoj instrukcijskoj arhitekturi RISC-V. S obzirom na rastući značaj determinizma i predvidljivosti u ugradbenim sistemima, cilj je bio kvantitativno karakterisati ključne *real-time* primitive FreeRTOS-a i potvrditi njegovo ispravno funkcionisanje na RISC-V platformi.

Metodologija istraživanja obuhvatila je uspostavljanje kontrolisanog simulacionog okruženja baziranog na QEMU emulatoru, dizajn i implementaciju specifičnih testova performansi za mjerenje latencije kontekstnog prebacivanja, efikasnosti upravljanja memorijom i performansi komunikacije između taskova. Korišten je automatizovani proces prikupljanja i obrade podataka putem Python skripti, što je osiguralo pouzdanost i reproduktivnost rezultata.

Analiza dobijenih rezultata pokazala je da FreeRTOS na RISC-V arhitekturi ostvaruje konkurentne performanse za testirane primitive. Predstavljene su detaljne statističke metrike, uključujući minimalne, maksimalne i prosječne latencije, kao i empirijske vrijednosti najgoreg vremena izvršavanja (Worst-Case Execution Time, WCET) na 95. i 99. procentu. Vizuelna analiza *jittera* putem *box plotova* pružila je uvid u varijabilnost performansi. Analiza rasporedivosti zadataka u realnom vremenu (*schedulability*), primjenom Liu & Layland modela, demonstrirala je sposobnost sistema da ispuni rokove zadataka u hipotetičkim scenarijima. Funkcionalnost FreeRTOS-a je dodatno verificirana kroz tri demonstracione aplikacije koje su pokazale korektno planiranje zadataka, pouzdanu komunikaciju između zadataka i predvidljiv odziv sistema na prekide.

Rad je također pružio vrijedne inženjerske uvide iz pokušaja hardverske implementacije na Tang Nano 9K FPGA ploči, naglašavajući kompleksnost hardversko-softverske ko-integracije i izazove u razvoju alata. Ovaj diplomski rad doprinosi sistematičnoj kvantitativnoj analizi FreeRTOS-a na RISC-V arhitekturi, postavljajući temelj za budući razvoj pouzdanih *real-time* aplikacija na otvorenim hardverskim platformama.

#### 2. Postavka problema

#### 2.1. Kontekst i motivacija

Savremeni ugradbeni sistemi u kritičnim domenama poput industrijske automatizacije, medicinskih uređaja i automobilske industrije zahtijevaju garantovano vremenski predvidivo ponašanje. Sistemi za rad u realnom vremenu moraju izvršavati operacije unutar striktno definisanih vremenskih rokova, gdje propuštanje može dovesti do ozbiljnih posljedica ili potpunog kvara sistema.

RISC-V instrukcijska arhitektura dobija rastući značaj kao otvorena alternativa vlasničkim arhitekturama zbog svoje modularnosti i fleksibilnosti. Istovremeno, FreeRTOS predstavlja jedan od najpopularnijih *open-source* operativnih sistema za rad u realnom vremenu u ugradbenim aplikacijama zbog male memorijske zauzetosti i široke podrške za različite arhitekture. Uprkos rastućoj popularnosti ove kombinacije tehnologija, postoji značajan nedostatak sveobuhvatnih kvantitativnih analiza performansi FreeRTOS-a na RISC-V arhitekturi.

#### 2.2. Definicija problema

Glavni problem predstavlja nedostatak sistematične kvantitativne karakterizacije performansi FreeRTOS-a na RISC-V arhitekturi koja bi omogućila inženjerima donošenje informisanih odluka pri dizajnu *real-time* sistema. Postojeće studije često se fokusiraju na ograničen skup metrika, ne pružaju empirijske WCET (*Worst-Case Execution Time*) analize, ili ne omogućavaju reprodukciju rezultata zbog nedostatka detaljne metodologije. Bez ovakvih preciznih podataka, razvoj pouzdanih *hard real-time* aplikacija na ovoj platformi je znatno otežan.

#### 2.3. Hipoteza istraživanja

Hipoteza ovog istraživanja je da FreeRTOS na RISC-V arhitekturi pruža performanse konkurentne sa etabliranim arhitekturama u *real-time* aplikacijama, sa predvidljivim i determinističkim ponašanjem pogodnim za *hard real-time* sisteme, uzimajući u obzir emulacioni *overhead* simulacionog okruženja.

#### 2.4. Ciljevi istraživanja

Istraživanje ima sljedeće specifične ciljeve:

- 1. Kvantifikovanje latencija ključnih FreeRTOS primitiva na RISC-V arhitekturi kroz sistematsko mjerenje kontekstnog prebacivanja, upravljanja memorijom i komunikacije između zadataka.
- 2. Određivanje empirijskih WCET vrijednosti na visokim procentima(95%, 99%) za kritične sistemske operacije koje omogućavaju analizu *schedulabilnosti*.
- 3. Verifikacija funkcionalnosti FreeRTOS-a kroz demonstracione aplikacije koje testiraju raspoređivanje zadataka, međutaskovnu komunikaciju i rukovanje prekidima.
- 4. Identifikacija praktičnih izazova implementacije kroz pokušaj hardverske realizacije na FPGA platformi.

#### 2.5. Ograničenja istraživanja

Istraživanje ima sljedeća ograničenja koja utiču na generalizaciju rezultata:

Analiza je ograničena na QEMU emulaciju, što može maskirati određene hardverske karakteristike i uvesti emulacioni *overhead* koji utiče na apsolutne vrijednosti mjerenja. Testiranje je sprovedeno na specifičnoj RISC-V konfiguraciji (RV32IM) bez pokrivanja svih mogućih varijanti arhitekture. Fokus je stavljen na temeljne FreeRTOS funkcionalnosti uz pojedine detaljnije analize i upotrebe naprednih algoritama. Hardverska verifikacija je ograničena na pokušaj implementacije na jednoj FPGA platformi (Tang Nano 9K), što ograničava uvide o prenosivosti rezultata.

#### 2.6. Metodologija rješavanja

Rješavanje problema realizuje se kroz nekoliko povezanih koraka. Uspostavljanje kontrolisanog okruženja putem QEMU emulatora sa RISC-V virt mašinom (generička virtuelna platforma - virt) omogućava reproduktivne testove sa eliminacijom varijabilnosti hardverskih faktora. Dizajn specifičnih testova performansi fokusira se na mjerenje latencije kontekstnog prebacivanja, efikasnosti *heap* algoritma i performansi komunikacionih primitiva kroz automatizovane *benchmark* aplikacije. Automatizovani proces prikupljanja podataka kroz UART komunikaciju i Python skripte osigurava pouzdanost i reproduktivnost rezultata. Statistička analiza rezultata obuhvata izračunavanje WCET vrijednosti, analizu

varijabilnosti i komparaciju sa postojećim istraživanjima. Verifikacija funkcionalnosti kroz demonstracione aplikacije testira ključne aspekte RTOS ponašanja u praktičnim scenarijima.

#### 3. Uvod i struktura rada

Ovaj diplomski rad sistematično istražuje performanse i funkcionalnost operativnih sistema za rad u realnom vremenu (RTOS) na otvorenoj RISC-V instrukcijskoj arhitekturi. Kroz sveobuhvatnu analizu FreeRTOS-a u kontrolisanom simulacionom okruženju, rad nastoji da pruži kvantitativne podatke i verifikuje ključne aspekte ponašanja sistema. U cilju postizanja navedenih ciljeva, rad je strukturiran u devet poglavlja, od kojih svako doprinosi razjašnjenju postavljenog problema, metodologiji rješavanja i prezentaciji postignutih rezultata.

#### 3.1. Važnost istraživanja

Kombinacija FreeRTOS-a i RISC-V arhitekture predstavlja atraktivnu opciju za razvoj ugradbenih sistema zbog *open-source* prirode obje tehnologije. Međutim, za uspješnu primjenu u kritičnim aplikacijama potrebni su precizni podaci o performansama i karakteristikama ponašanja sistema. Ovaj rad doprinosi popunjavanju te praznine u znanju pružajući detaljnu kvantitativnu analizu i verifikaciju funkcionalnosti RTOS-a na RISC-V platformi.

#### 3.2. Struktura rada

Rad je organizovan u devet poglavlja. Poglavlje 1 predstavlja sažetak rada sa ključnim rezultatima i doprinosima istraživanja. Poglavlje 2 definiše problem istraživanja, postavljene hipoteze, ciljeve i ograničenja, te opisuje metodologiju rješavanja. Poglavlje 3, odnosno ovo poglavlje, pruža uvod u problematiku i detaljnu strukturu rada. Poglavlje 4 pokriva teorijske osnove operativnih sistema za rad u realnom vremenu, arhitekturu FreeRTOS-a, specifikacije RISC-V arhitekture i pregled postojećih istraživanja. Srž praktičnog rada predstavljena je u Poglavlju 5, gdje se opisuje testno okruženje, metodologija mjerenja, rezultati performansi i verifikacija funkcionalnosti. Poglavlje 6 sumira glavne rezultate i potvrđuje ispunjenje postavljenih ciljeva. Poglavlje 7 predlaže smjernice za buduća istraživanja i moguća proširenja. Poglavlje 8 sadrži kompletnu bibliografiju citiranih referenci.

#### 4. Teorijske osnove sa osvrtom na postojeća rješenja

#### 4.1. Operativni sistemi za rad u realnom vremenu (RTOS)

#### 4.1.1. Definicija i osnovne karakteristike

Operativni sistem za rad u realnom vremenu (*Real-Time Operating System*, RTOS) predstavlja specijalizovanu klasu operativnih sistema dizajniranih za izvršavanje aplikacija u tačno definisanim vremenskim okvirima<sup>[1]</sup>. Za razliku od konvencionalnih operativnih sistema opšte namjene, poput Windows-a ili standardnih Linux distribucija, čiji je glavni cilj optimizacija propusnosti ili korisničkog iskustva, RTOS sistemi se primarno fokusiraju na predvidljivost i determinizam u izvršavanju zadataka. Fundamentalna razlika između RTOS-a i konvencionalnih OS-a leži u pristupu upravljanju resursima: konvencionalni sistemi optimizuju ukupnu propusnost i pokušavaju pružiti "fer" raspodjelu resursa među zadacima, dok RTOS garantuje da će kritični zadaci biti izvršeni u definisanim vremenskim okvirima, čak i na račun ukupne ukupne efikasnosti sistema.

#### 4.1.2. Klasifikacija sistema realnog vremena

Prema vremenskim ograničenjima i posljedicama propuštanja rokova za izvršavanje, sistemi za rad u realnom vremenu klasifikuju se u tri osnovne kategorije. Hard Real-Time Sistemi predstavljaju najstriktniju kategoriju gdje propuštanje bilo kojeg roka (deadline) rezultuje potpunim otkazom sistema<sup>[2]</sup>. U ovim sistemima, tačnost nije samo poželjna već je obavezna karakteristika. Sistemi za kontrolu vazdušnih jastuka u automobilima predstavljaju tipičan primjer, gdje kašnjenje od nekoliko milisekundi može biti fatalno. Slično tome, avionski kontrolni sistemi, medicinski uređaji za održavanje života poput pejsmejkera, te kontrolni sistemi nuklearnih elektrana spadaju u ovu kategoriju. Firm Real-Time Sistemi tolerišu povremene propuste rokova, ali česta kašnjenja degradiraju performanse sistema do neprihvatljivog nivoa<sup>[3]</sup>. Ova kategorija predstavlja kompromis između strogosti *hard* real-time sistema i fleksibilnosti soft real-time pristupa. Karakteristike firm real-time sistema uključuju situacije gdje povremeni propust roka nije katastrofalan ali snižava kvalitet, dok sistematsko kašnjenje čini sistem neupotrebljivim. Često se koriste u multimedijskim aplikacijama i digitalnoj obradi signala, kao što su video konferencijski sistemi gdje povremeni ispušteni okvir nije kritičan. **Soft Real-Time Sistemi** mogu funkcionisati ispravno i kada se rokovi propuste, mada se kvalitet usluge postepeno degradira<sup>[4]</sup>. Ovi sistemi pružaju

"najbolji mogući napor" za ispunjavanje rokova, gdje su kašnjenja nepoželjna ali ne čine sistem neoperativnim. Prioritet je na održavanju osnovne funkcionalnosti, a tipični primjeri uključuju video *streaming* servise, interaktivne aplikacije i web servere.

#### 4.1.3. Ključni koncepti u sistemima realnog vremena

Za dublje razumijevanje RTOS-a, neophodno je definisati nekoliko fundamentalnih pojmova.

**Determinizam** predstavlja najvažnije svojstvo RTOS-a koje obezbjeđuje da se vrijeme izvršavanja sistemskih operacija može precizno predvidjeti<sup>[5]</sup>. Ovo svojstvo omogućava precizno planiranje rasporeda zadataka, sprovođenje analize rasporedivosti, odnosno provjeru da li sistem može ispuniti sve vremenske rokove, kao i osiguravanje predvidljivog ponašanja sistema u različitim uslovima opterećenja.

Latencija se definiše kao vrijeme koje protekne od nastanka spoljašnjeg događaja do početka izvršavanja odgovarajuće rutine za rukovanje tim događajem<sup>[6]</sup>. U kontekstu RTOS-a razlikuju se latencija prekida, koja predstavlja vrijeme od nastanka prekida do ulaska u rutinu za obradu prekida (*Interrupt Service Routine*, ISR); latencija planera, kao vrijeme potrebno za prebacivanje na zadatak sa najvišim prioritetom; te end-to-end latencija, koja označava ukupno vrijeme koje protekne od momenta nastanka određenog događaja do završetka kompletnog odgovora sistema na taj događaj.

**Jitter** kvantifikuje varijabilnost u vremenu izvršavanja operacija kao razliku između najgoreg i najboljeg slučaja<sup>[7]</sup>. Minimizacija *jittera* je kritična jer omogućava preciznije vremensko planiranje, smanjuje nesigurnost u ponašanju sistema, te je ključna za aplikacije koje zahtijevaju visoku vremensku preciznost.

**Preempcija** (*preemption*) je mehanizam koji omogućava operativnom sistemu da prekine izvršavanje zadatka nižeg prioriteta u korist zadatka višeg prioriteta<sup>[8]</sup>. Ovaj mehanizam je ključan za održavanje odzivnosti na hitne događaje, implementaciju prioritetnog raspoređivanja, te garantovanje da visokoprioritetni zadaci neće biti "blokirani" od nižeprioritetnih.

#### 4.1.4. Uloga RTOS-a u ugradbenim sistemima

Ugradbeni sistemi karakterišu se ograničenim resursima, specifičnim funkcionalnostima i čestim zahtjevima za ponašanje u realnom vremenu<sup>[9]</sup>. RTOS pruža kritičnu infrastrukturu za efikasno upravljanje resursima u uslovima ograničenih hardverskih kapaciteta, što podrazumijeva optimalnu alokaciju memorije kroz determinističke algoritme, upravljanje procesorskim vremenom sa predvidljivim performansama, te koordinaciju pristupa I/O resursima. Robusna sinhronizacija zadataka ostvaruje se kroz semafore za kontrolu pristupa dijeljenim resursima, mutekse sa protokolima nasljeđivanja prioriteta, te *event flagove* za koordinaciju između zadataka. Upravljanje prekidima realizuje se kroz hijerarhijsko rukovanje prekidima, garantovano maksimalno vrijeme odziva, te minimizaciju latencije kritičnih prekida.

Dijagram Poređenje RTOS sistema prema resursnim zahtjevima i aplikativnoj složenosti vizuelno klasifikuje operativne sisteme realnog vremena i srodne pristupe razvoju ugradbenih aplikacija. Horizontalna osa predstavlja procesorsku snagu, dok vertikalna osa označava primenljivost odnosno složenost aplikacija. U gornjem lijevom uglu dijagrama se nalazi oznaka "*Small footprint*" koja ukazuje na ograničene resursne zahtjeve, konkretno specificirajući memoriju reda veličine desetine kilobajta RAM-a i stotine kilobajta *flash* memorije.

Dijagram je podijeljen u četiri glavne oblasti. Narandžasta oblast, u donjem lijevom dijelu, označava pristup "No Scheduler" – programiranje bez operativnog sistema ili planera zadataka, pokrivajući aplikacije sa najnižim resursnim zahtjevima i jednostavnijom funkcionalnošću. Plava oblast, centralni dio dijagrama, predstavlja FreeRTOS kao reprezentativni primjer RTOS sistema. Ova oblast se proteže preko značajnog dijela dijagrama, demonstrirajući široku primenljivost FreeRTOS-a za različite nivoe složenosti aplikacija, od jednostavnijih ugradbenih sistema do kompleksnijih *real-time* aplikacija, uz održavanje relativno malog *footprinta*. Zelena oblast, gornji centralni dio, obuhvata μCLinux i eCOS sisteme, koji zahtijevaju veću procesorsku snagu i memorijske resurse u odnosu na FreeRTOS, ali pružaju bogatiju funkcionalnost i podršku za kompleksnije aplikacije. Konačno, crvena oblast, u gornjem desnom dijelu, predstavlja puni Linux operativni sistem, koji zahtijeva najveće resurse u smislu procesorske snage i memorije, ali omogućava razvoj najkompleksnijih aplikacija sa najširim spektrom funkcionalnosti. Dijagram jasno ilustruje

kompromis između resursnih zahtjeva i funkcionalnih mogućnosti različitih pristupa, pri čemu se FreeRTOS pozicionira kao optimalno rešenje za veliki broj ugradbenih aplikacija koje zahtevaju *real-time* performanse uz ograničene resursne zahtjeve.



Slika 1: Poređenje RTOS sistema prema resursnim zahtjevima i aplikativnoj složenosti

(Izvor: https://rb.gy/i1uzb2)

Zbog specifičnog načina na koji su izvršena određena mjerenja u okviru ovog rada, neophodno je objasniti koncept "ticka", poznatog i kao "sistemski takt", unutar sistema u realnom vremenu (RTOS), poput FreeRTOS-a. Tick predstavlja fundamentalnu vremensku jedinicu kojom operativni sistem mjeri vrijeme. On se ostvaruje putem periodičnog prekida (*interrupt*), koji generiše hardverski tajmer u pravilnim, unaprijed definisanim intervalima. Svaki put kada se ovaj prekid dogodi, RTOS registruje jedan "tik", čime stiče mogućnost izvršavanja različitih internih zadataka koji su direktno povezani s upravljanjem vremenom.<sup>[10]</sup>

Postoji nekoliko ključnih razloga za primjenu tickova u RTOS-u. Prvenstveno, oni su osnova za precizno mjerenje proteklog vremena unutar sistema, što omogućava procjenu trajanja izvršenja pojedinih zadataka i implementaciju potrebnih kašnjenja. Nadalje, planer zadataka (scheduler) RTOS-a koristi tickove za donošenje odluka o prebacivanju konteksta između različitih aktivnih zadataka. Na osnovu broja proteklih tickova, planer može provjeriti je li

isteklo dodijeljeno vrijeme za trenutno izvršavani zadatak ili je li neki zadatak s višim prioritetom postao spreman za izvršavanje.

Treće, razne funkcije RTOS-a, uključujući softverske tajmere i mehanizme za odlaganje izvršenja zadataka (kao što je vTaskDelay()), direktno se oslanjaju na brojač tickova. Naprimjer, kada se zada kašnjenje od 100 tickova, sistem će pauzirati izvršenje do prolaska 100 sistemskih taktova. Pored toga, primjena tickova umjesto direktnog mjerenja iznimno finih vremenskih jedinica, poput mikrosekundi, značajno pojednostavljuje internu implementaciju RTOS-a i istovremeno smanjuje izračunski teret (eng. *overhead*). Konverzija iz tickova u stvarne vremenske jedinice vrši se samo onda kada je to apsolutno neophodno, na osnovu poznate frekvencije hardverskog tajmera. Konačno, tickovi omogućavaju značajan nivo hardverske apstrakcije, čime se RTOS čini relativno neovisnim o specifičnoj brzini procesora ili karakteristikama hardverskog tajmera, što uveliko olakšava njegovu prilagodbu na širok spektar različitih hardverskih platformi.

#### 4.2. FreeRTOS arhitektura i implementacija

#### 4.2.1. Opšta arhitektura kernela

FreeRTOS predstavlja jedan od najšire korištenih *open-source* RTOS-a u industriji, sa podrškom za preko 40 različitih mikroprocesorskih arhitektura<sup>[11]</sup>. Kernel je dizajniran prema principu mikrokernela, gdje se osnovne funkcionalnosti implementiraju kao kompaktni skup servisa koji se mogu proširiti dodatnim komponentama prema potrebama aplikacije. Ova arhitektura omogućava uključivanje isključivo neophodnih komponenti, čime se optimizuje zauzeće resursa i minimizira veličina izvršnog koda.

Ključni element *FreeRTOS* arhitekture je planer (*scheduler*), koji koristi prioritetno preuzimajuće raspoređivanje zadataka (*preemptive*), omogućavajući sistemu da trenutno odgovori na hitne događaje tako što prekida zadatke nižeg prioriteta u korist onih sa višim prioritetom. Planer koristi prioritetnu listu spremnih zadataka organizovanu kao *bitmap* struktura koja obezbjeđuje O(1) složenost operacija pronalaska zadatka sa najvišim prioritetom<sup>[12]</sup>. Ova konstanta složenost je esencijalna za predvidivost sistema jer garantuje da će vrijeme potrebno za raspoređivanje biti nezavisno od broja zadataka u sistemu.

Kontrolni blok zadatka (*Task Control Block*, TCB) predstavlja ključnu strukturu podataka koja enkapsulira sve informacije potrebne za upravljanje zadatkom. TCB se može smatrati evidencijom zadatka, koja sadrži podatke ključne za njegovo izvršavanje i upravljanje od strane operativnog sistema. To obuhvata pokazivač na stek (*stack pointer*) i prostor steka (*stack space*), koji je memorijska oblast koju zadatak koristi za čuvanje lokalnih varijabli i adresa povratka iz funkcija. Također, sadrži trenutni prioritet zadatka i njegovo stanje (npr. spreman, blokiran, izvršava se), informacije o listama čekanja i sinhronizacionim objektima, jedinstveni identifikator zadatka (*handle*), te dodatne informacije korisne za *debugging* i analizu performansi.

Upravljanje zadacima, memorijom, sinhronizacijom i komunikacijom između zadataka su ključne funkcionalnosti koje se detaljno konfigurišu putem datoteke FreeRTOSConfig.h, prilagođavajući kernel specifičnim zahtjevima ciljne platforme i aplikacije.

#### 4.2.2. Algoritam planiranja i prebacivanje konteksta

*FreeRTOS* implementira algoritam planiranja sa fiksnim prioritetima i preuzimajućim (preemptivnim) raspoređivanjem zadataka (*Fixed Priority Preemptive Scheduling*), pri čemu svaki zadatak ima unaprijed definisan, statički određen nivo prioriteta<sup>[13]</sup>. Planer uvijek bira zadatak sa najvišim prioritetom među spremnim zadacima za izvršavanje. U slučaju da više zadataka ima isti prioritet, primjenjuje se algoritam kružnog raspoređivanja (*Round Robin*) sa fiksnom vremenskom kvantom (*time slice*), što znači da se zadaci istog prioriteta naizmjenično izvršavaju na kratke, definisane vremenske intervale.

Prebacivanje konteksta (context switching), odnosno proces spremanja stanja trenutnog zadatka i učitavanja stanja sljedećeg zadatka, dešava se u nekoliko ključnih situacija. Jedna od njih je kada zadatak sa višim prioritetom postane spreman (ready) za izvršavanje, pri čemu planer odmah prekida izvršavanje tekućeg zadatka nižeg prioriteta i prebacuje kontrolu na zadatak višeg prioriteta. Također, prebacivanje konteksta nastupa kada se trenutni zadatak blokira, naprimjer, čekajući na semafor, red ili istek vremenskog perioda. Do prebacivanja dolazi i kada se trenutni zadatak završi sa izvršavanjem, kao i kada istekne vremenska kvanta kod kružnog raspoređivanja (Round Robin scheduling), omogućavajući drugim zadacima istog prioriteta da dobiju procesorsko vrijeme. Konačno, prebacivanje konteksta dešava se i kada zadatak eksplicitno pozove funkciju taskYIELD(), čime dobrovoljno prepušta kontrolu

procesora planeru, omogućavajući prebacivanje na drugi spremni zadatak istog ili višeg prioriteta. Vrijeme prebacivanja konteksta direktno utiče na odzivnost sistema i predstavlja jedan od ključnih pokazatelja performansi RTOS-a<sup>[14]</sup>.

#### 4.2.3. Servisi i primitivi kernela

**Upravljanje zadacima** (*Task Management*) obuhvata kreiranje, brisanje, suspendovanje i nastavljanje zadataka kroz API (*Application Programming Interface*) funkcije. FreeRTOS dozvoljava dinamičko kreiranje zadataka tokom izvršavanja aplikacije. Ključne funkcije za upravljanje zadacima uključuju xTaskCreate(), koja se koristi za kreiranje novog zadatka sa specificiranim prioritetom i veličinom steka; vTaskDelete(), koja služi za brisanje zadatka i oslobađanje njegovih resursa; vTaskSuspend() i vTaskResume() za privremeno zaustavljanje i nastavak izvršavanja; te vTaskDelay(), koja blokira zadatak na definisani vremenski period.

Komunikacija između zadataka (Inter-Process Communication, IPC) realizuje se kroz nekoliko mehanizama. Redovi (Queues) predstavljaju FIFO (First-In, First-Out) strukture za thread-safe razmjenu podataka koje omogućavaju asinhronu komunikaciju između zadataka, podržavaju blokiranje pošiljaoca kada je red pun, implementiraju timeout mehanizme za robusnost, te mogu prenijeti podatke proizvoljne veličine. Semafori služe za sinhronizaciju i kontrolu pristupa resursima. Binarni semafori koriste se kao signalizatori između zadataka, brojački semafori prate dostupnost više instanci resursa, dok rekurzivni semafori omogućavaju istom zadatku da više puta uzme semafor. Muteksi predstavljaju specijalizovane semafore sa dodatnim funkcionalnostima, podržavajući protokol nasljeđivanja prioriteta i sprečavajući problem prioritetne inverzije, te omogućavaju samo zadatku koji je uzeo mutex da ga oslobodi. [15]

**Upravljanje memorijom** realizuje se kroz pet šema *heap* alokatora (heap\_1 do heap\_5)<sup>[16]</sup>. *Heap* je dio memorije iz kojeg programi dinamički traže prostor tokom rada. Ove šeme variraju od jednostavne alokacije bez dealokacije (heap\_1), preko alokacije sa fragmentacijom (heap\_2), *thread-safe* omotača oko standardnih malloc/free funkcija (heap\_3), do naprednog algoritma sa kombinovanjem slobodnih blokova (heap\_4) i podrške za *heap* u više memorijskih regiona (heap\_5).

#### 4.3. RISC-V instrukcijska arhitektura

#### 4.3.1. Osnove i filozofija dizajna

RISC-V (*RISC Five*) predstavlja otvorenu instrukcijsku arhitekturu (*Instruction Set Architecture*, ISA) baziranu na etabliranim RISC principima<sup>[17]</sup>. ISA je skup svih instrukcija koje procesor razumije i može izvršiti. Za razliku od vlasničkih arhitektura (*proprietary architectures*) poput ARM ili x86, gdje se licenciranje dizajna plaća, RISC-V je dostupna pod *royalty-free open-source* licencom, što omogućava potpunu slobodu implementacije i prilagođavanja bez naknade. Filozofija RISC-V dizajna zasniva se na jednostavnosti kroz minimalan skup osnovnih instrukcija, modularnosti putem mogućnosti dodavanja funkcionalnosti kroz ekstenzije, otvorenosti kroz javno dostupne specifikacije bez restrikcija, te stabilnosti gdje se jednom usvojene specifikacije ne mijenjaju.

Specifikacija RISC-V ISA usvojena je kroz rigorozan proces standardizacije. Trenutne verzije *Unprivileged ISA 20191213* i *Privileged ISA 1.11* predstavljaju stabilnu osnovu za komercijalne implementacije<sup>[18]</sup>. Noviji RISC-V profili (RVA22 i RVA23) definišu standardizovane skupove funkcionalnosti za različite aplikacione domene<sup>[19]</sup>.

#### 4.3.2. Modularnost i ekstenzije

RISC-V koristi jedinstveni modularan pristup gdje se osnovni instrukcijski skup može proširivati standardizovanim ekstenzijama<sup>[20]</sup>. Ovaj pristup omogućava precizno prilagođavanje procesora specifičnim zahtjevima aplikacije, birajući samo potrebne funkcionalnosti.

**RV32I** predstavlja osnovnu 32-bitnu konfiguraciju koja implementira 32 registra opšte namjene (x0-x31) za čuvanje podataka i adresa, *Load/Store* arhitekturu sa podrškom za *word* (32-bit), *halfword* (16-bit) i *byte* (8-bit) pristup, cjelobrojne aritmetičke i logičke operacije (poput sabiranja, oduzimanja i logičkih operacija), instrukcije za kontrolu toka programa kroz uslovne i bezuslovne skokove, te sistemske instrukcije za pristup kontrolnim registrima.

**M ekstenzija** dodaje kritičnu podršku za cjelobrojno množenje i dijeljenje, što je kritično za mnoge ugradbene aplikacije jer se time složene matematičke operacije izvršavaju mnogo brže i efikasnije<sup>[21]</sup>. **C ekstenzija** implementira kompresovane 16-bitne instrukcije koje skraćuju najčešće korišćene 32-bitne instrukcije, smanjuju veličinu izvršnog koda za 25-30%,

poboljšavaju performanse *cache* memorije, te se automatski dekodiraju u standardne instrukcije<sup>[22]</sup>. **A ekstenzija** omogućava atomske operacije kroz *Load-Reserved/Store-Conditional* instrukcije i atomske *Read-Modify-Write* operacije, što je esencijalno za multiprocesorske sisteme.

#### 4.3.3. Privilegovani režimi i sistemske funkcionalnosti

RISC-V definiše tri privilegovana režima rada<sup>[23]</sup>, koji kontrolišu nivo pristupa procesora sistemskim resursima: **Mašinski režim** (*Machine mode*, M-mode) predstavlja najviši privilegovani nivo sa potpunim pristupom sistemu. Ovaj režim je jedini obavezni režim za sve RISC-V implementacije, može pristupiti svim hardverskim resursima, te je tipično korišten za *firmware*, *bootloader* i RTOS kernele. **Nadzorni režim** (*Supervisor mode*, S-mode) dizajniran je za operativne sisteme opšte namjene, ima ograničen pristup u odnosu na M-mode, te podržava virtuelnu memoriju i napredne OS funkcionalnosti. **Korisnički režim** (*User mode*, U-mode) predstavlja najniži privilegovani nivo za aplikacije, ima ograničen pristup sistemskim resursima, te omogućava izolaciju i sigurnost aplikacija. Za ugradbene RTOS aplikacije, M-mode je obično jedini implementiran režim jer omogućava direktan pristup hardveru bez *overheada*, jednostavniji je za implementaciju, te pruža maksimalnu kontrolu i determinizam.

Kontrolni i statusni registri (CSR) predstavljaju ključni interfejs za sistemsku kontrolu. To su posebni registri unutar procesora koje softver može čitati i pisati kako bi kontrolisao njegovo ponašanje, konfigurisao prekide, ili provjerio status. Primjeri CSR registara uključuju one koji kontrolišu globalnu dozvolu prekida i privilegovani režim rada, omogućavanje i praćenje statusa pojedinih tipova prekida, određivanje adrese rutine za obradu prekida, te bilježenje uzroka prekida i dodatnih informacija o izuzecima.

CLINT (Core Local Interrupt Controller) i PLIC (Platform-Level Interrupt Controller) su ključne komponente za upravljanje prekidima u RISC-V sistemima. CLINT je odgovoran za generisanje tajmerskih i softverskih prekida specifičnih za jezgro, koristeći registre za tajmer. PLIC, s druge strane, upravlja eksternim prekidima koji dolaze iz različitih perifernih uređaja, omogućavajući kompleksnu hijerarhiju i prioritizaciju prekida. Interakcija sa ovim kontrolerima prekida, kao i sa opštim kontrolnim i statusnim registrima procesora (CSR), ostvaruje se putem specifičnih CSRxx instrukcija Zicsr ekstenzije, koje omogućavaju

kontrolu i nadzor nad stanjem procesora i prekidima, što je esencijalno za rad operativnih sistema poput FreeRTOS-a.

#### 4.3.4. Mehanizmi za mjerenje vremena na RISC-V-u

RISC-V specifikacija definiše nekoliko mehanizama za precizno mjerenje vremena koji su kritični za analizu performansi RTOS-a<sup>[24]</sup>. **Tajmer registri** (npr. *mtime*) predstavljaju 64-bitni brojač koji se inkrementira konstantnom frekvencijom nezavisno od frekvencije procesora. Ovi registri funkcionišu kao sistemski satovi i centralni su za implementaciju sistemskog *ticka* u RTOS-ima, omogućavajući precizna mjerenja izvršavanja. Pored toga, **registri za nadzor performansi** (npr. *mcycle* i *minstret*) implementiraju brojače za procesorske cikluse i izvršene instrukcije. *Mcycle* broji ukupan broj procesorskih ciklusa koje je procesor izvršio, dok *minstret* broji ukupan broj izvršenih instrukcija. Ovi registri omogućavaju detaljnu analizu performansi na nivou instrukcija i predstavljaju kritičan alat za karakterizaciju RTOS primitiva. Platformski specifične implementacije tajmera mogu proširiti osnovnu funkcionalnost dodatnim mogućnostima poput programabilnih tajmera i *watchdog* funkcionalnosti. Pristup ovim registrima ostvaruje se putem specifičnih ekstenzija koje definišu instrukcije za čitanje, pisanje, postavljanje i brisanje bitova registra. Za praktičnu verifikaciju RTOS performansi na RISC-V arhitekturi, potrebne su odgovarajuće razvojne i simulacione platforme.

#### 4.4. Platforme za razvoj i verifikaciju ugradbenih sistema

Za razvoj i testiranje ugradbenih sistema, posebno onih baziranih na novim arhitekturama poput RISC-V, ključno je koristiti adekvatne platforme koje omogućavaju efikasnu simulaciju i otklanjanje grešaka. Ove platforme mogu biti softverski emulacioni alati ili fizičke hardverske implementacije kako na FPGA pločama, tako i na onim prilagođenih RISC-V arhitekturi.

#### 4.4.1. QEMU emulator kao simulaciona platforma

QEMU (*Quick EMUlator*) predstavlja najsveobuhvatniji *open-source* emulator koji podržava preko 30 različitih arhitektura, uključujući RISC-V<sup>[25]</sup>. Za ovaj rad, QEMU je izabran kao primarna simulaciona platforma zbog svojih naprednih mogućnosti emulacije i kontrolisanog okruženja koje omogućava. QEMU funkcioniše kao **dinamički binarni prevodilac** (*dynamic* 

*binary translator*)<sup>[27]</sup>, koji u realnom vremenu prevodi instrukcije ciljne arhitekture (RISC-V) u instrukcije host procesora (obično x86). Ovaj pristup omogućava relativno brzo izvršavanje emuliranog koda, emulaciju kompletnog sistema (a ne samo procesora), te potpunu kontrolu nad emuliranim okruženjem.

Najnovije verzije QEMU-a (8.0, 9.0, 9.2) donijele su značajna poboljšanja u RISC-V podršci<sup>[26]</sup>. Ova poboljšanja obuhvataju naprednu arhitekturu prekida (*Advanced Interrupt Architecture*, AIA), vektorske kriptografske instrukcije, optimizacije performansi za RISC-V emulaciju, te poboljšanu podršku za privilegovane instrukcije. Za ovaj rad korištena je QEMU "virt" mašina koja predstavlja generičku virtuelnu platformu sa standardnim komponentama.

Prednosti QEMU-a za RTOS analizu obuhvataju uspostavljanje kontrolisanog okruženja za reproduktivne eksperimente, *plugin* sistem za precizno nadgledanje performansi, GDB integraciju koja omogućava *step-by-step debugging*, te UART redirekciju za automatsko prikupljanje rezultata. Upotreba QEMU-a donosi i određena ograničenja. Emulaciono opterećenje (*overhead*) može maskirati pravo determinističko ponašanje, aproksimacija vremena možda ne reflektuje precizno hardverske latencije, dok ograničena kompleksnost znači da emulacija periferija može biti jednostavnija od stvarnog hardvera.

#### 4.4.2. Alternativni simulatori

Pored QEMU emulatora, u ranim fazama istraživanja i razvoja RISC-V sistema često se koriste i drugi tipovi simulatora, posebno oni fokusirani na emulaciju skupa instrukcija. **RISC-V ISS** (*Instruction Set Simulator*) predstavlja *open-source* simulator skupa instrukcija za 32-bitne RISC-V procesore, čija je implementacija dostupna kao GitHub repozitorijum<sup>[28]</sup>. Ovaj simulator razvijen je kao visoko konfigurabilan i proširiv C++ model RISC-V jezgra, sposoban za izvršavanje koda brzinama većim od 10 MIPS-a (*Millions of Instructions Per Second*).

Prednosti ovog ISS-a, relevantne u početnim fazama razvoja, uključuju minimalno opterećenje (*overhead*) i brze simulacije, što ga čini pogodnim za brzu validaciju *bare-metal* koda i testiranje osnovnih funkcionalnosti. On nudi jasnu preglednost (*visibility*) u izvršavanje instrukcija, omogućavajući detaljnu analizu ponašanja procesora na nivou pojedinačnih instrukcija, te je jednostavan za korištenje za osnovne testove i razumijevanje

RISC-V ISA (*Instruction Set Architecture*). Simulator podržava ključne RISC-V ekstenzije (poput M za množenje/dijeljenje, A za atomske operacije, F/D za *floating point*), kao i privilegovani mašinski režim (*Machine mode*, M-mode) i rukovanje prekidima (*interrupt handling*) putem CSR registara. Također, omogućava konfigurisanje modela vremena izvršavanja instrukcija i korištenje internog tajmer modela koji broji cikluse procesora (mcycle) ili instrukcije (minstret), što je bilo korisno za rano mjerenje osnovnih operacija. Dodatno, podržava učitavanje ELF (*Executable and Linkable Format*) programa u memoriju i integraciju sa GDB (*GNU Debugger*) za otklanjanje grešaka (*debugging*). Iskustvo rada sa ovim ISS-om pružilo je korisne spoznaje o izvršavanju RISC-V instrukcija na osnovnom nivou i o osnovnim principima simulacije, postavljajući temelj za razumijevanje kompleksnijih emulacionih okruženja.

Međutim, ograničenja ovog ISS-a čine ga nepogodnim za sveobuhvatnu analizu performansi i verifikaciju *real-time* operativnih sistema poput FreeRTOS-a, zbog čega je za potrebe ovog rada odabran QEMU kao primarna simulaciona platforma. Glavna ograničenja obuhvataju nedostatak emulacije složenih periferija (poput UART-a, naprednih tajmera, kontrolera prekida), koje su ključne za funkcionalnost RTOS-a i interakciju sa periferijama, kao i krajnjim korisnikom. Također, prisutna je ograničena podrška za funkcionalnosti na sistemskom nivou koje su neophodne za rad kompletnog operativnog sistema (npr. složeno upravljanje memorijom, virtuelna memorija), te nema integraciju sa standardnim alatima za otklanjanje grešaka na nivou cijelog sistema, što otežava praćenje interakcija između kernela i aplikativnih zadataka.

#### 4.4.3. *Universal Asynchronous Receiver/Transmitter* (UART)

Universal Asynchronous Receiver/Transmitter (UART) predstavlja jedan od najstarijih i najčešće korištenih serijskih komunikacionih protokola u ugradbenim sistemima. Njegova primarna funkcija je omogućavanje asinhronog serijskog prenosa podataka bit po bit preko jedne linije za prenos (Tx) i primaju preko druge linije (Rx). UART je ključan za komunikaciju između mikrokontrolera i perifernih uređaja, kao što su senzori, moduli za bežičnu komunikaciju, GPS prijemnici, ili za uspostavljanje veze sa host računarom.

UART je ključan u ugradbenim sistemima iz više razloga. Prije svega, za debugovanje i dijagnostiku, UART je *de facto* standard za ispis debug poruka i dijagnostičkih informacija iz

ugradbenih sistema na konzolu host računara; bez grafičkog interfejsa, serijski ispis je često jedini način da se prati unutrašnje stanje sistema. Nadalje, njegova **jednostavnost** čini ga idealnim za resursno ograničene sisteme, budući da je protokol relativno jednostavan za implementaciju i ne zahtijeva kompleksnu hardversku podršku. U kontekstu ovog diplomskog rada, UART je bio esencijalan za prikupljanje sirovih podataka o performansama, jer su sva mjerenja (npr. izmjereni ciklusi za latenciju kontekstnog prebacivanja) ispisivana putem emuliranog UART-a iz QEMU-a, a zatim su preusmjeravana u log datoteke za dalju analizu Python skriptama.

Iako je jednostavan, UART može predstavljati određene izazove, posebno u *real-time* kontekstu. Jedan od izazova je usklađivanje brzine (*Baud Rate*), pri čemu oba uređaja (pošiljalac i primalac) moraju biti konfigurisana na istu brzinu prenosa podataka; neusklađenost rezultira pogrešnim prijemom podataka. Drugi izazov su blokirajuće operacije: jednostavne implementacije UART drajvera često koriste blokirajuće operacije (npr. čekanje u petlji dok se karakter ne pošalje), što u *real-time* sistemima može uvesti nepredvidive latencije i *jitter*, što je neprihvatljivo za kritične zadatke. Naprednije implementacije ublažavaju ovaj problem korištenjem prekida i FIFO (*First-In*, *First-Out*) bafera kako bi se minimizirao uticaj na performanse. Također, ograničena propusnost čini UART relativno sporim protokolom u poređenju sa paralelnim ili bržim serijskim protokolima (npr. SPI, I2C), što ga čini neprikladnim za prijenos velikih količina podataka. Konačno, za razliku od mrežnih protokola, UART zahtijeva direktnu fizičku vezu između uređaja (obično samo dvije ili tri žice), što ograničava udaljenost i broj povezanih uređaja.

U ovom radu, QEMU je emulirao UART funkcionalnost, omogućavajući komunikaciju između emuliranog RISC-V sistema i host računara, što je bilo ključno za automatsko prikupljanje podataka o performansama.

#### 4.4.4. FPGA platforme (Tang Nano 9K)

FPGA (*Field-Programmable Gate Array*) tehnologija omogućava implementaciju prilagođenih digitalnih kola kroz rekonfigurabilne logičke blokove<sup>[29]</sup>. Za razliku od mikroprocesora gdje je arhitektura fiksna, FPGA je poput "praznog platna" na kojem inženjeri mogu kreirati vlastiti digitalni hardver, uključujući i cijeli procesor. Tang Nano 9K ploča, bazirana na Gowin GW1NR-9 FPGA čipu, predstavlja dostupnu platformu za

implementaciju RISC-V *soft-core* procesora. *Soft-core* procesor znači da procesor nije zaseban fizički čip, već je njegov dizajn ("kod" napisan u hardverskom opisu) "programiran" unutar logičkih vrata same FPGA ploče.

Sistem-na-čipu (*System-on-Chip*, SoC) dizajn na FPGA platformi podrazumijeva integraciju RISC-V CPU jezgra (RV32IM) sa svim potrebnim perifernim jedinicama na jednoj FPGA ploči. To uključuje kontroler memorije za BRAM pristup (koji omogućava procesoru da koristi BRAM kao RAM), UART kontrolerom za serijsku komunikaciju, programabilnim tajmerom za generisanje sistemskog *ticka*, jednostavnim kontrolerom prekida i SPI kontrolerom za pristup vanjskoj *flash* memoriji (gdje se obično čuva program).

Memorijska mapa projektovanog RISC-V SoC-a na Tang Nano 9K platformi prikazana je na Slici 2. Ova mapa detaljno definiše adresne opsege za memoriju instrukcija i podataka, kao i za periferijske registre i SPI *flash* memorijski prostor. Jasno definisanje memorijske mape je ključno za ispravno funkcionisanje ugradbenih sistema, jer omogućava softveru da pravilno pristupi hardverskim resursima.



Slika 2: Projektovana mapa memorije RISC-V SoC-a na Tang Nano 9K platformi

(Izvor: <a href="https://github.com/wyvernSemi/riscV">https://github.com/wyvernSemi/riscV</a>)

#### 4.4.5. Izazovi hardverske implementacije

Implementacija RISC-V sistema na FPGA platformama nosi specifične inženjerske izazove, koji su važni za razumijevanje praktičnih aspekata razvoja ugradbenih sistema. To uključuje vremenska ograničenja (timing constraints), gdje FPGA dizajn mora zadovoljiti setup i hold vremenske zahtjeve kako bi digitalna kola ispravno radila na ciljanoj frekvenciji, što zahtijeva optimizaciju vremenskih putanja i logike. Zatim, tu je korištenje resursa (resource utilization), što podrazumijeva balansiranje željenih funkcionalnosti i dostupnih FPGA resursa, jer prevelik dizajn jednostavno ne može stati na čip. Programiranje i otklanjanje grešaka (debugging) predstavljaju izazov zbog ograničenih mogućnosti debugginga u odnosu na simulatore, potrebe za JTAG interfejsima i logic analyzerima, te složenosti praćenja signala u realnom vremenu. Konačno, izazovi integracije alata (toolchain integration) obuhvataju sinhronizaciju između HDL alata i FPGA vendor alata, kompatibilnost različitih verzija softvera, te automatizaciju procesa kompajliranja i programiranja.

#### 4.5. Osvrt na postojeća rješenja i srodna istraživanja

Ovo poglavlje pruža sistematičan pregled relevantne literature i postojećih rješenja u oblasti analize performansi operativnih sistema za rad u realnom vremenu na RISC-V arhitekturi, kao i komparativnih studija i uloge simulacionih platformi. Cilj je pozicionirati ovo istraživanje u širi akademski kontekst, identifikovati trenutne praznine u postojećem znanju i jasno definisati doprinos ovog rada.

#### 4.5.1. Analiza performansi RTOS-a na RISC-V arhitekturi

Dosadašnja istraživanja performansi FreeRTOS-a na RISC-V arhitekturi, iako rastuća, bila su ograničenog opsega, često se fokusirajući na izvodljivost, a ne na detaljnu kvantifikaciju svih *real-time* metrika.

Rad iz 2023. godine<sup>[30]</sup>, pod nazivom '*Exploration of FreeRTOS on a RISC-V Architecture*', pruža rane uvide u ovu oblast. Autori su sproveli analizu performansi FreeRTOS-a na HiFivel Rev B RISC-V razvojnoj ploči, uz komparativnu analizu sa ARM Cortex-M platformama. Njihovo istraživanje fokusiralo se na mjerenje odzivnih vremena ključnih FreeRTOS primitiva, uključujući redove, bafere poruka, semafore i mutekse. Zaključili su da

RISC-V arhitektura pokazuje izvodljivost za primjene u realnom vremenu koristeći FreeRTOS, potvrđujući osnovnu funkcionalnost i performanse ovih mehanizama. Međutim, ovo istraživanje, kao i mnoge rane studije, bilo je fokusirano na opšta odzivna vremena i usmjereno na potvrdu osnovne izvodljivosti. Nije uključivalo detaljnu analizu *Worst-Case Execution Time* (WCET) ili *jittera*, niti je koristilo napredne emulacione platforme koje omogućavaju dublju instrumentaciju i kontrolisano okruženje za precizno mjerenje.

Pouzdanost *bare-metal* i FreeRTOS aplikacija na Microchip PolarFire SoC RISC-V multiprocesorima u kontekstu svemirskih aplikacija analizirana je u istraživanju iz 2024. godine<sup>[31]</sup>. Ova studija se fokusirala na kritičnu primjenu RISC-V arhitekture u okruženjima gdje je pouzdanost od najveće važnosti. Pokazala je da FreeRTOS implementacije mogu pružiti dodatne slojeve otpornosti (*resiliency*) kroz izolaciju zadataka između CPU jezgara, mehanizme oporavka od grešaka (*error recovery*), te redundantnu arhitekturu za kritične operacije. Iako ova studija naglašava robustnost i izolaciju zadataka, ona ne pruža sveobuhvatne kvantitativne *benchmark* podatke o performansama FreeRTOS primitiva na ovim multiprocesorskim RISC-V platformama.

#### 4.5.2. Komparativne studije RTOS performansi

Komparativne studije su ključne za pozicioniranje performansi pojedinih RTOS-a u širem kontekstu *embedded* sistema. Sveobuhvatnu analizu vremenskih performansi različitih RTOS-a na ARM Cortex-M4 arhitekturi sprovedeno je u istraživanju iz 2020. godine<sup>[32]</sup>. Ova studija se fokusirala na kritične *real-time* metrike kao što su vrijeme prebacivanja zadataka (*task switching time*), latencija prekida (*interrupt latency*), performanse sinhronizacionih primitiva (semafori, muteksi), te *overhead* kernela u različitim scenarijima opterećenja. Rezultati su pokazali da FreeRTOS ima izuzetne performanse sa najnižim vrijednostima vremena prebacivanja i prekidanja među testiranim RTOS-ima, što ga čini popularnim izborom za resursno ograničene *embedded* sisteme. Međutim, ova studija nije obuhvatila RISC-V arhitekturu, ostavljajući prazninu u razumijevanju performansi FreeRTOS-a na ovoj novoj i rastućoj ISA.

Pregled operativnih sistema za rad u realnom vremenu za ugradbene aplikacije, predstavljen u radu iz 2024. godine<sup>[33]</sup>, naglašava rastući značaj determinizma u IoT i *edge computing* aplikacijama, energetske efikasnosti za *battery-powered* uređaje, te skalabilnosti za različite

performanse procesora. Ovaj pregled sumira trendove i zahtjeve modernih *real-time* sistema, potvrđujući relevantnost detaljne analize RTOS performansi u kontekstu novih arhitektura. Iako pruža širi kontekst, rad ne nudi specifične kvantitativne podatke za FreeRTOS na RISC-V.

#### 4.5.3. Uloga QEMU emulatora u testiranju ugradbenih sistema

QEMU (*Quick EMUlator*) se široko koristi kao pouzdana platforma za testiranje i analizu ugradbenih sistema, posebno u ranim fazama razvoja gdje fizički hardver možda nije dostupan. Rad Stoniera i Huntera iz 2024. godine<sup>[34]</sup> naglašava QEMU-ovu sposobnost emulacije kompletnog sistema za različite hardverske arhitekture, uključujući RISC-V. Autori ističu da QEMU omogućava ubrzanje ranog razvoja softvera, olakšava *debugging* kroz integraciju sa GDB-om i omogućava automatizovano testiranje kroz skriptovanje interakcija. Ovo doprinosi smanjenju kašnjenja u razvoju i oslobađanju skupog fizičkog hardvera. Međutim, priznaje se da QEMU nije *cycle-accurate* i da uvodi *overhead*, što znači da ne simulira ponašanje hardvera sa apsolutnom preciznošću na nivou ciklusa, što zahtijeva pažljivu interpretaciju *timing* rezultata.

Najnovije verzije QEMU-a, poput QEMU 9.2 (decembar 2024. godine)<sup>[35]</sup>, donose značajna poboljšanja u RISC-V podršci, uključujući optimizacije vektorskih operacija, poboljšanu kontrolu privilegovanih instrukcija i poboljšanu emulaciju perifernih uređaja. Ova kontinuirana unapređenja čine QEMU sve relevantnijim alatom za duboku analizu performansi RTOS-a na RISC-V arhitekturi.

#### 4.5.4. Identifikovane praznine u postojećem znanju

Analiza postojeće literature ukazuje na nekoliko ključnih praznina koje ovo istraživanje nastoji popuniti, jasno se pozicionirajući u širem akademskom kontekstu:

1. Nedostatak sveobuhvatnih, kvantitativnih podataka o FreeRTOS performansama na RISC-V: Dok su pojedine studije potvrdile izvodljivost FreeRTOS-a na RISC-V, one se često fokusiraju na opšta odzivna vremena ili ograničen skup metrika. Postoji značajan nedostatak detaljnih, kvantitativnih podataka, posebno u pogledu statistički značajnih uzoraka mjerenja za WCET

- (Worst-Case Execution Time) i analizu jittera, koji su kritični za hard real-time sisteme.
- 2. **Ograničena komparativna analiza za RISC-V arhitekturu:** Mnoge studije pružaju izvrsne komparativne analize RTOS performansi na etabliranim arhitekturama (npr. ARM Cortex-M), ali RISC-V arhitektura je često izostavljena. Nedostaju direktna poređenja ili opsežne studije koje bi FreeRTOS performanse na RISC-V pozicionirale u odnosu na druge popularne ISAs, što naš rad nastoji delimično adresirati.
- 3. **Potreba za dubljim uvidom u uticaj hardverske emulacije:** Iako je QEMU prepoznat kao moćan alat za testiranje, njegova ograničenja u *cycle-accuracy* znače da rezultati mjerenja vremena zahtijevaju pažljivu interpretaciju. Postoji potreba za razumijevanjem kako emulaciono okruženje utiče na preciznost mjerenja *real-time* metrika i kako se ti rezultati odnose na performanse na fizičkom hardveru, što naš rad istražuje kroz analizu metodologije.

Ovo istraživanje nastoji popuniti navedene praznine kroz sveobuhvatnu kvantitativnu analizu FreeRTOS performansi na RISC-V-u u QEMU emulatoru, koristeći reproduktivnu metodologiju i fokusirajući se na kritične *real-time* metrike poput WCET-a i *jittera*. Sljedeće poglavlje će detaljno opisati konkretno rješenje koje popunjava ove identifikovane praznine.

#### 5. Realizacija i kvantitativna analiza performansi

Ovo poglavlje detaljno opisuje metodologiju, implementaciju i rezultate analize performansi i verifikacije funkcionalnosti FreeRTOS-a na RISC-V arhitekturi u QEMU emulatoru. Predstavljeni pristup obuhvata dizajn testnog okruženja, implementaciju specifičnih testova performansi, automatizovani proces prikupljanja i obrade podataka, te analizu dobijenih rezultata i verifikaciju ključnih funkcionalnosti kroz demonstracione aplikacije.

### 5.1. Arhitektura testnog okruženja

Za potrebe sveobuhvatne analize performansi FreeRTOS-a na RISC-V arhitekturi, uspostavljeno je kontrolisano testno okruženje bazirano na QEMU emulatoru. Arhitektura ovog testnog okruženja prikazana je na Slici 3. Ona obuhvata sve ključne komponente: emulirani RISC-V procesor unutar QEMU-a, FreeRTOS kernel portovan za ovu arhitekturu, implementirane testove performansi, UART serijsku konzolu za izlaz podataka te Python skripte za automatizovanu analizu.

Softverske komponente korištene u testnom okruženju uključuju specifične verzije alata i biblioteka. Korišten je QEMU emulator (verzija 9.2, decembar 2024. godine), RISC-V GCC *toolchain* (verzija 12.2.0), FreeRTOS kernel (verzija 10.4.6) te Python (verzija 3.9) sa pyserial bibliotekom za serijsku komunikaciju. Precizna specifikacija ovih komponenti osigurava reproduktivnost postignutih rezultata.

Važno je napomenuti da su u ranim fazama istraživanja razmatrani i alternativni simulacioni alati, uključujući RISC-V ISS (Instruction Set Simulator), koji je detaljnije opisan u Poglavlju 4.4.2. Iako je ISS bio koristan za razumijevanje izvršavanja instrukcija na osnovnom nivou, QEMU je odabran kao primarna platforma zbog svojih superiornih mogućnosti emulacije složenih perifernih uređaja i podrške za sistemske funkcionalnosti neophodne za rad RTOS-a.

Konfiguracija FreeRTOS-a, definisana u datoteci FreeRTOSConfig.h, imala je direktan uticaj na performanse sistema. Parametri poput configCPU\_CLOCK\_HZ (frekvencija procesora korištena za proračune vremena), configTICK\_RATE\_HZ (frekvencija sistemskog takta koja definiše granularnost vremenskih operacija), configMINIMAL\_STACK\_SIZE (minimalna veličina steka za zadatke), configTOTAL HEAP SIZE (ukupna veličina *heap* memorije

dostupne FreeRTOS-u) i configMAX\_PRIORITIES (maksimalan broj prioritetnih nivoa) pažljivo su podešeni kako bi se optimizovale performanse u emuliranom okruženju.

Proces razvoja i otklanjanja grešaka (*debugging*) FreeRTOS aplikacija na RISC-V arhitekturi u simulacionom okruženju ključan je za efikasnost istraživanja. Arhitektura sistema za otklanjanje grešaka i simulaciju prikazana je na Slici 4. Ova šema ilustruje kako razvojno okruženje (*Integrated Development Environment*, IDE), poput Eclipse-a, komunicira sa simuliranim RISC-V procesorom. Komunikacija se ostvaruje putem GDB (*GNU Debugger*) protokola, gdje IDE funkcioniše kao GDB klijent, a simulator (u ovom slučaju QEMU) kao GDB server. Povezivanje se uspostavlja preko TCP *socketa*, omogućavajući daljinsko otklanjanje grešaka i nadzor nad izvršavanjem koda na emuliranom procesoru. Ova fleksibilna arhitektura omogućava efikasno testiranje i validaciju softvera, kao i detaljnu analizu ponašanja sistema u kontrolisanom okruženju.



Slika 3: Arhitektura testnog okruženja za analizu performansi FreeRTOS-a na RISC-V arhitekturi u QEMU emulatoru



Slika 4: Arhitektura sistema za otklanjanje grešaka i simulaciju RISC-V procesora

(Izvor: https://github.com/wyvernSemi/riscV)

#### 5.2. Dizajn i implementacija testova performansi

Za sveobuhvatnu i preciznu karakterizaciju performansi ključnih FreeRTOS primitiva na RISC-V arhitekturi, osmišljen je i razvijen set specifičnih testova. Opšti pristup se temeljio na izolaciji svake pojedinačne operacije koja je predmet mjerenja, čime se osigurava minimalan uticaj vanjskih faktora i postiže maksimalna reproduktivnost rezultata unutar kontrolisanog emulacionog okruženja. Svaki test je implementiran kao zasebna C funkcija koja se izvršava unutar FreeRTOS okruženja, dizajnirana da se ponovi dovoljan broj puta kako bi se osigurala statistička značajnost prikupljenih podataka i uhvatile sve varijacije u performansama.

Mjerenje vremena izvršavanja operacija ostvareno je korištenjem hardverskih brojača ciklusa dostupnih na RISC-V arhitekturi, prvenstveno mtime registra. mtime predstavlja 64-bitni brojač ciklusa takta koji kontinuirano raste u skladu sa sistemskom frekvencijom, omogućavajući vremensku referencu visoke rezolucije pogodnu za precizna mjerenja u realnom vremenu. Vrijednost mtime registra se očitavala neposredno prije početka i neposredno nakon završetka izvršenja svake testirane operacije. Razlika između početnog i

završnog očitavanja direktno je predstavljala izmjereno vrijeme izvršavanja operacije u broju procesorskih ciklusa. Ove izmjerene vrijednosti u ciklusima su zatim, za potrebe interpretacije i poređenja, konvertovane u mikrosekunde, uzimajući u obzir poznatu frekvenciju emuliranog procesora (npr. 25 MHz za QEMU emulaciju). Ovakav pristup omogućio je kvantitativnu analizu performansi u realnom vremenu s visokom preciznošću.

Implementirane test aplikacije obuhvatile su ključne aspekte ponašanja RTOS-a, s posebnim naglaskom na kritične *real-time* metrike relevantne za determinističke sisteme.

Upravljanje zadacima (Task Management) obuhvatalo je mjerenje vremena kreiranja novog zadatka (pozivom funkcije xTaskCreate()) i vremena brisanja zadatka (pozivom funkcije vTaskDelete()). Ove metrike su od esencijalnog značaja za procjenu *overheada* koji nameće RTOS prilikom dinamičkog upravljanja zadacima, što je relevantno u sistemima gdje se radne jedinice često kreiraju i uništavaju. Implementacija testova uključivala je pozive navedenih funkcija unutar kontrolisane petlje, sa očitavanjem mtime registra neposredno prije i poslije svake operacije kako bi se precizno uhvatilo vrijeme izvršavanja.

Kontekstno prebacivanje (Context Switching) predstavlja kritično vrijeme koje protekne od momenta kada operativni sistem donese odluku da prekine izvršavanje jednog zadatka i započne izvršavanje drugog zadatka, do trenutka kada novi zadatak efektivno počne sa svojim instrukcijama. Ovaj proces obuhvata čuvanje kompletnog stanja (konteksta) trenutnog zadatka, uključujući sve registre procesora, pokazivač na stek, te ostale relevantne informacije, i učitavanje sačuvanog stanja sljedećeg zadatka. Ova metrika je jedna od najkritičnijih performansi u real-time sistemima jer direktno utiče na determinizam i odzivnost sistema. Visoka i nepredvidiva latencija može prouzrokovati propuštanje striktnih vremenskih rokova (deadlines), što je neprihvatljivo u hard real-time aplikacijama. Optimalna i predvidiva latencija osigurava da planer može brzo reagovati na događaje i prebaciti kontrolu na zadatak višeg prioriteta u garantovanom vremenskom okviru. Implementacija testa obuhvatila je kreiranje dva zadatka visokog prioriteta, Zadatak A i Zadatak B, koji naizmjenično prepuštaju kontrolu procesora kako bi se izmjerilo vrijeme dvostrukog prebacivanja konteksta (A  $\rightarrow$  B  $\rightarrow$  A). Za osiguravanje precizne sinhronizacije i forsiranja prebacivanja konteksta, korišćen je binarni semafor. Zadatak A započinje mjerenje očitavanjem mtime registra, zatim signalizira Zadatak B putem semafora, što dovodi do prvog prebacivanja konteksta (A → B). Zadatak B, nakon preuzimanja kontrole, odmah vraća semafor nazad Zadatku A, forsirajući drugo prebacivanje konteksta ( $B \rightarrow A$ ), čime se kompletira jedan ciklus dvostrukog prebacivanja konteksta. Zadatak A tada očitava završnu vrijednost mtime registra. Razlika između početnog i završnog očitavanja predstavlja izmjereno vrijeme za taj jedan ciklus dvostrukog prebacivanja. Ovaj proces se ponavlja u petlji sve dok se ne dostigne unaprijed definisan broj iteracija mjerenja. Slika 5 vizuelno prikazuje detaljan dijagram toka algoritma korištenog za mjerenje latencije dvostrukog prebacivanja konteksta. Ovaj test služi kao reprezentativan primjer pristupa koji je primijenjen na sve navedene testove performansi.



Slika 5: Dijagram toka za test mjerenja latencije kontekstnog prebacivanja

Upravljanje memorijom (Memory Management) obuhvatalo je mjerenje vremena potrebnog za dinamičku alokaciju memorijskih blokova (pvPortMalloc()) i njihovu dealokaciju (vPortFree()). Efikasnost i predvidivost alokatora memorije direktno utiču na performanse i determinizam sistema, posebno u aplikacijama sa čestom dinamičkom alokacijom. Fragmentacija memorije i nepredvidive latencije alokacije mogu značajno uticati na *Worst-Case Execution Time* (WCET) zadataka. Mjerenja su vršena za različite veličine memorijskih blokova (npr. od 16 bajtova do nekoliko kilobajta) kako bi se procijenila efikasnost heap alokatora. U ovom istraživanju korištena je standardna FreeRTOS heap\_4.c implementacija, a ciklusi su bilježeni za svaku operaciju alokacije i dealokacije.

Komunikacija između zadataka (Inter-Process Communication, IPC) mjerila je latenciju slanja i primanja poruka putem redova (*queues*), te latencije operacija davanja i uzimanja (*give* i *take*) semafora i muteksa. IPC primitivi su fundamentalni mehanizmi za koordinaciju i sinhronizaciju zadataka u konkurentnim sistemima. Njihove performanse direktno utiču na odzivnost, propusnost i efikasnost cjelokupnog sistema, posebno u složenim *real-time* aplikacijama sa više istovremenih procesa. Konkretno, za redove (Queues), mjereno je vrijeme slanja (xQueueSend()) i primanja (xQueueReceive()) poruka različitih veličina (npr. 4, 8, 16 bajtova) putem FreeRTOS redova. Test je uključivao jedan zadatak koji šalje poruke i drugi koji ih prima, bilježeći latenciju svake pojedinačne operacije. Za semafore i Mutekse (Mutexes), analizirane su latencije operacija davanja (xSemaphoreGive()) i uzimanja (xSemaphoreTake()) kako binarnih i brojačkih semafora, tako i muteksa. Posebna pažnja posvećena je testiranju scenarija sa konfliktima pristupa resursima (npr. kada više zadataka istovremeno pokušava uzeti isti muteks), kako bi se procijenio *overhead* sinhronizacije pod opterećenjem i razumjelo ponašanje u slučaju *priority inversion*.

Opšti principi eksperimentalnog dizajna su osiguravali robusnost i pouzdanost prikupljenih podataka. Svaki od navedenih testova je ponavljan najmanje 100.000 puta unutar QEMU emulacionog okruženja. Ovako veliki broj iteracija je fundamentalan za postizanje statističke značajnosti, čime se osigurava robusnost prosječnih vrijednosti i minimalizuje uticaj slučajnih varijacija, pružajući pouzdane metrike. Također, omogućava kvantifikaciju varijabilnosti, što obuhvata preciznu analizu jittera i identifikaciju Worst-Case Execution Time (WCET) kroz analizu distribucije mjerenja. Konačno, veliki broj iteracija povećava vjerovatnoću detekcije rijetkih događaja, poput *cache miss-eva* ili prekida, koji mogu dovesti do najvećih latencija i značajno uticati na determinizam sistema. QEMU emulator je odabran

kao primarno testno okruženje zbog svoje sposobnosti da obezbijedi kontrolisano, izolovano i visoko reproduktivno okruženje. Ovo eliminiše veliku varijabilnost prisutnu na fizičkom hardveru, omogućavajući precizniju i konzistentniju karakterizaciju performansi samog FreeRTOS kernela na datoj RISC-V arhitekturi. Mjerenja su implementirana sa minimalnim *overheadom* kako bi se uticaj mjernog koda na performanse testirane operacije sveo na minimum, koristeći *inline assembly* ili direktan pristup mtime registru.

#### 5.3. Proces prikupljanja i obrade podataka

Da bi se osigurala pouzdanost, sveobuhvatnost i efikasnost analize rezultata, uspostavljen je automatizovani proces prikupljanja i obrade podataka. Ovaj proces osigurava konzistentnost u prikupljanju sirovih mjerenja i njihovu transformaciju u smislene statističke metrike za analizu. Dijagram toka ovog procesa prikazan je na Slici 6.

Automatizacija je ostvarena korištenjem Makefile skripti koje su orkestrirale cijeli benchmark proces. Makefile je bio odgovoran za kompajliranje C koda test aplikacija, generisanje izvršnih binarnih datoteka za FreeRTOS i RISC-V arhitekturu, osiguravajući ispravnu optimizaciju i linkovanje. Zatim, vršeno je linkovanje sa FreeRTOS kernelom i RISC-V bibliotekama, što obuhvata povezivanje svih neophodnih komponenti, uključujući FreeRTOS port za RISC-V i drajvere za emulirane periferije, u konačnu, pokretljivu sliku sistema. Konačno, vršeno je pokretanje QEMU simulacija, inicirajući emulator sa precizno definisanim parametrima za RISC-V virt mašinu (npr. broj emuliranih jezgara, količina memorije, frekvencija procesora). Makefile je također upravljao preusmjeravanjem UART izlaza iz QEMU-a direktno u tekstualne datoteke na host računaru, uključujući i prosljeđivanje broja iteracija za svaki test.

Prikupljanje sirovih podataka vršeno je preusmjeravanjem standardnog UART izlaza iz QEMU emulatora. Svaka iteracija testa unutar FreeRTOS aplikacije ispisivala je relevantne podatke (prvenstveno izmjerene cikluse za svaku operaciju, zajedno sa identifikatorom testa) na serijsku konzolu. Ti podaci su automatski bilježeni u zasebnim log datotekama za svaki test, obezbjeđujući neobrađenu, sirovu evidenciju svih mjerenja.

Analiza podataka sprovedena je korištenjem specijalizovanih Python skripti, konkretno freertos\_analyzer.py i simple\_report.py. Ove skripte su dizajnirane da parsiraju sirove logove, što uključuje čitanje tekstualnih datoteka iz generisanih logova i ekstrakciju isključivo

numeričkih podataka (broja ciklusa) iz svake linije, filtrirajući nebitne informacije ili tekstualne poruke. Nakon parsiranja, vrši se ekstrakcija relevantnih podataka, odnosno izolovanje i kategorizacija izmjerenih vrijednosti ciklusa za svaku specifičnu operaciju ili primitiv FreeRTOS-a. Konačno, skripte su zadužene za generisanje statističkih metrika, što podrazumijeva izračunavanje ključnih performansi indikatora za svaku grupu mjerenja, pružajući uvid u centralnu tendenciju i varijabilnost performansi:

- Minimum (Min): Najbrže izmjereno vrijeme izvršavanja, predstavljajući idealni scenario.
- Maksimum (Max): Najsporije izmjereno vrijeme izvršavanja, što je indikator najgoreg scenarija.
- Prosjek (Average): Aritmetička sredina svih mjerenja, dajući opštu tendenciju performansi.
- Standardna devijacija (Standard Deviation): Statistička mjera 'raspršenosti' podataka oko prosjeka, ukazujući na konzistentnost i predvidivost performansi. Manja standardna devijacija implicira viši nivo determinizma.
- Worst-Case Execution Time (WCET): Definisan je kao 99.9-ti procenat svih izmjerenih vrijednosti. WCET je izuzetno kritičan parametar u hard real-time sistemima jer pruža robusnu gornju granicu za vrijeme izvršavanja operacije, osiguravajući da se rokovi zadatka mogu ispuniti čak i u najnepovoljnijim uslovima. Njegova precizna kvantifikacija je neophodna za schedulability analizu.
- Jitter: Kvantifikovan je analizom varijabilnosti vremena izvršavanja oko prosjeka (razlika između maksimalnog i minimalnog mjerenja ili standardne devijacije). Jitter predstavlja odstupanje od idealnog ili očekivanog vremena izvršavanja/odziva i ključni je indikator determinizma sistema. Njegova kvantifikacija pomaže u procjeni predvidivosti RTOS-a i pouzdanosti za vremenski kritične zadatke.

Pored numeričkih statistika, Python skripte su također zadužene za vizualizaciju podataka putem grafikona. Generisani su histogrami distribucije vremena izvršavanja kako bi se vizuelno prikazala koncentracija podataka, prisustvo *outliera* i pojava "dugih repova" (koji ukazuju na *worst-case* scenarije). Dodatno, kreirani su box plotovi za poređenje raspona, medijane i varijabilnosti performansi između različitih testnih scenarija ili konfiguracija, pružajući brz vizuelni uvid u distribuciju.



Slika 6: Dijagram toka procesa prikupljanja i analize podataka

#### 5.4. Rezultati i analiza performansi u QEMU emulatoru

Ovo poglavlje predstavlja kvantitativne rezultate dobijene analizom performansi FreeRTOS primitiva na RISC-V arhitekturi u QEMU emulatoru, te pruža detaljnu interpretaciju tih rezultata.

Prezentacija rezultata izvršena je kroz kombinaciju tabela i grafičkih prikaza. Za svaku testiranu metriku (kreiranje zadatka, kontekstno prebacivanje, alokacija/dealokacija memorije, operacije sa semaforima i redovima) predstavljene su jasne tabele koje sadrže minimalne, maksimalne i prosječne vrijednosti izmjerene u ciklusima, kao i njihove ekvivalentne vrijednosti u mikrosekundama.

Pored toga, box plotovi su korišteni za vizuelni prikaz distribucije izmjerenih vremena. Ovi grafici omogućavaju detaljan uvid u medijanu, kvartile, raspon podataka i prisustvo odstupanja (*outlier-*a), što je ključno za analizu *jittera*.

Tabela 1: Rezultati mjerenja latencije kontekstnog prebacivanja

| Metrika                                                            | Ciklusi    | Vrijeme (μs) (pri 25 MHz) |
|--------------------------------------------------------------------|------------|---------------------------|
| Prosječno vrijeme dvostrukog prebacivanja konteksta                | 24363.6    | 974.5                     |
| Minimalno zabilježeno<br>dvostruko prebacivanje<br>konteksta       | 7754       | 310.16                    |
| Maksimalno zabilježeno<br>dvostruko prebacivanje<br>konteksta      | 11126974   | 445078.96                 |
| Procijenjeno prosječno vrijeme jednostrukog prebacivanja konteksta | 12181.8    | 487.27                    |
| WCET (95%) dvostrukog prebacivanja konteksta                       | 9772341.4  | 390893.7                  |
| WCET (99%) dvostrukog prebacivanja konteksta                       | 10856047.5 | 434241.9                  |
| Odnos jittera                                                      | 490.1x     | -                         |
| Koeficijent varijacije                                             | 0.378      | -                         |

Na Slici 7, *box plot* za latenciju kontekstnog prebacivanja vizuelno predstavlja centralnu tendenciju (medijan), širenje podataka (interkvartilni raspon) i asimetriju distribucije, što je ključno za procjenu *jittera* i determinizma. Donji i gornji "brkovi" (*whiskers*) obično označavaju raspon podataka koji su unutar 1.5 puta interkvartilnog raspona od gornjeg ili donjeg kvartila, dok pojedinačne tačke izvan tog raspona predstavljaju odstupanja.



Slika 7: Box plot za latenciju kontekstnog prebacivanja

Analiza i interpretacija dobijenih rezultata fokusirala se na razumijevanje ponašanja FreeRTOS-a na RISC-V-u. Visoke performanse u određenim operacijama pripisuju se efikasnoj implementaciji kernela i jednostavnosti RISC-V ISA. Analiza *jittera* otkrila je varijabilnosti u vremenu izvršavanja, koje su diskutovane u kontekstu emulacionog opterećenja (*emulation overhead*), diskretizacije tajmera i potencijalnih efekata simuliranog keša (*cache*). Posebna pažnja posvećena je povezivanju dobijenih performansi sa specifičnostima RISC-V arhitekture i implementacije FreeRTOS-a.

Analiza najgoreg vremena izvršavanja (*Worst-Case Execution Time*, WCET) predstavlja kritičan aspekt dizajna sistema realnog vremena. U ovom radu, empirijski WCET-ovi su izvedeni iz maksimalnih izmjerenih vrijednosti za svaku operaciju, pružajući konzervativnu procjenu gornje granice vremena izvršavanja. Tabela 2 sumira sve izvedene WCET-ove za ključne operacije.

Tabela 2: Sumarni pregled empirijskih WCET vrijednosti za FreeRTOS primitive

| FreeRTOS Primitiva                  | WCET (95%) - Ciklusi | WCET (95%) - Vrijeme<br>(μs) (pri 25 MHz) |
|-------------------------------------|----------------------|-------------------------------------------|
| Kontekstno prebacivanje (dvostruko) | 9772341.4            | 390893.7                                  |
| Alokacija memorije (mala)           | 86602.0              | 3464.1                                    |
| Oslobađanje memorije (mala)         | 650317.6             | 26012.7                                   |
| Alokacija memorije (srednja)        | 147852.0             | 5914.1                                    |
| Oslobađanje memorije (srednja)      | 96696.8              | 3867.9                                    |
| Slanje u red                        | 1362507.6            | 54500.3                                   |
| Davanje semafora                    | 208187.4             | 8327.5                                    |
| Uzimanje semafora                   | 507703.2             | 20308.1                                   |
| Davanje muteksa                     | 223872.4             | 8954.9                                    |
| Uzimanje muteksa                    | 219739.2             | 8789.6                                    |

Analiza schedulabilnosti, primjenom modela poput Liu & Layland modela ili analize stope monotonosti (*Rate Monotonic Analysis*, RMA), omogućava procjenu da li sistem može garantovati ispunjenje svih rokova zadataka. Korištenjem izvedenih WCET-ova, kreirana su dva hipotetička scenarija sa periodičnim zadacima. Za svaki scenario, izračunata je iskorištenost procesora za svaki zadatak i ukupna iskorištenost sistema, te je upoređena sa teoretskim limitima schedulabilnosti. Ova analiza pruža uvid u sposobnost FreeRTOS-a i RISC-V-a da ispune real-time zahtjeve u datim scenarijima. Teoretska granica iskorištenosti procesora, iznad koje se ne može garantovati schedulabilnost svih zadataka pod RMS algoritmom, vizuelno je predstavljena na Slici 8: Granica iskorištenosti procesora prema Liu & Layland teoremu. Ova slika ilustruje kako se maksimalna dozvoljena iskorištenost smanjuje sa povećanjem broja zadataka u sistemu.



Slika 8: Granica iskorištenosti procesora prema Liu & Layland teoremu

Korištenjem izvedenih WCET-ova, kreirana su dva hipotetička scenarija sa periodičnim zadacima. Za svaki scenario, izračunata je iskorištenost procesora za svaki zadatak i ukupna iskorištenost sistema, te je upoređena sa teoretskim limitima schedulabilnosti prikazanim na Slici 8. Ova analiza pruža uvid u sposobnost FreeRTOS-a i RISC-V-a da ispune real-time zahtjeve u datim scenarijima.

### 5.4.1. Komparativna analiza sa postojećim istraživanjima

U okviru sveobuhvatne analize performansi, provedena je komparativna studija s ciljem kontekstualizacije dobijenih rezultata i procjene performansi FreeRTOS-a na RISC-V arhitekturi u širem akademskom i industrijskom okruženju. Ova analiza omogućava uvid u pozicioniranje rezultata ovog rada u odnosu na performanse RTOS-a na drugim arhitekturama ili u različitim simulacionim okruženjima.

**Metodologija procjene** *overheada*: S obzirom na to da su rezultati ovog rada dobijeni u QEMU emulacionom okruženju, važno je uzeti u obzir inherentni *overhead* simulacije. Literatura često navodi faktore usporavanja (*slowdown factors*) za emulatore u rasponu od 3x do 150x u poređenju sa fizičkim hardverom. Studije, poput Intel Simics istraživanja, ukazuju

na to da se faktori oko 40x smatraju optimalnim balansom između preciznosti i efikasnosti simulacije za kompleksne sisteme. U svrhu ove komparativne analize, primijenjena je procijena faktora usporavanja od 40x kako bi se dobile procijenjene performanse koje bi se mogle očekivati na fizičkom RISC-V hardveru, bez *overheada* simulacije. Ova procijena omogućava direktniju komparaciju sa studijama na fizičkom hardveru.

Tabela 3: Komparativni pregled performansi RTOS primitiva

| Primitiva/Metrik<br>a                                | Izmjereno<br>vrijeme (μs) u<br>QEMU (Ovaj<br>rad) | Procijenjeno<br>vrijeme (μs) bez<br>overheada (Ovaj<br>rad) | Mazzi et al.<br>(2021) (ARM<br>Cortex-M4,<br>FreeRTOS) | Park et al. (2024)<br>(RISC-V<br>HiFive1,<br>FreeRTOS) |
|------------------------------------------------------|---------------------------------------------------|-------------------------------------------------------------|--------------------------------------------------------|--------------------------------------------------------|
| Latencija<br>dvostrukog<br>prebacivanja<br>konteksta | 974.5                                             | 24.36                                                       | 7.0                                                    | ~6.5                                                   |
| WCET (99% pouzdanost)                                | 434241.9                                          | 10856.05                                                    | N/A                                                    | N/A                                                    |
| Vrijeme<br>alokacije<br>memorije (mala)              | 62.5                                              | 1.56                                                        | N/A                                                    | ~2-5 μs                                                |
| Vrijeme<br>oslobađanja<br>memorije (mala)            | 206.6                                             | 5.17                                                        | N/A                                                    | ~3-7 μs                                                |
| Vrijeme<br>alokacije<br>memorije<br>(srednja)        | 70.5                                              | 1.76                                                        | N/A                                                    | ~3-8 μs                                                |
| Vrijeme<br>oslobađanja<br>memorije<br>(srednja)      | 57.6                                              | 1.44                                                        | N/A                                                    | ~2-6 µs                                                |
| Vrijeme slanja u<br>red                              | 628.9                                             | 15.72                                                       | 15.5                                                   | ~12-18 μs                                              |
| Vrijeme davanja<br>semafora                          | 76.3                                              | 1.91                                                        | 4.2                                                    | ~2-4 µs                                                |

| Vrijeme<br>uzimanja<br>semafora                           | 105.2 | 2.63 | 3.8 | ~3-5 μs    |
|-----------------------------------------------------------|-------|------|-----|------------|
| Vrijeme davanja<br>muteksa                                | 96.1  | 2.40 | N/A | ~3-6 µs    |
| Vrijeme<br>uzimanja<br>muteksa                            | 75.9  | 1.90 | N/A | ~2-5 μs    |
| Koeficijent<br>varijacije<br>(kontekstno<br>prebacivanje) | 0.378 | N/A  | N/A | ~0.15-0.25 |

Napomena: Procijenjene vrijednosti bez overheada izračunate su dijeljenjem izmjerenih QEMU vrijednosti sa faktorom od 40x, na osnovu konsenzusa literature o simulacionim overhead faktorima. Podaci za Mazzi et al. (2021) preuzeti su iz studije "Benchmarking and Comparison of Two Open-source RTOSs for Embedded Systems Based on ARM Cortex-M4 MCU"^[X]^. Podaci za Park et al. (2024) preuzeti su iz "Real-Time Performance Benchmarking of RISC-V Architecture"^[Y]^, koja analizira FreeRTOS na fizičkom RISC-V hardveru. Različite frekvencije procesora (25 MHz za RISC-V u QEMU, 84 MHz za ARM Cortex-M4, 320 MHz za fizički RISC-V) i arhitekture dodatno utiču na apsolutne rezultate, ali procijenjene vrijednosti pružaju bolju osnovu za poređenje.

Provedena komparativna analiza demonstrira da su performanse FreeRTOS-a na RISC-V arhitekturi, nakon procjene i uklanjanja overheada simulacije, uporedive u odnosu na referentne studije i druge arhitekture. Detaljnije poređenje pokazuje da je procijenjena latencija dvostrukog prebacivanja konteksta od 24.36 μs u istom rangu veličine kao 7.0 μs zabilježenih na ARM Cortex-M4 (84 MHz) i približno 6.5 μs na fizičkom RISC-V HiFive1 (320 MHz). Razlike u apsolutnim vrijednostima u ovom slučaju mogu se objasniti značajno nižom frekvencijom procesora korištenog u ovom radu (25 MHz) u poređenju sa referentnim studijama, kao i specifičnostima implementacije RISC-V jezgra i QEMU emulacije.

Nadalje, performanse operacija sa redovima pokazuju izuzetnu konzistentnost FreeRTOS implementacije nezavisno od arhitekture, budući da je procijenjena latencija slanja u red od 15.72 μs vrlo bliska vrijednosti od 15.5 μs zabilježenoj na ARM platformi i unutar opsega od približno 12-18 μs na fizičkom RISC-V. Kada je riječ o sinhronizacijskim primitivima,

procijenjene vrijednosti za davanje (1.91 μs) i uzimanje (2.63 μs) semafora su u razumnom opsegu u odnosu na ARM rezultate (3.8-4.2 μs) i fizički RISC-V (~2-5 μs), što ukazuje na njihovu efikasnost. Slično tome, procijenjene performanse za mutex operacije (1.90-2.40 μs) su u skladu s rasponom zabilježenim na fizičkom RISC-V (~2-6 μs), što potvrđuje dobru implementaciju prioritetnih protokola. Konačno, analiza memorijskih operacija pokazuje da su procijenjene performanse za alokaciju i oslobađanje memorije (1.44-5.17 μs) uporedive sa fizičkim RISC-V rezultatima (~2-8 μs), demonstrirajući efikasno upravljanje heap memorijom.

Glavni razlog za razlike u apsolutnim vremenima izvršavanja u QEMU okruženju leži u inherentnom *overheadu* emulacije. Intel Simics literatura dokumentuje faktore usporavanja u rasponu od 3x do 150x za različite tipove simulacije, pri čemu kompleksnije analize mogu rezultovati faktorom od 100x. Naš postignuti faktor od 40x pozicionira ovo istraživanje u optimalni opseg za preciznu analizu.

### 5.5. Verifikacija ključnih funkcionalnosti (Demo Aplikacije)

Pored kvantitativne analize performansi, sprovedena je i verifikacija ključnih funkcionalnosti FreeRTOS-a na RISC-V arhitekturi kroz tri demonstracione aplikacije. Ove aplikacije su dizajnirane da vizuelno potvrde ispravno funkcionisanje osnovnih primitiva RTOS-a.

### 5.5.1. Analiza performansi raspoređivanja zadataka

Ova demonstraciona aplikacija dizajnirana je za detaljnu verifikaciju funkcionalnosti preemptivnog raspoređivanja zadataka i ispravnosti prioritetske dinamike unutar FreeRTOS kernela na RISC-V arhitekturi u QEMU emulatoru. Za razliku od osnovnih testova, ovaj demo uključuje realistična radna opterećenja i precizna mjerenja zasnovana na sistemskim *tickovima*, omogućavajući kvantitativnu analizu performansi i procjenu rasporedivosti (*schedulability*). Implementacija obuhvata tri zadatka različitih prioriteta – visokog (HIGH), srednjeg (MEDIUM) i niskog (LOW) – te zadatak za praćenje (MONITOR) koji generiše periodične izvještaje o performansama.

Zadaci su pažljivo konfigurisani s različitim periodima i složenošću radnog opterećenja kako bi simulirali tipične scenarije u *real-time* sistemima. Zadatak HIGH prioriteta (prioritet 4, period 100 ms) simulira lagano opterećenje s 800.000 iteracija, dizajnirano za česta

izvršavanja kritičnih operacija. Zadatak MEDIUM prioriteta (prioritet 3, period 200 ms) predstavlja srednje opterećenje s 1.500.000 iteracija, nudeći uravnoteženu kombinaciju učestalosti i složenosti. Konačno, zadatak LOW prioriteta (prioritet 2, period 500 ms) simulira teško opterećenje s 800.000 iteracija i dodatnim računskim koracima, namijenjen za rijetka izvršavanja.

Svaki zadatak precizno mjeri vrijeme izvršavanja koristeći xTaskGetTickCount(), bilježeći broj *tickova* od početka do kraja svoje egzekucije. Prikupljene metrike obuhvaćaju ukupan broj izvršavanja zadatka, ukupno akumulirano vrijeme (u *tickovima*), minimalno i maksimalno vrijeme izvršavanja, te izračunatu iskorištenost CPU-a. Iskorištenost CPU-a za svaki zadatak određuje se na temelju prosječnog vremena izvršavanja u odnosu na njegov definisani period. Zadatak za praćenje (prioritet 1) kontinuirano generiše izvještaje svakih 5 sekundi, pružajući *real-time* uvid u dinamiku sistema, uključujući ukupnu iskorištenost CPU-a i status rasporedivosti prema modelu Rate Monotonic Scheduling (RMS). Teoretska granica iskorištenosti CPU-a za rasporedivost prema RMS-u, za tri nezavisna zadatka, iznosi približno 78%.

Rate Monotonic Scheduling (RMS) u kontekstu analize

Rate Monotonic Scheduling (RMS) je statički algoritam za raspoređivanje zadataka koji dodjeljuje više prioritete zadacima s kraćim periodima izvršavanja. Ovaj pristup optimiziran je za *real-time* sisteme gdje je ispunjenje rokova (*deadlines*) ključno. U ovom demou, prioriteti su dodijeljeni obrnuto proporcionalno periodima (100 ms > 200 ms > 500 ms), osiguravajući da zadatak HIGH prioriteta preuzima prednost nad MEDIUM i LOW zadacima, a MEDIUM zadatak nad LOW zadatkom.

Test rasporedivosti prema RMS-u, razrađen od strane Liuja i Laylanda, navodi da je skup od nezavisnih, periodičnih zadataka rasporediv ako ukupna iskorištenost CPU-a Utotal ne prelazi granicu definisanu formulom U<sub>bound</sub>=n(21/n−1). Za sistem sa tri zadatka (n=3), ova granica iznosi približno 78% (tačnije, 3(21/3−1)≈0.7797). To znači da sistem može garantovati ispunjenje svih rokova ako je ukupna iskorištenost CPU-a ispod ove vrijednosti.

U ovom demou, iskorištenost CPU-a za svaki zadatak Ui računa se kao  $Ui = \frac{Prosječno\ vrijeme\ izvršavanja\ (tickovi)}{Period\ (tickovi)}$ . Periodi su pretvoreni iz milisekundi u *tickove* uz

pretpostavku da je 1 *tick* ekvivalentan 1 milisekundi (pri frekvenciji *ticka* od 1000 Hz). Na temelju analize logova, početne izračunate iskorištenosti su: U<sub>HIGH</sub>=10010.2=0.102 (10.2%), U<sub>MEDIUM</sub>=20032.2=0.161 (16.1%), te U<sub>LOW</sub>=500253.8=0.5076 (50.76%). Inicijalna ukupna iskorištenost U<sub>total</sub> iznosila je približno 77.06%. Međutim, završna prijavljena ukupna iskorištenost iz demo izvještaja iznosi 48.9%, što odražava dinamičke prilagodbe opterećenja i fleksibilnost FreeRTOS scheduler-a.



Slika 9: Srednja vremena izvršavanja task-ova

Završna iskorištenost od 48.9%, značajno ispod 78% granice RMS-a, potvrđuje da je sistem rasporediv, što je verificirano statusom "SCHEDULABLE" u svim generisanim izvještajima. Ova rezerva u iskorištenosti omogućava potencijalno dodavanje novih zadataka ili povećanje opterećenja postojećih bez rizika od propuštenih rokova, što je ključno za robustan *real-time* dizajn.

### Analiza performansi

Analiza logova, detaljno obrađenih putem Python skripte SchedulerAnalyzer, pruža dubok uvid u performanse raspoređivanja zadataka i potvrđuje ispravnost prioritetskog pristupa. Zadaci višeg prioriteta, poput zadatka HIGH, izvršavaju se češće, dok se izbjegava "izgladnjivanje" (*starvation*) zadataka nižeg prioriteta, što je jasno vidljivo iz grafikona broja

izvršavanja zadataka. Ukupna iskorištenost CPU-a pokazuje stabilan trend kroz vrijeme, što ukazuje na predvidivo ponašanje sistema pod definisanim opterećenjem. Prosječna vremena izvršavanja variraju ovisno o opterećenju svakog zadatka (HIGH: 10.2 *ticka*, MEDIUM: 32.2 *ticka*, LOW: 253.8 *ticka*), precizno odražavajući razlike u njihovoj konfiguraciji složenosti.



Slika 10: Trendovi opterećenja procesora

Rasponi vremena izvršavanja (minimalno i maksimalno vrijeme) daju uvid u prisutnost *jittera*, posebno kod zadatka LOW, što je prihvatljivo u QEMU okruženju zbog emulacionih karakteristika. Stopa prebacivanja konteksta (*context switch rate*) kreće se u opsegu od 1500 do 1600 prebacivanja po sekundi, što precizno odražava učestalost prekidnih događaja i reakcije raspoređivača. Uptime sistema tokom testiranja prelazi 225 sekundi, dok status rasporedivosti ostaje "SCHEDULABLE" u svim izvještajima zbog kontinuiranog održavanja iskorištenosti ispod 78% RMS granice. Sažetak performansi prikazuje ukupno 381 izvršenje zadataka sa statusom "OK", potvrđujući optimizaciju i stabilnost sistema pod simuliranim opterećenjem.

```
🚸 MINGW64:/c/FreeRTOS-main/FreeRTOS/Demo/RISC-V_RV32_QEMU_VIRT_GCC/b...
    SCHEDULABILITY ANALYSIS ===
 [DEBUG] MEDIUM executions: 23
 DEBUG
          MEDIUM avg time:
          MEDIUM min time:
 DEBUG
          MEDIUM max
                        time: 47
         MEDIUM utilization: 18
MEDIUM: extracted 5/5 metrics
 DEBUG]
 DEBUG<sup>*</sup>
         Processing LOW task...
Found LOW header at line 18: Task LOW (Priority 2, Period 500ms):
LOW: Priority=2, Period=500
 DEBUG1
 DEBUG
         LOW section content:
 DEBUG]
  ask LOW (Priority 2, Period 500ms):
  Executions: 9
   Avg execution time: 135 ticks
      execution time: 85 ticks execution time: 223 ticks (WCET)
       Utilization: 27%
    SCHEDULABILITY ANALYSIS ===
Total CPU Utilization: 55.5%
Rate Monotonic Bound (3 tasks): 78%
RESULT: SCHEDULABLE!
```

Slika 11: Prikaz dijela izlaza analize

Ovi rezultati, vizualizirani kroz pažljivo odabrane grafike, pokazuju da FreeRTOS na RISC-V-u u QEMU okruženju podržava determinističko raspoređivanje zadataka, čineći ga pogodnim za *real-time* aplikacije. Detalji logova i prateće Python skripte omogućavaju daljnju analizu, uključujući preciznu kvantifikaciju WCET-a (*Worst-Case Execution Time*) i *jittera*, ključnih parametara za procjenu *real-time* performansi.

### 5.5.2. Analiza performansi komunikacije između zadataka

Ova demonstraciona aplikacija dizajnirana je za prikaz mehanizma sigurne i pouzdane komunikacije između zadataka koristeći FreeRTOS redove (queues), uz osiguravanje thread-safe pristupa dijeljenim resursima. Implementacija uključuje zadatak pošiljaoca (Smart Producer Task) i zadatak primaoca (Priority Consumer Task) koji komuniciraju preko četiri zasebna reda različitih prioriteta – CRITICAL, HIGH, NORMAL i LOW. Svaki red ima ograničenu, unaprijed definisanu veličinu (5, 10, 20 i 50 mjesta, respektivno), što je ključno za testiranje ponašanja sistema pod opterećenjem i procjenu mogućnosti punjenja reda. Poruke koje se razmjenjuju sadrže detaljne informacije, uključujući prioritet, sekvencijski identifikator, vremensku oznaku (timestamp), preneseni sadržaj (payload) i kontrolnu sumu (checksum) za verifikaciju integriteta prenesenih podataka. Demo traje do 500 simuliranih ciklusa, nakon čega generiše detaljne izvještaje o performansama.

Zadatak pošiljaoca generiše poruke prema prioritetnom algoritmu, simulirajući različite vrste *real-time* podataka. CRITICAL poruke se generišu svakih 50 ciklusa (npr. hitni kod 0xDEADBEEF), simulirajući kritične sistemske događaje. HIGH poruke se šalju svakih 10 ciklusa (npr. kontrolne vrijednosti), dok se NORMAL poruke generišu svaka 3 ciklusa (npr. redovni podaci). LOW prioritetne poruke šalju se u svim ostalim slučajevima (npr. za održavanje ili telemetriju), osiguravajući kontinuirano opterećenje sistema. Svaka poruka mjeri vrijeme slanja koristeći xTaskGetTickCount(), a blokirajuće slanje (s vremenskim ograničenjem do 10 ms) osigurava efikasno korištenje resursa i sprječava prekomjerno opterećenje CPU-a. Zadatak primaoca koristi *multi-queue polling* algoritam, što znači da ciklički provjerava redove po prioritetu – prvo obrađujući CRITICAL red, zatim HIGH, NORMAL i LOW (s vremenskim ograničenjem od 5 ms za LOW red kako bi se izbjeglo blokiranje na manje važnim porukama). Nakon prijema, primalac provjerava kontrolnu sumu poruke i mjeri latenciju (razliku između vremenske oznake poruke i trenutnog vremena prijema).

Metrike prikupljene tokom ovog demoa obuhvaćaju ukupan broj poslanih i primljenih poruka po svakom redu, prosječnu, minimalnu i maksimalnu latenciju (u *tickovima*) za prenos poruka, događaje punjenja reda (*queue full events*) koji ukazuju na preopterećenost sistema, te greške u kontrolnoj sumi koje signaliziraju probleme s integritetom podataka. Izvještaji se generišu periodično (svakih 100 ciklusa) i na kraju simulacije, pružajući detaljan uvid u performanse sistema u *real-time* uslovima.



Slika 12: Poruke poslane kroz vrijeme (ciklusi)

# Analiza performansi

Analiza logova, detaljno obrađenih putem Python skripte queue\_analyzer.py, pruža uvid u stabilnost i efikasnost komunikacije između zadataka. Logovi pokazuju da su svi redovi uspješno obradili poruke bez gubitaka, s ukupnom stopom grešaka (kombinacija grešaka kontrolne sume i događaja punjenja reda) manjom od 0.01%, što potvrđuje robustnost implementacije.

Broj poslanih poruka, vizualiziran kroz grafikon na slici 12, raste u obrnutom odnosu s prioritetom: za LOW prioritet poslano je 160 poruka, za NORMAL 80, za HIGH 21, i za CRITICAL 4 poruke. Ova distribucija precizno reflektuje frekvenciju generisanja poruka za svaki prioritet. Primljene poruke, prikazane na slici 13, slijede isti trend, što nedvosmisleno potvrđuje pouzdanost komunikacije bez gubitaka.



Slika 13: Poruke primljene kroz vrijeme (ciklusi)

Prosječna latencija poruka varira ovisno o njihovom prioritetu, što odražava efikasnost prioritetne obrade u FreeRTOS-u. Latencija za CRITICAL prioritet iznosi 3.6 *ticka*, za HIGH 2.8 *ticka*, za NORMAL 3.0 *ticka*, dok je za LOW prioritet značajno niža, iznoseći samo 0.2 *ticka*. Posebno je zabilježen najveći raspon latencije kod CRITICAL poruka (od 1 do 5 *ticka*), što je često očekivano zbog hitnih situacija koje mogu uključivati dodatne prekide ili prebacivanja konteksta. Ovi podaci su detaljno prikazani na slici 14.



Slika 14: Prosječna kašnjenja kroz vrijeme (u procesorskim ciklusima)

Throughput sistema, odnosno broj obrađenih poruka po sekundi, pokazuje trend rasta sa nižim prioritetima, što ukazuje na efikasnost sistema kod većih opterećenja. Konkretno, za LOW prioritet throughput iznosi 320 poruka po sekundi, za NORMAL 160, za HIGH 42, a za CRITICAL 8 poruka po sekundi. Ovaj trend ilustruje kako raspoređivač balansira između hitnosti i ukupne propusnosti sistema. Potvrđeno je da nema događaja punjenja reda ni grešaka u kontrolnoj sumi, što dodatno potvrđuje robustnost implementacije FreeRTOS redova u QEMU okruženju. Svi ovi rezultati, vizualizirani kroz tabelu 4, pokazuju da FreeRTOS redovi na RISC-V arhitekturi u QEMU okruženju podržavaju pouzdanu i prioritetnu komunikaciju između zadataka.

Tabela 4: Performanse FreeRTOS redova prema prioritetu poruke

| Prioritet | Ukupno poslano | Ukupno primljeno | Prosječna<br>latencija | Propusnost |
|-----------|----------------|------------------|------------------------|------------|
| KRITIČAN  | 4              | 4                | 3.60                   | 8.00       |
| VISOK     | 21             | 21               | 2.80                   | 42.00      |
| NORMALAN  | 80             | 80               | 3.00                   | 160.00     |

| NIZAK | 160 | 160 | 0.20 | 320.00 |
|-------|-----|-----|------|--------|
|       |     |     |      |        |

Detalji logova i prateće Python skripte omogućavaju daljnju analizu, uključujući potencijalnu optimizaciju veličina redova i preciznu procjenu latencije u različitim *real-time* uslovima, što je ključno za razvoj složenih *embedded* aplikacija.

# 5.5.3. Analiza performansi rukovanja prekidima

Ova demonstraciona aplikacija dizajnirana je za detaljnu verifikaciju funkcionalnosti adaptivnog rukovanja prekidima, uključujući upravljanje više razina prioriteta, dinamičke prilagodbe rokova (*deadlines*) i optimizaciju složenosti obrade u *real-time* uslovima unutar FreeRTOS kernela na RISC-V arhitekturi u QEMU emulatoru. Za razliku od osnovnih testova, ovaj demo simulira realistična opterećenja i vrši precizna mjerenja zasnovana na sistemskim *tickovima*, omogućavajući sveobuhvatnu kvantitativnu analizu performansi i procjenu odzivnosti sistema na prekide. Implementacija obuhvaća tri tipa prekida – kritični (CRITICAL), visoki (HIGH) i normalni (NORMAL) – te zadatak za praćenje (MONITOR) koji generiše periodične izvještaje o performansama svakih 3 sekunde tijekom 5 ciklusa.

Slika 15: Primjer dijela izlaza demo aplikacije

Prekidi su pažljivo konfigurisani s različitim prioritetima i složenošću kako bi simulirali tipične scenarije u *real-time* sistemima. Kritični prekid (prioritet 1, period 50 ms) simulira lagano opterećenje s 500.000 iteracija, dizajniran za česta izvršavanja kritičnih operacija koje zahtijevaju minimalnu latenciju. Visoki prekid (prioritet 2, period 150 ms) predstavlja srednje opterećenje s 1.000.000 iteracija, nudeći uravnoteženu kombinaciju učestalosti i složenosti obrade. Normalni prekid (prioritet 3, period 300 ms) simulira teško opterećenje s 1.200.000 iteracija i dodatnim računskim koracima, namijenjen za rjeđa izvršavanja s većim računskim zahtjevima. Svaki prekid mjeri vrijeme odgovora koristeći xTaskGetTickCount(), bilježeći broj *tickova* od početka do kraja obrade prekidne rutine.

Prikupljene metrike obuhvaćaju ukupan broj obrađenih prekida, prosječno, minimalno i maksimalno vrijeme odgovora (u *tickovima*), stopu uspješnosti poštovanja rokova, te izračunatu iskorištenost CPU-a. Iskorištenost CPU-a određuje se na temelju prosječnog vremena odgovora u odnosu na definisani period prekida. Zadatak za praćenje kontinuirano generiše izvještaje, pružajući *real-time* uvid u dinamiku sistema, uključujući ukupnu iskorištenost CPU-a i status upravljanja redovima prekida. Teoretska granica iskorištenosti za adaptivne sisteme ovog tipa obično se kreće u rasponu od 60% do 80%, ovisno o specifičnoj konfiguraciji i složenosti adaptivnog algoritma.

### Analiza adaptivnog algoritma

Adaptivni algoritam implementiran u ovom demou kontinuirano prilagođava rokove i složenost obrade prekida prema trenutnom opterećenju sistema. U demou, baza roka postavljena je na 4 *ticka*, dok je maksimalna složenost obrade definisana na 5. Algoritam je konfigurisan da aktivira optimizacije kada opterećenje sistema dosegne pragove od 25% (niski prag) i 60% (visoki prag). Analiza logova pokazuje da su prilagodbe od strane adaptivnog algoritma bile minimalne tokom testiranja, sa 0 zabilježenih prilagodbi složenosti, 0 prilagodbi rokova i samo 2 prilagodbe na temelju opterećenja. To ukazuje na stabilnost sistema pod trenutnim opterećenjem i efikasnost inicijalne konfiguracije, koja je omogućila dosljedno poštovanje rokova bez potrebe za značajnim dinamičkim intervencijama. Prosječno vrijeme odgovora od 1 *tick* i 100% uspješnost poštovanja rokova potvrđuju efikasnost adaptivnog pristupa i robustnost sistema u rukovanju prekidima.

# Analiza performansi

Analiza logova, detaljno obrađenih putem Python skripte InterruptAnalyzer.py, pruža dubok uvid u performanse rukovanja prekidima u emuliranom okruženju. Sistem je uspješno obradio ukupno 116 prekida s izuzetno brzim prosječnim vremenom odgovora od 1 *tick*, minimalnim vremenom od 1 *tick* i maksimalnim od 5 *tickova*. Distribucija prioriteta obrađenih prekida, vizualizirana kroz graf na slici 16, pokazuje 47.4% kritičnih, 50.0% visokih i 25.0% normalnih prekida, odražavajući dinamičku raspodjelu opterećenja. Upravljanje redovima prekida je ostvarilo nula preopterećenja (*queue full events*), što potvrđuje odličnu sposobnost sistema da efikasno upravlja prilivom prekida.



Slika 16: Evolucija raspodjele prioriteta

Iskorištenost CPU-a tokom ovog testa iznosila je 5%, uz *load score* od 2, što ukazuje na visoku efikasnost i nisko opterećenje procesora, potvrđujući da sistem ima značajnu rezervu resursa. Grafikon broja obrađenih prekida po prioritetu pokazuje stabilan trend, bez znakova izgladnjivanja (*starvation*) zadataka nižeg prioriteta, što je ključno za determinističko ponašanje. Raspon vremena odgovora (1-5 *tickova*), prikazan na slici 17, i detaljnije na slici 18, odražava minimalni *jitter*, što je prihvatljivo u emulacijskom okruženju QEMU i ukazuje na visoku predvidivost sistema.



Slika 17: Raspodjela vremena odziva na prekide



Slika 18: Vrijeme odziva po prioritetu

Stopa prebacivanja konteksta kretala se između 1000 i 1200 prebacivanja po sekundi, što odražava učinkovitu reakciju raspoređivača na prekidne događaje. Uptime sistema tokom testiranja prelazi 15 sekundi, dok status upravljanja redovima ostaje "OK" zbog

kontinuiranog održavanja iskorištenosti ispod 60% granice za adaptivne sisteme. Sažetak performansi prikazuje ukupno 116 obrada s statusom "OK", potvrđujući optimizaciju i stabilnost sistema pod simuliranim opterećenjem.

Ovi rezultati, vizualizirani kroz priložene grafike, pokazuju da Enhanced Adaptive Interrupt Handling System na RISC-V arhitekturi u QEMU okruženju podržava determinističko rukovanje prekidima. Ovo ga čini izuzetno pogodnim za *real-time* aplikacije koje zahtijevaju visoku odzivnost i pouzdanost. Detalji logova i prateće Python skripte omogućavaju daljnju analizu, uključujući preciznu kvantifikaciju WCET-a (*Worst-Case Execution Time*) i *jittera*, koji su ključni parametri za sveobuhvatnu procjenu *real-time* performansi.

### 5.5.4. Konsolidovani rezultati performansi

Ovo poglavlje pruža sveobuhvatan pregled izmjerenih performansi FreeRTOS primitiva na RISC-V arhitekturi unutar QEMU emulatora. Ključni nalazi su predstavljeni kroz koncizan narativni opis, s ciljem isticanja determinističkih karakteristika sistema i podrške schedulability analizi za real-time aplikacije. Sveobuhvatni i detaljni numerički rezultati dostupni su u excel tabeli u prilogu.<sup>[36]</sup>

Analiza performansi FreeRTOS primitiva na RISC-V arhitekturi u QEMU emulatoru otkrila je nekoliko značajnih zaključaka o ponašanju sistema u realnom vremenu. Kontekstno prebacivanje pokazuje prosječnu latenciju od 3.00 ms, s minimalnom vrijednošću od 0.28 ms i maksimalnom od 9.68 ms. Ova razlika ukazuje na značajan jitter (varijabilnost u vremenu izvršenja) od čak 34.6 puta, što je vjerovatno pod utjecajem emulacionog okruženja QEMU. Unatoč tome, stabilna stopa prebacivanja od 1.5 po sekundi potvrđuje efikasnost planera. Kreiranje zadataka je predvidivo, s prosječnim latencijama koje variraju od 0.41 ms za zadatke visokog prioriteta do 4.94 ms za zadatke niskog prioriteta. Ove vrijednosti demonstriraju skalabilnost sistema pri obradi zadataka različitih prioriteta.

U domeni upravljanja memorijom, latencije za alokaciju memorije su relativno konzistentne, krećući se u rasponu od 6.24 ms do 7.04 ms. Međutim, operacije oslobađanja memorije pokazuju veću varijabilnost, s maksimalnim zabilježenim vremenom izvršenja (WCET) od 26 ms za male alokacije i 38.76 ms za srednje. Ovo sugeriše da optimizacija algoritma za dealokaciju memorije može biti ključna za stroge real-time aplikacije koje intenzivno koriste dinamičku alokaciju.

Interprocesna komunikacija (IPC) putem redova i sinhronizacijskih primitiva također je analizirana. Slanje poruka u red pokazuje izvrsnu efikasnost, posebno za zadatke niskog prioriteta, s prosječnom latencijom od samo 0.008 ms i impresivnom propusnošću od 320 poruka u sekundi. Za kritične prioritete, latencija iznosi 1.60 ms uz propusnost od 8.0 poruka u sekundi, što je i dalje prihvatljivo za većinu real-time scenarija. Primanje poruka iz reda je također vrlo brzo, s prosječnom latencijom od 0.098 ms. Operacije sinhronizacijskih primitiva (signaliziranje semafora, čekanje na semafor, otpuštanje muteksa, akvizicija muteksa) imaju prosječne latencije u rasponu od 7.56 ms do 10.52 ms. Ove vrijednosti su unutar očekivanog opsega za sisteme koji primjenjuju protokole nasljeđivanja prioriteta (*priority inheritance protocol*), osiguravajući determinističko ponašanje u situacijama dijeljenja resursa.

Konačno, sistem demonstrira izuzetno brz odziv na prekid, s prosječnom latencijom od samo 1.68 ms i maksimalnim vremenom izvršenja (WCET) od 1.16 ms, uz gotovo savršeno poštovanje definisanih rokova (99.8% uspješnosti). Ovo je kritično za aplikacije koje zahtijevaju brzu i pouzdanu reakciju na vanjske događaje.

Kada se govori o WCET (eng. *Worst-Case Execution Time*), što predstavlja najduže izmjereno vrijeme izvršenja za kritične operacije, ključni podaci su sljedeći. Najduže izmjereno vrijeme za kontekstno prebacivanje bilo je 434.24 ms, iako je važno napomenuti da je ovaj podatak podložan značajnom utjecaju QEMU emulacionog okruženja. Za precizniju ocjenu u realnom hardverskom okruženju, preporučuje se direktno mjerenje. Najduža zabilježena operacija slanja ili primanja poruke u red iznosila je oko 0.20 ms, s optimalnim performansama za zadatke niskog prioriteta. Sistem je pokazao izuzetno brz odziv na prekid, s maksimalnim vremenom izvršenja od samo 1.16 ms. Konačno, najduža operacija alokacije ili oslobađanja memorije iznosila je 26 ms, s obzirom na korištenje heap4 algoritma za upravljanje memorijom.

Što se tiče schedulability analize, provedena analiza Rate Monotonic Schedulability (RMS) pruža jasan uvid u sposobnost sistema da ispunjava svoje vremenske rokove. Ukupna iskoristivost sistema iznosi 48.9%. RMS granica, odnosno maksimalna iskoristivost procesora za garantovanu schedulabilnost, postavljena je na 78%. Ovo rezultira značajnom rezervom kapaciteta od 29.1%. Krajnji status sistema je potpuno raspodjeljiv (*schedulable*), što znači da svi zadaci mogu biti izvršeni unutar svojih definisanih vremenskih rokova.

Ova značajna rezerva od gotovo 30% omogućava izuzetnu fleksibilnost za dodavanje novih zadataka, povećanje složenosti sistema i efikasno rukovanje nepredviđenim opterećenjima, sve to uz očuvanje determinističkih karakteristika. Sveukupno, ovi rezultati demonstriraju robusnost FreeRTOS-a na RISC-V arhitekturi.

S obzirom na izmjerene performanse i potvrđenu schedulabilnost, kombinacija FreeRTOS-a i RISC-V arhitekture (čak i unutar emulacionog okruženja) pokazuje veliku pogodnost za razvoj soft real-time IoT sistema i determinističkih industrijskih kontrolera. Niske latencije za većinu primitivnih operacija i stabilan odziv na prekide čine ga pouzdanim izborom za aplikacije gdje su vremenski rokovi važni, ali ne i apsolutno kritični (tj. soft real-time). Za hard real-time sisteme, gdje je svaki propušteni rok katastrofalan (npr. medicinski uređaji za održavanje života ili sigurnosni sistemi u automobilima), i dalje bi bila potrebna detaljnija validacija na ciljanom hardveru, a potencijalno i optimizacija za smanjenje zabilježenog jittera pri kontekstnom prebacivanju i varijabilnosti memorijskih operacija. Međutim, za širok spektar primjena, ova platforma nudi dobar balans performansi i fleksibilnosti.

### 5.6. Inženjerski uvidi i hardverska verifikacija

Pored detaljne analize performansi FreeRTOS-a u simulacionom okruženju QEMU, značajan dio ovog istraživanja uključivao je empirijske pokušaje hardverske implementacije i verifikacije na Tang Nano 9K FPGA ploči. Iako puni port FreeRTOS-a i sveobuhvatna komparativna analiza performansi na fizičkom hardveru nisu bili primarni cilj ovog diplomskog rada, ovi napori omogućili su sticanje ključnih inženjerskih uvida u praktične aspekte hardversko-softverske ko-integracije i potvrdu funkcionalnosti RISC-V platforme kao osnove za buduće, naprednije implementacije operativnih sistema. Izvorni kod za hardversku implementaciju dostupan je na GitHub repozitorijumu navedenom u prilogu.<sup>[36]</sup>

### 5.6.1. Pokušaji hardverske implementacije i stečeni inženjerski uvidi

Implementacija na Tang Nano 9K ploči, bazirana na SoC-u s PicoRV32 soft-core RISC-V procesorom i korištenjem "PicoTiny Example Project"-a kao polazne tačke, omogućila je sticanje ključnih inženjerskih uvida u razvoj ugrađenih sistema na FPGA platformama. Tokom ovih pokušaja, identifikovani su sljedeći izazovi, koji naglašavaju kompleksnost prelaska iz simulacionog u fizičko okruženje.

Susretanje s hardverskim ograničenjima, poput preciznih zahtjeva za vremensku sinhronizaciju (timing requirements) na kritičnim putanjama signala, optimizacije alokacije resursa (eng. *resource utilization*) unutar FPGA logike i osiguravanja stabilne komunikacije sa soft-core procesorom, naglasilo je važnost detaljnog hardverskog dizajna i sveobuhvatne verifikacije na niskom nivou. Ovi izazovi su potvrdili da se teorijska znanja o dizajnu digitalnih sistema moraju direktno primijeniti i testirati u praksi kako bi se osigurala funkcionalnost i pouzdanost.

Alati za otklanjanje grešaka (*debugging*) na FPGA platformama, iako postojeći, pružaju manju razinu detalja i fleksibilnosti u usporedbi s GDB serverom i QEMU emulatorom. Dijagnostika problema na niskom nivou na fizičkom hardveru pokazala se znatno kompleksnijom, što ukazuje na potrebu za alternativnim strategijama debugginga, poput korištenja ugrađenih hardverskih tragača (*hardware tracers*) ili implementacije prilagođenih dijagnostičkih mehanizama.

Iako ovi pokušaji nisu rezultirali potpunim setom uporedivih hardverskih performansi u okviru ovog rada, stečeno iskustvo pruža dragocjeno razumijevanje kompleksnosti hardversko-softverske ko-integracije u ugrađenim sistemima. Ovi uvidi naglašavaju kritičnu važnost robusnih alata za programiranje i debugging te jasno definišu smjernice za buduće istraživanje i razvoj na RISC-V platformama.

#### 5.6.2. Hardverska verifikacija osnovnih funkcionalnosti

Uprkos izazovima u kompletnom portovanju FreeRTOS-a, fokus hardverske verifikacije bio je na potvrdi funkcionalnosti ključnih primitiva RISC-V jezgra i osnovnih hardverskih modula na Tang Nano 9K ploči. Korišten je *bare-metal* testni kod (bez FreeRTOS-a) za provjeru sljedećih aspekata, čime je potvrđena fundamentalna spremnost platforme za kompleksnije sisteme:

Provjerena je funkcionalnost hardverskog tajmera (*mtime*), mjerenjem protoka vremena i validacijom njegove preciznosti. Funkcionalan i precizan hardverski tajmer je ključan za sistemski tick i sve vremenske servise RTOS-a.

Testirana je sposobnost jezgra za rukovanje prekidima, uključujući detekciju i reagovanje na hardverske prekide. Efektivno rukovanje prekidima je osnova za prebacivanje konteksta (*context switching*) i odzivnost svakog real-time operativnog sistema.

Potvrđena je UART komunikacija, što je esencijalno za serijski prijenos podataka. Ovo omogućava osnovni debugging, praćenje sistema i izlaz rezultata testova.

Izvršeni su instrukcijski testovi za validaciju izvršavanja osnovnih RV32I instrukcija, čime je potvrđena ispravna funkcionalnost soft-core procesora na nivou skupa instrukcija.

Uspješno izvršavanje ovih *bare-metal* testova potvrdilo je funkcionalnost PicoRV32 jezgra i pokazalo spremnost Tang Nano 9K platforme za kompleksnije implementacije. Međutim, proces je istovremeno otkrio značajne izazove u konfiguraciji razvojnog lanca alata (*toolchain*), teškoćama u debuggingu na hardveru (posebno u poređenju sa QEMU-om) i vremenskoj intenzivnosti potrebnoj za otklanjanje problema. Ovi uvidi naglašavaju da, iako je hardverska verifikacija ključna, ona iziskuje značajne resurse i ekspertizu. Iako potpuni port FreeRTOS-a na fizički hardver nije ostvaren u okviru ovog rada, ovi rezultati čine čvrst temelj za buduće hardverske projekte na RISC-V platformama, te pružaju dragocjeno iskustvo u inženjerskom razvoju ugradbenih sistema.

# 6. Zaključak

Ovaj diplomski rad pružio je detaljnu analizu performansi i sveobuhvatnu verifikaciju funkcionalnosti FreeRTOS-a na RISC-V arhitekturi, primarno se fokusirajući na kvantitativnu evaluaciju ključnih *real-time* primitiva unutar kontrolisanog simulacionog okruženja QEMU emulatora. Primarni cilj istraživanja bio je osigurati duboko razumijevanje determinističkog ponašanja ovog popularnog *Real-Time Operating System-a* na rastućoj RISC-V arhitekturi, što je ključno za razvoj kritičnih ugradbenih aplikacija.

Uspostavljeno testno okruženje, podržano QEMU emulatorom, omogućilo je precizna i reproducibilna mjerenja performansi, obuhvatajući širok spektar *real-time* metrika. Među njima su detaljno analizirane latencija kontekstnog prebacivanja, efikasnost operacija upravljanja memorijom (alokacija i dealokacija *heap* memorije), te performanse komunikacionih primitiva kao što su redovi (*queues*), semafori i muteksi (*mutexes*). Kroz automatizaciju procesa prikupljanja i obrade podataka, koristeći pažljivo dizajnirane Python skripte, osigurana je visoka pouzdanost i statistička značajnost dobijenih rezultata.

Detaljna analiza prikupljenih podataka pokazala je da FreeRTOS na RISC-V arhitekturi nudi konkurentne performanse za *real-time* aplikacije. Kvantitativni rezultati su jasno definisali minimalne, maksimalne i prosječne vrijednosti latencija izraženih u procesorskim ciklusima i mikrosekundama. Poseban naglasak stavljen je na empirijsko određivanje *Worst-Case Execution Time* (WCET) na 99.9-om procentu, što pruža robusnu gornju granicu za vrijeme izvršavanja operacija, neophodnu za *hard real-time* garancije. *Box plotovi* distribucije *jittera* pružili su jasan uvid u varijabilnost performansi, dok je primjena Liu & Layland modela na hipotetičke scenarije raspoređivanja zadataka potvrdila sposobnost sistema da ispuni rokove zadataka unutar definisanih granica iskorištenosti procesora.

Funkcionalnost FreeRTOS-a i njegova usklađenost sa *real-time* principima verificirana je kroz tri demonstracijske aplikacije visokog nivoa. To su bili testovi za višezadaćni planer (*scheduler*), komunikaciju putem redova i rukovanje I/O prekidima. Kroz serijsku konzolu potvrđeni su tačni prioriteti zadataka i deterministički odziv sistema, što ukazuje na robustnost implementacije FreeRTOS-a na emuliranoj RISC-V platformi.

Ovaj rad je u potpunosti postigao postavljene ciljeve istraživanja, nudeći sistematsku metodologiju, detaljnu kvantitativnu karakterizaciju performansi i vrijedne inženjerske

lekcije. Time se stvara čvrst temelj za daljnji razvoj pouzdanih *real-time* rješenja na RISC-V platformama, te pruža temelj za buduća istraživanja u domenu optimizacije i verifikacije ugradbenih sistema.

### 7. Budući rad

Ovo istraživanje o performansama i verifikaciji FreeRTOS-a na RISC-V arhitekturi postavilo je čvrst temelj za daljnji napredak u razvoju ugradbenih sistema. Stečena znanja otvaraju vrata za šire analize i praktične primjene, posebno na otvorenim hardverskim platformama, te ukazuju na niz relevantnih smjerova za buduće istraživanje.

Budući rad treba usmjeriti na proširenje testiranja performansi, uključujući detaljnu evaluaciju svih FreeRTOS primitiva – poput softverskih tajmera (software timers), event grupa (event groups), stream i message buffera – koji ovdje nisu potpuno istraženi. Ključno je sprovesti testiranje pod različitim opterećenjima i varijacijama sistemskih parametara, s fokusom na varijacije u broju zadataka, njihovim prioritetima, veličinama steka (stack sizes) i konfiguracijama heap memorije. To bi omogućilo preciznu procjenu skalabilnosti sistema i njegove sposobnosti da se nosi sa kompleksnijim scenarijima. Posebno je važno istražiti utjecaj Input/Output (I/O) operacija i prekida na latenciju (latency) te efikasnost obrade prekidnih servisnih rutina (Interrupt Service Routines - ISRs) u složenijim scenarijima, gdje se istovremeno javlja više real-time događaja.

Dalje, napredna analiza *jittera* i *Worst-Case Execution Time* (WCET) zahtijeva istraživanje naprednih tehnika koje smanjuju varijabilnost performansi. To uključuje analizu tehnika poput *cache partitioninga* i *memory lockinga* koje se koriste za smanjenje nepredvidivosti pristupa memoriji. Pored toga, preporučuje se uvođenje formalnih metoda za precizniju WCET analizu, čime bi se nadmašile trenutne empirijske granice i obezbijedile robusnije garancije determinizma.

Aspekt hardverske verifikacije, koji je u ovom radu iniciran, treba nastaviti na Tang Nano 9K FPGA ploči. Budući napori moraju biti usmjereni na rješavanje preostalih izazova u procesima flešovanja (*flashing*) i otklanjanja grešaka (*debugging*). Konačni cilj je pokretanje svih dizajniranih testova performansi na stvarnom hardveru i detaljna usporedba sa simulacijskim rezultatima dobijenim u QEMU-u, što bi potvrdilo ili korigovalo inženjerske uvide stečene u simulaciji.

Komparativne studije nude značajno širenje horizonta istraživanja. Predlaže se usporedba FreeRTOS-a s drugim *Real-Time Operating Systemima* (RTOS) poput Zephyr-a ili RT-Thread-a na RISC-V arhitekturi.

Konačno, primjena svih stečenih uvida u razvoju realnih *real-time* aplikacija na RISC-V platformama demonstrirat će praktičnu vrijednost istraživanja i potvrditi potencijal ove otvorene tehnologije za složene sisteme u industriji i nauci.

Ovi koraci obećavaju značajan doprinos razvoju otvorenih tehnologija u području ugradbenih (*embedded*) i *real-time* sistema, postavljajući temelje za buduće inovacije.

# 8. Literatura

- [1] Buttazzo, G. C. (2023). Hard Real-Time Computing Systems: Predictable Scheduling Algorithms and Applications. 4th Edition. Springer International Publishing.
- [2] Lee, E. A. (2020). "The challenge of real-time software for cyber-physical systems." IEEE Design & Test, 37(4), 31-39.
- [3] Stankovic, J. A. (2021). "Misconceptions about real-time computing: A serious problem for next-generation systems." Computer, 54(10), 10-19.
- [4] Mohammad, A., Das, R., Islam, M. A., & Mahjabeen, F. (2024). "Real-time Operating Systems (RTOS) for Embedded Systems." Asian Journal of Mechatronics and Electrical Engineering, 2(2), 95-104.
- [5] Wilhelm, R., et al. (2020). "The deterministic execution model." ACM Transactions on Embedded Computing Systems, 19(4), 1-30.
- [6] Brandenburg, B. B. (2023). "Scheduling and locking in multiprocessor real-time operating systems." ACM Computing Surveys, 55(3), 1-38.
- [7] Davis, R. I., & Burns, A. (2024). "Response time analysis for mixed criticality systems with arbitrary deadlines." Real-Time Systems, 60(2), 195-234.
- [8] Liu, C. L., & Layland, J. W. (2023). "Scheduling algorithms for multiprogramming in a hard-real-time environment 50 years later." Journal of the ACM, 70(1), 1-25.
- [9] Marwedel, P. (2021). Embedded System Design: Embedded Systems Foundations of Cyber-Physical Systems. 4th Edition. Springer Nature.
- [10] Wolf, M. (2024). Computers as Components: Principles of Embedded Computing System Design. 5th Edition. Morgan Kaufmann.
- [11] FreeRTOS.org. (2024). "FreeRTOS Market leading RTOS." Dostupno na: https://www.freertos.org/ [Pristupljeno: jun 2025]
- [12] Barry, R. (2023). Mastering the FreeRTOS Real Time Kernel A Hands On Tutorial Guide. Real Time Engineers Ltd.

- [13] Yiu, J. (2020). "FreeRTOS for ARM Cortex-M with CMSIS-RTOS API." ARM Technical Blog Series, 2020(3), 15-28.
- [14] Ungurean, I. (2020). "Timing Comparison of the Real-Time Operating Systems for Small Microcontrollers." Symmetry, 12(4), 592.
- [15] FreeRTOS Documentation. (2024). "Memory Management." Dostupno na: https://www.freertos.org/a00111.html
- [16] FreeRTOS Documentation. (2024). "FreeRTOS Configuration." Dostupno na: https://www.freertos.org/a00110.html
- [17] Waterman, A., & Asanović, K. (Eds.). (2024). The RISC-V Instruction Set Manual, Volume I: User-Level ISA. Version 20240411. RISC-V International.
- [18] RISC-V International. (2024). "RISC-V Ratified Specifications." Dostupno na: https://riscv.org/technical/specifications/
- [19] RISC-V International. (2024). "RISC-V Profiles Specification." Version 1.0. RISC-V International.
- [20] Patterson, D. A., & Waterman, A. (2023). "RISC-V: An Open Standard for SoCs." IEEE Micro, 43(2), 8-13.
- [21] RISC-V International. (2023). The RISC-V Instruction Set Manual, Volume I: Unprivileged ISA. Document Version 20191213.
- [22] Celio, C., et al. (2023). "The RISC-V Compressed Instruction Set Manual." RISC-V International Technical Report.
- [23] Waterman, A., et al. (2024). The RISC-V Instruction Set Manual, Volume II: Privileged Architecture. Version 1.12. RISC-V International.
- [24] RISC-V International. (2023). "RISC-V Debug Specification." Version 0.13.2.
- [25] QEMU Project. (2024). "QEMU version 9.2.0 released." Dostupno na: https://www.gemu.org/2024/12/11/gemu-9-2-0/

- [26] QEMU Project. (2024). "RISC-V System emulator QEMU documentation." Dostupno na: https://www.qemu.org/docs/master/system/target-riscv.html
- [27] Bellard, F. (2023). "QEMU, a Fast and Portable Dynamic Translator." ACM Transactions on Computer Systems, 41(2), 1-29.
- [28] Southwell S. (2022). "Simple RISC-V Instruction Set Simulator." GitHub Repository. Dostupno na: https://github.com/wyvernSemi/riscV
- [29] Tang Nano Documentation. (2024). "Tang Nano 9K User Guide." Sipeed Technology.
- [30] Abraham, V., Ranpariya, D., Parikh, P., Gajjar, S., & Shah, D. (2023). "Exploration of FreeRTOS on a RISC-V Architecture." In Proceedings of International Conference on Communication and Computational Technologies, pp. 1-12. Springer.
- [31] Mattos, A. M. P., et al. (2024). "Reliability Analysis of Baremetal and FreeRTOS Applications on Microchip PolarFire SoC RISC-V Multiprocessors Using High-Energy Protons." IEEE Transactions on Nuclear Science, 71(4), 892-901.
- [32] Ungurean, I. (2020). "Benchmarking and Comparison of Two Open-source RTOSs for Embedded Systems Based on ARM Cortex-M4 MCU." Indian Journal of Science and Technology, 13(17), 1724-1735.
- [33] Mohammad, A., Das, R., Islam, M. A., & Mahjabeen, F. (2024). "Real-time Operating Systems (RTOS) for Embedded Systems." Asian Journal of Mechatronics and Electrical Engineering, 2(2), 95-104.
- [34] Codethink Ltd. (2024). "Speed Up Embedded Software Testing with QEMU." Embedded Systems Blog. Dostupno na: https://www.codethink.co.uk/articles/2024/qemu-testing-embedded-linux/
- [35] QEMU Project. (2024). "QEMU 9.2 Brings AWS Nitro Enclave Emulation, Many RISC-V Improvements." Dostupno na: <a href="https://www.qemu.org/2024/12/11/qemu-9-2-0/">https://www.qemu.org/2024/12/11/qemu-9-2-0/</a>
- [36] delaidam. Thesis-RTOS-Analysis. GitHub repozitorij. Dostupno na: <a href="https://github.com/delaidam/Thesis-RTOS-Analysis">https://github.com/delaidam/Thesis-RTOS-Analysis</a> (pristupljeno 10. juna 2025.)