

#### МИНОБРНАУКИ РОССИИ

Федеральное государственное бюджетное образовательное учреждение высшего образования

#### «МИРЭА – Российский технологический университет» РТУ МИРЭА

Институт информационных технологий Кафедра вычислительной техники

#### Отчет по практической работе №2

по дисциплине

«Архитектура процессоров и микропроцессоров»

Выполнил: студент группы ИВБО-02-19

Принял: старший преподаватель ка-

федры ВТ

К. Ю. Денисов

Ю. М.Скрябин

Москва 2021

## Содержание

| O          | тчет                      | по практической работе №2       |   |
|------------|---------------------------|---------------------------------|---|
| Содержание |                           |                                 | 1 |
| 1          | Це                        | ль работы                       | 1 |
| 2          | Индивидуальный вариант №9 |                                 | 1 |
|            | Порядок выполнения работы |                                 |   |
|            |                           | Перечень сокращений             |   |
|            |                           | ФСА цикла исполнения команд     |   |
|            |                           | Структурная электрическая схема |   |
| 4          |                           | ІВОД                            |   |

## 1 Цель работы

Разработать для указанных в заданиях команд функциональные схемы алгоритмов (ФСА) циклов исполнения команд и структурные электрические схемы операционной части блока обработки команд.

# 2 Индивидуальный вариант №9

В ходе данной лабораторной работы нам было предложено разработать функциональные схемы алгоритмов (ФСА) циклов исполнения команд и структурные электрические схемы операционной части блока обработки команд для следующей команды

Первое поле в формате команды — поле кода операции (3п2).

Зп2 — запись второго типа;

R1 – адрес регистра;

ПА2 – признак адресации

А2 – адрес в ОЗУ

### 3 Порядок выполнения работы

#### 3.1 Перечень сокращений

Приведем также перечень сокращений, используемых в ходе данной работы:

АЛУ — арифметико-логическое устройство

УУ — устройство управления

ША — шина адреса

ШД — шина данных

ШУ — шина управления

СЧАК — счетчик адреса команд

ОЗУ — оперативное запоминающее устройство

РА<sub>ОЗУ</sub> — регистр адреса оперативного запоминающего устройства

РДозу — регистр данных оперативного запоминающего устройства

ШДозу — шина адреса оперативного запоминающего устройства

РК — регистр команд

DC — дешифратор

КОП — код операции

Р1, Р2 — входные регистры АЛУ

РР<sub>АЛУ</sub> — регистр результата АЛУ

РОН — регистр общего назначения

РДРОН — регистр данных регистров общего назначения

РАРОН — регистр адреса регистров общего назначения

#### 3.2 ФСА цикла исполнения команд

Для начала составим функциональную схему алгоритма цикла исполнения команд (см. рис. 1).



Рис. 1: Алгоритм цикла исполнения команд

#### 3.3 Структурная электрическая схема

Теперь приведем структурную электрическую схему операционной части блока обработки команд (см. рис. 2).



Рис. 2: Структурная схема

## 4 Вывод

В ходе данной практической работы мы ознакомились со структурной схемой ядра ЭВМ, изучили с процесс выполнения ЭВМ арифметических операций, научились строить функциональную схему алгоритма цикла исполнения команд. Полученные знания применили на практике.