



# Элементы цифровых и аналогово-цифровых устройств. Комбинированные логические элементы, ЦАП и АЦП.



## Темы, освещенные в презентации

- **♥Комбинированные логические**элементы
- **♥**Цифро-аналоговые преобразователи
- **♥**Аналого-цифровые преобразователи
- **Сумматоры**





### Дешифратор

Комбинационные логические (ЛС) являются логическими схемами без памяти. Они строятся с использованием базовых ЛЭ, реализующих булевы функции.

Дешифратор — устройство, распознающее числа, представленные в позиционном празрядном двоичном коде. Соответственно он имеет п входов и 2<sup>n</sup> выходов, поскольку празрядное двоичное число может быть представлено именно таким числом комбинаций. Каждой из возможных входных комбинаций соответствует единичный сигнал на одном из выходов дешифратора. Такой дешифратор называют полным (у неполного дешифратора число выходов меньше 2<sup>n</sup>).

Пример линейного дешифратора трехразрядного кода (n=3) представлен на рисунке а). Условное графическое обозначение

Дешифратора едставлено на рисунке б).





### Шифратор

Шифратор (кодер) выполняет функции, обратные дешифратору, т.е. превращает единичный сигнал на одной из 2<sup>n</sup> входных шин в празрядный параллельный двоичный код. На рисунке показана структурная схема трехразрядного кодера на элементах ИЛИ и его УГО.





### Распределитель импульсов

Устройство, предназначенное перераспределения импульсов входной последовательности между выходными шинами, называется распределителем требуется импульсов. В одних случаях последовательное распределение импульсов: первый импульс — на первый вход, второй – на второй и т.д. Поскольку число выходов ограничено, процесс распределения после прохождения k-го импульса может либо блокироваться, либо циклически продолжаться.

В других случаях требуется, чтобы определенный импульс передавался на определенный выход распределителя. Номер выхода должен задаваться к моменту прихода соответствующего импульса в виде, например, цифрового кода. Вариант структурной схемы такого распределителя показан на рисунке.





### Мультиплексор

Для объединения информации, приходящей от различных источников, в одну общую шину, используется устройство, называемое мультиплексором. На рисунке показана схема и условное обозначение мультиплексора.





**Цифро-аналоговые преобразователи (ЦАП)** предназначены для преобразования числа, записанного в виде цифрового кода, пропорциональное ему напряжение или ток.

Такое преобразование необходимо, например, при восстановлении аналогового сигнала, предварительно преобразованного в цифровой для передачи на большое расстояние или хранения (таким сигналом, в частности, может быть звук). Другой пример использования такого преобразования — получение управляющего сигнала при цифровом управлении устройствами, режим работы которых определяется непосредственно аналоговым сигналом (что, в частности, имеет место при управлении двигателями).

Простейший преобразователь двухразрядного двоичного кода показан на рисунке.





На рисунке приведена схема четырехразрядного ЦАП. По существу этот ЦАП — инвертирующий усилитель на основе операционного усилителя. Анализ такой схемы не представляет затруднений. Так, если замкнут один ключ S1, то  $u_{вых} = -U_0 R_{oc}/R$ 

Состояние ключей определяется входным преобразуемым кодом. Схема проста, но имеет недостатки: значительные изменения напряжения на ключах и использование резисторов с сильно отличающимися сопротивлениями. Требуемую точность этих сопротивлений обеспечить затруднительно.





### ЦАП на основе резистивной матрицы R — 2R

В схеме использованы так называемые перекидные ключи  $S_1...S_4$ , каждый из которых в одном из состояний подключен к общей точке, поэтому напряжения на ключах невелики. Ключ  $S_5$  замкнут только тогда, когда все ключи  $S_1...S_4$  подключены к общей точке. Во входной цепи использованы резисторы всего с двумя различными значениями сопротивлений.



$$U_a = U_0$$
  
 $U_c = U_0 / 2$   
 $U_b = U_0 / 4$   
 $U_d = U_0 / 8$ 



### Аналого-цифровые преобразователи (АЦП)

Аналого-цифровые преобразователи (АЦП) предназначены для представления аналогового сигнала в цифровой форме. При преобразовании аналогового сигнала в цифровой производится его квантование по уровню и дискретизация по времени. При квантовании по уровню имеющий бесконечное множество значений аналоговый сигнал преобразуется в сигнал с конечным множеством значений, т.е. представляется с некоторой погрешностью. Кроме того, эти значения привязываются к определенным моментам времени, т.е. является функцией дискретного аргумента.

Методы аналогово-цифрового преобразования значительно разнообразнее, чем цифро-аналогового. Выбор того или иного метода определяются требованиями системы, в котором используется АЦП. Это могут быть требования по скорости преобразования, энергопотреблению, разрешению, ослаблению помех, стоимости и т.п.





Прямые аналого-цифровые преобразователи

Принцип работы АЦП данного типа таков: на плюсовые ВХОДЫ компараторов одновременно входной Ha поступает сигнал. выводы минусовые подается определённой напряжение устройство величины. затем определяет свой режим работы. Это благодаря делается опорному напряжению. Допустим, что у нас есть устройство, где 8 компараторов. При подаче ½ опорного напряжения будет включено только 4 из них. Приоритетным шифратором двоичный сформируется код, который и зафиксируется выходным регистром.



### Аналого-цифровые преобразователи (АЦП)

Рассмотрим принцип работы АЦП, использующего параллельный метод преобразования. В состав его схемы (рисунок) входит источник опорного напряжения Uo, нагруженный на резисторный делитель напряжения, задающий уровни квантования Uoi на одном из входов компараторов. На другой вход каждого из компараторов параллельно поступает квантуемое напряжение Ux. На выходе всех компараторов, начиная с правого, у которых на входе выполняется неравенство Ux > Uoi устанавливается значение логической единицы, на выходе остальных — логический ноль.

Для получения выходного цифрового входного сигнала в двоичном n-разрядном параллельном коде используется шифратор. Процесс квантования в данной схеме завершается за время переключения компараторов, поэтому она находит применение в высокоскоростных АЦП. Вместе с тем схема требует использования 2<sup>n</sup> -1 компараторов, поэтому увеличение разрядности ведет к экспоненциальному росту числа компараторов и соответственно энергопотребления.





### Аналого-цифровые преобразователи (АЦП)

наиболее Одним И3 распространенных построении при является метод поразрядного взвешивания, который наряду высокой достаточно скоростью преобразования обеспечивает высокое разрешение (малый шаг квантования). В основу метода положено сравнение опорного напряжения со значением ВХОДНОГО аналогового сигнала. Сравнение производится за n-шагов, причем на каждом шаге возможное приращение опорного напряжения уменьшается вдвое, постепенно приближаясь к значению входного Структурная схема АЦП напряжения. показана на рисунке.



## Схема упра вления Пуск ТТИ Ос Пуск Регистр после Довательного приб лижения Выходной код



### ЦАП и АЦП

Принцип работы таков: устройством измеряется величина входного сигнала, а потом она сравнивается с числами, которые генерируются по определённой методике: Устанавливается половина возможного опорного напряжения. Если сигнал преодолел предел величины из пункта №1, то сравнивается с числом, которое лежит посредине между оставшимся значением. Так, в нашем случае это будет ¾ опорного напряжения. Если опорный сигнал не дотягивает до этого показателя, то сравнение будет проводиться с другой частью интервала по такому же принципу. В данном примере это ¼ опорного напряжения. Шаг 2 необходимо повторить Н раз, что даст нам Н бит результата. Это благодаря проведению Н количества сравнений. Данный принцип работы позволяет получать устройства с относительной высокой скоростью преобразования, которыми и являются АЦП последовательного приближения. Принцип работы, как видите, прост, и данные приборы отлично подходят для различных случаев.



Таким образом, сигнал переноса реализуется логической схемой И, а сумма — логической схемой исключающее ИЛИ. Схема, реализующая обе функции, называется полусумматором (рисунок). Таблица истинности полусумматора приведена в таблице (рисунок).



| $a_0$ | $b_{0}$ | $S_0$ | $c_{1}$ |
|-------|---------|-------|---------|
| 0     | 0       | 0     | 0       |
| 0     | 1       | 1     | 0       |
| 1     | 0       | 1     | 0       |
| 1     | 1       | 0     | 1       |



Различают полусумматоры и полные сумматоры. Правило работы сумматора описывается таблицей истинности.

Таблица истинности полусумматора

| $A_i$ | $B_i$ | $S_i$ | $P_{i}$ |
|-------|-------|-------|---------|
| 0     | 0     | 0     | 0       |
| 1     | 0     | 1     | 0       |
| 0     | 1     | 1     | 0       |
| 1     | 1     | 0     | 1       |

$$S_{i} = A_{i}\overline{B_{i}} + \overline{A_{i}}B_{i} = A_{i} \oplus B_{i};$$

$$P_{i} = A_{i}B_{i}.$$



Почему данная схема называется полусумматором? Чего в ней не хватает?



Полный сумматор предназначен для сложения трех двоичных одноразрядных чисел, одно из которых является битом переноса, который формируется в предыдущем сумматоре.

Таблица истинности полного сумматора

| № | $A_i$ | $B_i$ | $P_{i-1}$ | $S_i$ | $P_i$ |
|---|-------|-------|-----------|-------|-------|
| 0 | 0     | 0     | 0         | 0     | 0     |
| 1 | 0     | 0     | 1         | 1     | 0     |
| 2 | 1     | 0     | 0         | 1     | 0     |
| 3 | 1     | 0     | 1         | 0     | 1     |
| 4 | 0     | 1     | 0         | 1     | 0     |
| 5 | 0     | 1     | 1         | 0     | 1     |
| 6 | 1     | 1     | 0         | 0     | 1     |
| 7 | 1     | 1     | 1         | 1     | 1     |







При сложении многоразрядных **ДВОИЧНЫХ** чисел полусумматор справляется только с самыми Bo младшими разрядами. BCEX остальных разрядах приходится складывать не бита, поскольку два, а три добавляется перенос И3 ближайшего низшего разряда. Таким образом, в общем бита случае ДЛЯ каждого требуется логическая схема с тремя входами а<sub>і</sub>, b<sub>і</sub> и с<sub>і</sub> и ДВУМЯ выходами s<sub>i</sub> и Такую cxemy называют полным сумматором, реализуемым с помощью двух полусумматоров (рисунок), таблица истинности полного сумматора представлена таблице на рисунке.



| Вход    |          |         | Внутренний |         |         | Выход          |           | Десятичный |
|---------|----------|---------|------------|---------|---------|----------------|-----------|------------|
| $a_{i}$ | $b_{_i}$ | $C_{i}$ | $p_{i}$    | $g_{i}$ | $r_{i}$ | s <sub>i</sub> | $C_{i+1}$ | Σ          |
| 0       | 0        | 0       | 0          | 0       | 0       | 0              | 0         | 0          |
| 0       | 1        | 0       | 1          | 0       | 0       | 1              | 0         | 1          |
| 1       | 0        | 0       | 1          | 0       | 0       | 1              | 0         | 1          |
| 1       | 1        | 0       | 0          | 1       | 0       | 0              | 1         | 2          |
| 0       | 0        | 1       | 0          | 0       | 0       | 1              | 0         | 1          |
| 0       | 1        | 1       | 1          | 0       | 1       | 0              | 1         | 2          |
| 1       | 0        | 1       | 1          | 0       | 1       | 0              | 1         | 2          |
| 1       | 1        | 1       | 0          | 1       | 0       | 1              | 1         | 3          |



Полный сумматор может быть построен на базе двух полусумматоров





Для сложения n-разрядных чисел требуется один полусумматор в младшем

разряде и n-1 полный сумматор



Пример обозначения сумматоров: 155ИМ1 – одноразрядный сумматор; 155ИМ2 – двухразрядный сумматор; 155ИМ3 – четырехразрядный сумматор.



При сложении многоразрядных двоичных чисел на каждый разряд требуется по одному полному сумматору. В самом младшем разряде достаточно полусумматора. На рисунке приведена схема для сложения пары 4-разрядных чисел А и В.

Подобные схемы имеются в интегральном исполнении. Полный сумматор применяется в них и для младшего разряда, что позволяет произвольно наращивать схему.





### Логика параллельного переноса

Последовательное подключение нескольких 4-разрядных сумматоров позволяет строить сумматоры для работы с числами большей разрядности. Тогда перенос  $c_4$  действовал бы как перенос  $c_0$  на входе следующего по старшинству сумматора. Однако данный способ противоречив, поскольку внутри группы происходит быстрый параллельный перенос, а между группами — медленный последовательный. Для сокращения длительности операций важно осуществлять параллельный перенос от группы к группе.

На рисунке показана блок-схема 4-разрядного сумматора с логикой параллельного переноса.





### Логика параллельного переноса

На рисунке представлена блок-схема 16-разрядного сумматора с логикой параллельного переноса. Здесь применяется схема ускоренного переноса, знакомая по 4-разрядному сумматору и выпускаемая в виде отдельной микросхемы.





## Спасибо за внимание!