#### CHAPTOR 4

# TRANSITIONING TO LONG MODE

#### **OVERVIEW**

- 4.1 PAGING
- 4.2 SETTING UP A GDT
- 4.3 JUMPING HEADLONG INTO LONG MODE

- Was ist *Paging*?: *Paging* ist eine Methode den Speicher zu verwalten.
- Es gilt zwei Fragen zu beantworten:
  - 1. Wieviel physikalischer Speicher ist verfügbar?
    - 8 GB = 8.5 Milliarden Bytes
    - 16 GB = 16.9 Milliarden Bytes
  - 2. Wieviel Speicherzellen können adressiert werden? (Wieviele Speicheradressen können verwaltet werden)
    - Speicherbereich:  $2^{32}$  oder  $2^{64}$  sind 4.294.967.296 bzw. 18.446.744.073.709.551.616 Bytes

#### PAGING PHYSICAL AND VIRTUAL ADDRESSES

- Wie kann Ungleichheit zwischen möglichen Adressen und realem Speicher behoben werden?
  - physical = real value of location (hardware)
  - virtual = address anywhere inside of space (software)
- Wegen Ineffizienz wird Speicher aufgeteilt in chunks oder auch pages
  - Umgesetzt in MMU: Memory management unit (Übersetzt virtuelle in physikalische Adresse, Handling durch page tables)
    - Das Betriebssystem lädt page table in spezieller Datenstruktur und befiehlt der CPU die Aktivierung von Paging.

- Unterschiedliche Strategien denkbar.
  - komplex vs simple
- Heute, einfache Methode: Identity mapping
  - Jede virtuelle Adresse wird auf physikalische Adresse gemappt.



• Unterschiedliche page tables möglich:

die Page-Map Level-4 Table (PML4), die Page-Directory Pointer Table (PDP), die Page-Directory Table (PD), und the Page Table (PT).

• Erstellen einer page table (boot.asm - unten):

• Unterschiedliche page tables möglich:

```
die Page-Map Level-4 Table (PML4),
die Page-Directory Pointer Table (PDP),
die Page-Directory Table (PD),
und the Page Table (PT).
```

• Erstellen einer page table (boot.asm - unten):

```
section .bss

align 4096

p4_table:
    resb 4096

p3_table:
    resb 4096

p2_table:
    resb 4096
```

• Unterschiedliche page tables möglich:

```
die Page-Map Level-4 Table (PML4),
die Page-Directory Pointer Table (PDP),
die Page-Directory Table (PD),
und the Page Table (PT).
```

• Erstellen einer page table (boot.asm - unten):

block started by symbol (Einträge werden vom Linker mit 0 beschrieben)

```
section .bss

align 4096

p4_table:
    resb 4096

p3_table:
    resb 4096

p2_table:
    resb 4096
```

Unterschiedliche page tables möglich:

```
die Page-Map Level-4 Table (PML4),
die Page-Directory Pointer Table (PDP),
die Page-Directory Table (PD),
und the Page Table (PT).
```

• Erstellen einer page table (boot.asm - unten):

block started by symbol (Einträge werden vom Linker mit 0 beschrieben)

```
section .bss

align 4096

p4_table:
    resb 4096

p3_table:
    resb 4096

p2_table:
    resb 4096
```

Unterschiedliche page tables möglich:

```
die Page-Map Level-4 Table (PML4),
die Page-Directory Pointer Table (PDP),
die Page-Directory Table (PD),
und the Page Table (PT).
```

• Erstellen einer page table (boot.asm - unten):

section .bss

align 4096

p4\_table:
 resb 4096

p3\_table:
 resb 4096

p2\_table:
 resb 4096

block started by symbol (Einträge werden vom Linker mit 0 beschrieben)

Stellt sicher, dass Adressen korrekt ausgerichtet sind

Unterschiedliche page tables möglich:

```
die Page-Map Level-4 Table (PML4),
die Page-Directory Pointer Table (PDP),
die Page-Directory Table (PD),
und the Page Table (PT).
```

• Erstellen einer page table (boot.asm - unten):

section .bss

align 4096

p4\_table:
 resb 4096
p3\_table:
 resb 4096
p2\_table:
 resb 4096

block started by symbol (Einträge werden vom Linker mit 0 beschrieben)

Stellt sicher, dass Adressen korrekt ausgerichtet sind

Unterschiedliche page tables möglich:

```
die Page-Map Level-4 Table (PML4),
die Page-Directory Pointer Table (PDP),
die Page-Directory Table (PD),
und the Page Table (PT).
```

• Erstellen einer page table (boot.asm - unten):

section .bss

align 4096

p4\_table:
 resb 4096

p3\_table:
 resb 4096

p2\_table:
 resb 4096

block started by symbol (Einträge werden vom Linker mit 0 beschrieben)

Stellt sicher, dass Adressen korrekt ausgerichtet sind

Reserviert Bytes für jeden Eintrag

Unterschiedliche page tables möglich:

```
die Page-Map Level-4 Table (PML4),
die Page-Directory Pointer Table (PDP),
die Page-Directory Table (PD),
und the Page Table (PT).
```

• Erstellen einer page table (boot.asm - unten):

block started by symbol
(Einträge werden vom Linker mit 0 beschrieben)

section .bss

align 4096

Stellt sicher, dass Adressen korrekt ausgerichtet sind

p4\_table:
 resb 4096
p3\_table:
 resb 4096
p2\_table:
 resb 4096

 Page 4 beinhaltet nur 0-en, daher sind keine sinnvollen pages vorhanden. → Weitere Anpassungen nötig

(boot.asm - oben)

 Page 4 beinhaltet nur 0-en, daher sind keine sinnvollen pages vorhanden. → Weitere Anpassungen nötig

(boot.asm - oben)

```
global start

section .text
bits 32
start:
   ; Point the first entry of the level 4 page table to the first entry in the
   ; p3 table
   mov eax, p3_table
   or eax, 0b11
   mov dword [p4_table + 0], eax
```

 Page 4 beinhaltet nur 0-en, daher sind keine sinnvollen pages vorhanden. → Weitere Anpassungen nötig

(boot.asm - oben)

Kopiere Einträge von Level-3 Tabelle in eax Register

```
global start

section .text
bits 32
start:
   ; Point the first entry of the level 4 page table to the first entry in the
   ; p3 table
   mov eax, p3_table
   or eax, 0b11
   mov dword [p4_table + 0], eax
```

 Page 4 beinhaltet nur 0-en, daher sind keine sinnvollen pages vorhanden. → Weitere Anpassungen nötig

(boot.asm - oben)

Kopiere Einträge von Level-3 Tabelle in eax Register

```
global start

section .text
bits 32
start:
   ; Point the first entry of the level 4 page table to the first entry in the
   ; p3 table
   mov eax, p3_table
   or eax, 0b11
   mov dword [p4_table + 0], eax
```

 Page 4 beinhaltet nur 0-en, daher sind keine sinnvollen pages vorhanden.
 Weitere Anpassungen nötig

(boot.asm - oben)

```
global start
section .text
bits 32
start:
   ; Point the first entry of the level 4 page table to the first entry in the
   ; p3 table
   mov eax, p3_table
   or eax, 0bl1
   mov dword [p4_table + 0], eax
```

Kopiere Einträge von Level-3 Tabelle in eax Register

OR mit Eintrag in eax
Register und 0b11
Die Ersten zwei Bits auf 1,
Rest auf 0

Erstes: Aktuell im Speicher

Zweites: Beschreibbar

 Page 4 beinhaltet nur 0-en, daher sind keine sinnvollen pages vorhanden. → Weitere Anpassungen nötig

(boot.asm - oben)

```
global start

section .text
bits 32
start:
    ; Point the first entry of the level 4 page table to the first entry in the
    ; p3 table
    mov eax, p3_table
    or eax, 0b11
    mov dword [p4_table + 0], eax
```

Kopiere Einträge von Level-3 Tabelle in eax Register

OR mit Eintrag in eax
Register und 0b11
Die Ersten zwei Bits auf 1,
Rest auf 0

Erstes: Aktuell im Speicher

Zweites: Beschreibbar

 Page 4 beinhaltet nur 0-en, daher sind keine sinnvollen pages vorhanden. → Weitere Anpassungen nötig

(boot.asm - oben)

```
global start
section .text
bits 32
start:
   ; Point the first entry of the level 4 page table to the first entry in the
   ; p3 table
   mov eax, p3_table
   or eax, 0bl1
   mov dword [p4_table + 0], eax
```

```
; Point the first entry of the level 3 page table to the first entry in the
; p2 table
mov eax, p2_table
or eax, 0b11
mov dword [p3_table + 0], eax

; point each page table level two entry to a page
mov ecx, 0 ; counter variable
.map_p2_table:
mov eax, 0x2000000 ; 2MiB
mul ecx
or eax, 0b10000011
mov [p2_table + ecx * 8], eax

inc ecx
cmp ecx, 512
jne .map_p2_table
```

Kopiere Einträge von Level-3 Tabelle in eax Register

OR mit Eintrag in eax
Register und 0b11
Die Ersten zwei Bits auf 1,
Rest auf 0

Erstes: Aktuell im Speicher

Zweites: Beschreibbar

 Page 4 beinhaltet nur 0-en, daher sind keine sinnvollen pages vorhanden. → Weitere Anpassungen nötig

(boot.asm - oben)

```
Kopiere Einträge von Level-
3 Tabelle in eax Register
```

```
global start

section .text
bits 32
start:
   ; Point the first entry of the level 4 page table to the first entry in the
   ; p3 table
   mov eax, p3_table
   or eax, 0b11
   mov dword [p4_table + 0], eax
```

OR mit Eintrag in eax Register und 0b11 Die Ersten zwei Bits auf 1, Rest auf 0

Erstes: Aktuell im Speicher

Zweites: Beschreibbar

Selbe Aktion wie zuvor

```
; Point the first entry of the level 3 page table to the first entry in the
; p2 table
mov eax, p2_table
or eax, 0b11
mov dword [p3_table + 0], eax

; point each page table level two entry to a page
mov ecx, 0 ; counter variable
.map_p2_table:
mov eax, 0x2000000 ; 2MiB
mul ecx
or eax, 0b10000011
mov [p2_table + ecx * 8], eax

inc ecx
cmp ecx, 512
jne .map_p2_table
```

 Page 4 beinhaltet nur 0-en, daher sind keine sinnvollen pages vorhanden. → Weitere Anpassungen nötig

(boot.asm - oben)

```
Kopiere Einträge von Level-
3 Tabelle in eax Register
```

```
global start

section .text
bits 32
start:
    ; Point the first entry of the level 4 page table to the first entry in the
    ; p3 table
    mov eax, p3_table
    or eax, 0b11
    mov dword [p4_table + 0], eax
```

```
OR mit Eintrag in eax
Register und 0b11
Die Ersten zwei Bits auf 1,
Rest auf 0
```

```
Erstes: Aktuell im Speicher
```

Zweites: Beschreibbar

Selbe Aktion wie zuvor

```
; Point the first entry of the level 3 page table to the first entry in the
; p2 table
mov eax, p2_table
or eax, 0b11
mov dword [p3_table + 0], eax

; point each page table level two entry to a page
mov ecx, 0  ; counter variable
.map_p2_table:
mov eax, 0x200000 ; 2MiB
mul ecx
or eax, 0b10000011
mov [p2_table + ecx * 8], eax

inc ecx
cmp ecx, 512
jne .map_p2_table
```

 Page 4 beinhaltet nur 0-en, daher sind keine sinnvollen pages vorhanden. → Weitere Anpassungen nötig

(boot.asm - oben)

```
Kopiere Einträge von Level-
3 Tabelle in eax Register
```

```
global start

section .text
bits 32
start:
    ; Point the first entry of the level 4 page table to the first entry in the
    ; p3 table
    mov eax, p3_table
    or eax, 0bl1
    mov dword [p4_table + 0], eax
```

OR mit Eintrag in eax Register und 0b11 Die Ersten zwei Bits auf 1, Rest auf 0

Erstes: Aktuell im Speicher

Zweites: Beschreibbar

```
; Point the first entry of the level 3 page table to the first entry in the
; p2 table
mov eax, p2_table
or eax, 0b11
mov dword [p3_table + 0], eax

; point each page table level two entry to a page
mov ecx, 0 ; counter variable
.map_p2_table:
mov eax, 0x200000 ; 2MiB
mul ecx
or eax, 0b10000011
mov [p2_table + ecx * 8], eax

inc ecx
cmp ecx, 512
jne .map_p2_table
```

Selbe Aktion wie zuvor Start: Schleife in Assembler

 Page 4 beinhaltet nur 0-en, daher sind keine sinnvollen pages vorhanden. → Weitere Anpassungen nötig

(boot.asm - oben)

```
Kopiere Einträge von Level-
3 Tabelle in eax Register
```

```
global start

section .text
bits 32
start:
   ; Point the first entry of the level 4 page table to the first entry in the
   ; p3 table
   mov eax, p3_table
   or eax, 0b11
   mov dword [p4_table + 0], eax
```

OR mit Eintrag in eax Register und 0b11 Die Ersten zwei Bits auf 1, Rest auf 0

Erstes: Aktuell im Speicher

Zweites: Beschreibbar

```
; Point the first entry of the level 3 page table to the first entry in the
; p2 table
mov eax, p2_table
or eax, 0b11
mov dword [p3_table + 0], eax

; point each page table level two entry to a page
mov ecx, 0 ; counter variable
.map_p2_table:
mov eax, 0x200000 ; 2MiB
mul ecx
or eax, 0b10000011
mov [p2_table + ecx * 8], eax
inc ecx
cmp ecx, 512
```

jne .map p2 table

Selbe Aktion wie zuvor Start: Schleife in Assembler

 Page 4 beinhaltet nur 0-en, daher sind keine sinnvollen pages vorhanden. → Weitere Anpassungen nötig

(boot.asm - oben)

```
Kopiere Einträge von Level-
3 Tabelle in eax Register
```

```
global start

section .text
bits 32
start:
   ; Point the first entry of the level 4 page table to the first entry in the
   ; p3 table
   mov eax, p3_table
   or eax, 0b11
   mov dword [p4_table + 0], eax
```

OR mit Eintrag in eax
Register und 0b11
Die Ersten zwei Bits auf 1,
Rest auf 0

Erstes: Aktuell im Speicher

Zweites: Beschreibbar

```
; Point the first entry of the level 3 page table to the first entry in the
; p2 table
mov eax, p2_table
or eax, 0b11
mov dword [p3_table + 0], eax

; point each page table level two entry to a page
mov ecx, 0 ; counter variable
.map_p2_table:
mov eax, 0x200000 ; 2MiB
mul ecx
or eax, 0b10000011
mov [p2_table + ecx * 8], eax

inc ecx
cmp ecx, 512
jne .map_p2_table
```

Selbe Aktion wie zuvor Start: Schleife in Assembler 2 MiB als Zahl in eax Register

 Page 4 beinhaltet nur 0-en, daher sind keine sinnvollen pages vorhanden. → Weitere Anpassungen nötig

(boot.asm - oben)

```
Kopiere Einträge von Level-
3 Tabelle in eax Register
```

```
global start

section .text
bits 32
start:
   ; Point the first entry of the level 4 page table to the first entry in the
   ; p3 table
   mov eax, p3_table
   or eax, 0bl1
   mov dword [p4_table + 0], eax
```

OR mit Eintrag in eax
Register und 0b11
Die Ersten zwei Bits auf 1,
Rest auf 0

Erstes: Aktuell im Speicher

Zweites: Beschreibbar

```
; Point the first entry of the level 3 page table to the first entry in the
; p2 table
mov eax, p2_table
or eax, 0b11
mov dword [p3_table + 0], eax

; point each page table level two entry to a page
mov ecx, 0 ; counter variable
.map_p2_table:
mov eax, 0x200000 ; 2MiB
mul ecx
or eax, 0b10000011
mov [p2_table + ecx * 8], eax

inc ecx
cmp ecx, 512
jne .map_p2_table
```

Selbe Aktion wie zuvor Start: Schleife in Assembler 2 MiB als Zahl in eax Register

 Page 4 beinhaltet nur 0-en, daher sind keine sinnvollen pages vorhanden. → Weitere Anpassungen nötig

(boot.asm - oben)

```
Kopiere Einträge von Level-
3 Tabelle in eax Register
```

```
global start

section .text
bits 32
start:
   ; Point the first entry of the level 4 page table to the first entry in the
   ; p3 table
   mov eax, p3_table
   or eax, 0b11
   mov dword [p4_table + 0], eax
```

```
OR mit Eintrag in eax
Register und 0b11
Die Ersten zwei Bits auf 1,
Rest auf 0
```

Erstes: Aktuell im Speicher

Zweites: Beschreibbar

```
; Point the first entry of the level 3 page table to the first entry in the
; p2 table
mov eax, p2_table
or eax, 0b11
mov dword [p3_table + 0], eax

; point each page table level two entry to a page
mov ecx, 0 ; counter variable
.map_p2_table:
mov eax, 0x200000 ; 2MiB
mul ecx
or eax, 0b10000011
mov [p2_table + ecx * 8], eax

inc ecx
cmp ecx, 512
jne .map_p2_table
```

Selbe Aktion wie zuvor

Start: Schleife in Assembler

2 MiB als Zahl in eax Register

Zusätzliches Bit um huge page
zu aktivieren (2 MiB statt 4 KiB)

 Page 4 beinhaltet nur 0-en, daher sind keine sinnvollen pages vorhanden. → Weitere Anpassungen nötig

(boot.asm - oben)

```
Kopiere Einträge von Level-
3 Tabelle in eax Register
```

```
global start

section .text
bits 32
start:
   ; Point the first entry of the level 4 page table to the first entry in the
   ; p3 table
   mov eax, p3_table
   or eax, 0b11
   mov dword [p4_table + 0], eax
```

OR mit Eintrag in eax
Register und 0b11
Die Ersten zwei Bits auf 1,
Rest auf 0

Erstes: Aktuell im Speicher

Zweites: Beschreibbar

```
; Point the first entry of the level 3 page table to the first entry in the
; p2 table
mov eax, p2_table
or eax, 0b11
mov dword [p3_table + 0], eax

; point each page table level two entry to a page
mov ecx, 0 ; counter variable
.map_p2_table:
mov eax, 0x200000 ; 2MiB
mul ecx
or eax, 0b10000011
mov [p2_table + ecx * 8], eax

inc ecx
cmp ecx, 512
jne .map_p2_table
```

Selbe Aktion wie zuvor

Start: Schleife in Assembler

2 MiB als Zahl in eax Register

Zusätzliches Bit um huge page
zu aktivieren (2 MiB statt 4 KiB)

#### MAPPING

 Page 4 beinhaltet nur 0-en, daher sind keine sinnvollen pages vorhanden.
 Weitere Anpassungen nötig

(boot.asm - oben)

```
Kopiere Einträge von Level-
3 Tabelle in eax Register
```

```
global start

section .text
bits 32
start:
   ; Point the first entry of the level 4 page table to the first entry in the
   ; p3 table
   mov eax, p3_table
   or eax, 0b11
   mov dword [p4_table + 0], eax
```

OR mit Eintrag in eax
Register und 0b11
Die Ersten zwei Bits auf 1,
Rest auf 0

Erstes: Aktuell im Speicher

Zweites: Beschreibbar

```
; Point the first entry of the level 3 page table to the first entry in the
; p2 table
mov eax, p2_table
or eax, 0b11
mov dword [p3_table + 0], eax

; point each page table level two entry to a page
mov ecx, 0 ; counter variable
.map_p2_table:
mov eax, 0x200000 ; 2MiB
mul ecx
or eax, 0b10000011
mov [p2_table + ecx * 8], eax

inc ecx
cmp ecx, 512
jne .map_p2_table
```

Selbe Aktion wie zuvor

Start: Schleife in Assembler

2 MiB als Zahl in eax Register

Zusätzliches Bit um huge page
zu aktivieren (2 MiB statt 4 KiB)

Multiplikation von 2 MiB
mit Counter wird in fortlaufende

#### MAPPING

 Page 4 beinhaltet nur 0-en, daher sind keine sinnvollen pages vorhanden.
 Weitere Anpassungen nötig

(boot.asm - oben)

```
Kopiere Einträge von Level-
3 Tabelle in eax Register
```

```
global start

section .text
bits 32
start:
   ; Point the first entry of the level 4 page table to the first entry in the
   ; p3 table
   mov eax, p3_table
   or eax, 0b11
   mov dword [p4_table + 0], eax
```

OR mit Eintrag in eax
Register und 0b11
Die Ersten zwei Bits auf 1,
Rest auf 0

Erstes: Aktuell im Speicher

Zweites: Beschreibbar

```
; Point the first entry of the level 3 page table to the first entry in the
; p2 table
mov eax, p2_table
or eax, 0b11
mov dword [p3_table + 0], eax

; point each page table level two entry to a page
mov ecx, 0 ; counter variable
.map_p2_table:
mov eax, 0x200000 ; 2MiB
mul ecx
or eax, 0b10000011
mov [p2_table + ecx * 8], eax

inc ecx
cmp ecx, 512
jne .map_p2_table
```

Selbe Aktion wie zuvor
Start: Schleife in Assembler
2 MiB als Zahl in eax Register
Zusätzliches Bit um huge page
zu aktivieren (2 MiB statt 4 KiB)
Multiplikation von 2 MiB
mit Counter wird in fortlaufende

#### MAPPING

 Page 4 beinhaltet nur 0-en, daher sind keine sinnvollen pages vorhanden.
 Weitere Anpassungen nötig

(boot.asm - oben)

Kopiere Einträge von Level-3 Tabelle in eax Register

```
global start

section .text
bits 32
start:
   ; Point the first entry of the level 4 page table to the first entry in the
   ; p3 table
   mov eax, p3_table
   or eax, 0b11
   mov dword [p4_table + 0], eax
```

OR mit Eintrag in eax
Register und 0b11
Die Ersten zwei Bits auf 1,
Rest auf 0

Erstes: Aktuell im Speicher

Zweites: Beschreibbar

```
; Point the first entry of the level 3 page table to the first entry in the
   ; p2 table
   mov eax, p2 table
   or eax, 0b11
   mov dword [p3 table + 0], eax
   ; point each page table level two entry to a page
   mov ecx, 0
                  ; counter variable
.map p2 table:
   mov eax, 0x200000 ; 2MiB
   or eax, 0b10000011
   mov [p2 table + ecx * 8], eax
   inc ecx
                                       Vergleich für Wiederholung
   cmp ecx, 512
   jne .map p2 table
                                       der Schleife
```

Selbe Aktion wie zuvor
Start: Schleife in Assembler
2 MiB als Zahl in eax Register
Zusätzliches Bit um huge page
zu aktivieren (2 MiB statt 4 KiB)
Multiplikation von 2 MiB
mit Counter wird in fortlaufende

#### MAPPING

 Page 4 beinhaltet nur 0-en, daher sind keine sinnvollen pages vorhanden.
 Weitere Anpassungen nötig

(boot.asm - oben)

Kopiere Einträge von Level-3 Tabelle in eax Register

```
global start

section .text
bits 32
start:
   ; Point the first entry of the level 4 page table to the first entry in the
   ; p3 table
   mov eax, p3_table
   or eax, 0bl1
   mov dword [p4_table + 0], eax
```

OR mit Eintrag in eax
Register und 0b11
Die Ersten zwei Bits auf 1,
Rest auf 0

Erstes: Aktuell im Speicher

Zweites: Beschreibbar

```
; Point the first entry of the level 3 page table to the first entry in the
   ; p2 table
   mov eax, p2 table
   or eax, 0b11
   mov dword [p3 table + 0], eax
   ; point each page table level two entry to a page
   mov ecx, 0
                  ; counter variable
.map p2 table:
   mov eax, 0x200000 ; 2MiB
   or eax, 0b10000011
   mov [p2 table + ecx * 8], eax
   inc ecx
                                       Vergleich für Wiederholung
   cmp ecx, 512
   jne .map p2 table
                                       der Schleife
```

Selbe Aktion wie zuvor
Start: Schleife in Assembler
2 MiB als Zahl in eax Register
Zusätzliches Bit um huge page
zu aktivieren (2 MiB statt 4 KiB)
Multiplikation von 2 MiB
mit Counter wird in fortlaufende

Wir haben nun eine gültige Tabelle und müssen diese dem Betriebssystem bekannt machen.

- Adresse der Level-3 Page in spezielles Register
- Aktiviere physikalisch Adresserweiterung (PAE)
- Setze das LONG-MODE-BIT
- Aktiviere Paging

Wir haben nun eine gültige Tabelle und müssen diese dem Betriebssystem bekannt machen.

- Adresse der Level-3 Page in spezielles Register
- Aktiviere physikalisch Adresserweiterung (PAE)
- Setze das LONG-MODE-BIT
- Aktiviere Paging

```
; move page table address to cr3
mov eax, p4 table
mov cr3, eax
; enable PAE
mov eax, cr4
or eax, 1 << 5
mov cr4, eax
; set the long mode bit
mov ecx, 0xC0000080
rdmsr
or eax, 1 << 8
wrmsr
; enable paging
mov eax, cr0
or eax, 1 << 31
or eax, 1 << 16
mov cr0, eax
```

Wir haben nun eine gültige Tabelle und müssen diese dem Betriebssystem bekannt machen.

Register benötigt Ort der Page Table

- Adresse der Level-3 Page in spezielles Register
- Aktiviere physikalisch Adresserweiterung (PAE)
- Setze das LONG-MODE-BIT
- Aktiviere Paging

```
; move page table address to cr3
mov eax, p4 table
mov cr3, eax
; enable PAE
mov eax, cr4
or eax, 1 << 5
mov cr4, eax
; set the long mode bit
mov ecx, 0xC0000080
rdmsr
or eax, 1 << 8
wrmsr
; enable paging
mov eax, cr0
or eax, 1 << 31
or eax, 1 << 16
mov cr0, eax
```

Wir haben nun eine gültige Tabelle und müssen diese dem Betriebssystem bekannt machen.

Register benötigt Ort der Page Table

- Adresse der Level-3 Page in spezielles Register
- Aktiviere physikalisch Adresserweiterung (PAE)
- Setze das LONG-MODE-BIT
- Aktiviere Paging

```
; move page table address to cr3
mov eax, p4 table
mov cr3, eax
; enable PAE
mov eax, cr4
or eax, 1 << 5
mov cr4, eax
; set the long mode bit
mov ecx, 0xC0000080
rdmsr
or eax, 1 << 8
wrmsr
; enable paging
mov eax, cr0
or eax, 1 << 31
or eax, 1 << 16
mov cr0, eax
```

Wir haben nun eine gültige Tabelle und müssen diese dem Betriebssystem bekannt machen.

Register benötigt Ort der Page Table

- Adresse der Level-3 Page in spezielles Register
- Aktiviere physikalisch Adresserweiterung (PAE)
- Setze das LONG-MODE-BIT
- Aktiviere Paging

```
; move page table address to cr3
mov eax, p4 table
mov cr3, eax
; enable PAE
mov eax, cr4
or eax, 1 << 5
mov cr4, eax
; set the long mode bit
mov ecx, 0xC0000080
rdmsr
or eax, 1 << 8
wrmsr
; enable paging
mov eax, cr0
or eax, 1 << 31
or eax, 1 << 16
mov cr0, eax
```

Modifiziere cr4 Wert mit *left shift* um alternativ 100000 zu schreiben. Mit OR den Wert des eax Registers verändern!

Wir haben nun eine gültige Tabelle und müssen diese dem Betriebssystem bekannt machen.

Register benötigt Ort der Page Table

- Adresse der Level-3 Page in spezielles Register
- Aktiviere physikalisch Adresserweiterung (PAE)
- Setze das LONG-MODE-BIT
- Aktiviere Paging

```
; move page table address to cr3
mov eax, p4 table
mov cr3, eax
; enable PAE
mov eax, cr4
or eax, 1 << 5
mov cr4, eax
; set the long mode bit
mov ecx, 0xC0000080
rdmsr
or eax, 1 << 8
wrmsr
; enable paging
mov eax, cr0
or eax, 1 << 31
or eax, 1 << 16
mov cr0, eax
```

Modifiziere cr4 Wert mit *left shift* um alternativ 100000 zu schreiben. Mit OR den Wert des eax Registers verändern!

Wir haben nun eine gültige Tabelle und müssen diese dem Betriebssystem bekannt machen.

Register benötigt Ort der Page Table

- Adresse der Level-3 Page in spezielles Register
- Aktiviere physikalisch Adresserweiterung (PAE)
- Setze das LONG-MODE-BIT
- Aktiviere Paging

```
; move page table address to cr3
mov eax, p4 table
mov cr3, eax
; enable PAE
mov eax, cr4
or eax, 1 << 5
mov cr4, eax
; set the long mode bit
mov ecx, 0xC0000080
rdmsr
or eax, 1 << 8
wrmsr
; enable paging
mov eax, cr0
or eax, 1 << 31
or eax, 1 << 16
mov cr0, eax
```

Modifiziere cr4 Wert mit *left shift* um alternativ 100000 zu schreiben. Mit OR den Wert des eax Registers verändern!

Lesen und schreiben eines model specific register

Wir haben nun eine gültige Tabelle und müssen diese dem Betriebssystem bekannt machen.

Register benötigt Ort der Page Table

- Adresse der Level-3 Page in spezielles Register
- Aktiviere physikalisch Adresserweiterung (PAE)
- Setze das LONG-MODE-BIT
- Aktiviere Paging

```
; move page table address to cr3
mov eax, p4 table
mov cr3, eax
; enable PAE
mov eax, cr4
or eax, 1 << 5
mov cr4, eax
; set the long mode bit
mov ecx, 0xC0000080
or eax, 1 << 8
wrmsr
; enable paging
mov eax, cr0
or eax, 1 << 31
or eax, 1 << 16
mov cr0, eax
```

Modifiziere cr4 Wert mit *left shift* um alternativ 100000 zu schreiben. Mit OR den Wert des eax Registers verändern!

Lesen und schreiben eines model specific register

Wir haben nun eine gültige Tabelle und müssen diese dem Betriebssystem bekannt machen.

Register benötigt Ort der Page Table

- Adresse der Level-3 Page in spezielles Register
- Aktiviere physikalisch Adresserweiterung (PAE)
- Setze das LONG-MODE-BIT
- Aktiviere Paging

```
; move page table address to cr3
mov eax, p4_table
mov cr3, eax

; enable PAE
mov eax, cr4
or eax, 1 << 5
mov cr4, eax

; set the long mode bit
mov ecx, 0xC0000080
rdmsr
or eax, 1 << 8
wrmsr

; enable paging
mov eax, cr0
or eax, 1 << 31
or eax, 1 << 16
mov cr0, eax</pre>
```

Modifiziere cr4 Wert mit *left shift* um alternativ 100000 zu schreiben. Mit OR den Wert des eax Registers verändern!

Lesen und schreiben eines model specific register

Wir haben nun eine gültige Tabelle und müssen diese dem Betriebssystem bekannt machen.

Register benötigt Ort der Page Table

- Adresse der Level-3 Page in spezielles Register
- Aktiviere physikalisch Adresserweiterung (PAE)
- Setze das LONG-MODE-BIT
- Aktiviere Paging

```
; move page table address to cr3
mov eax, p4_table
mov cr3, eax

; enable PAE
mov eax, cr4
or eax, 1 << 5
mov cr4, eax

; set the long mode bit
mov ecx, 0xC0000080
rdmsr
or eax, 1 << 8
wrmsr

; enable paging
mov eax, cr0
or eax, 1 << 31
or eax, 1 << 16
mov cr0, eax
```

Modifiziere cr4 Wert mit *left shift* um alternativ 100000 zu schreiben. Mit OR den Wert des eax Registers verändern!

Lesen und schreiben eines model specific register

Setzte Bit 16 und 31

Wir haben nun eine gültige Tabelle und müssen diese dem Betriebssystem bekannt machen.

Register benötigt Ort der Page Table

- Adresse der Level-3 Page in spezielles Register
- Aktiviere physikalisch Adresserweiterung (PAE)
- Setze das LONG-MODE-BIT
- Aktiviere Paging

```
; move page table address to cr3
mov eax, p4 table
                                                              Modifiziere cr4 Wert
mov cr3, eax
                                                              mit left shift um alternativ 100000 zu schreiben.
; enable PAE
                                                              Mit OR den Wert des eax Registers verändern!
mov eax, cr4
or eax, 1 << 5
mov cr4, eax
; set the long mode bit
mov ecx, 0xC0000080
                                                              Lesen und schreiben eines model specific register
or eax, 1 << 8
; enable paging
mov eax, cr0
                                                              Setzte Bit 16 und 31
or eax, 1 << 31
or eax, 1 << 16
mov cr0, eax
```

66

### TECHNICALLY WE ARE IN LONG-MODE

— But not in real long mode

99

# SETTING UP A GDT

## JUMPING HEADLONG INTO LONG MODE