# Multiplicador de punto flotante

Trabajo práctico final MyS - CESE 10 Cohorte

#### Diego Essaya

### Introducción

El componente desarrollado (desarrollado para la materia CLP) permite multiplicar dos números de punto flotante, según la norma IEEE-754, para una cantidad genérica de bits de palabra (N) y exponente (E).

Para el desarrollo de este TP, se generó una IP a partir del componente, mediante el IP Packager de Vivado. Luego se creó un proyecto en el que se conectó la IP al sistema de procesamiento ZYNQ7 mediante el bus AXI4 Lite, y un programa en C que efectúa la multiplicación de dos números de punto flotante.

### **Archivos**

El componente está desarrollado en lenguaje VHDL y consta de los siguientes archivos:

- Componente principal:
  - fpmul.vhd: Multiplicador de punto flotante
- Simulación y prueba del componente fpmul:
  - fpmul\_tb.vhd
  - delay.vhd, ffd.vhd: Delay y flip-flop D, utilizados en fpmul\_tb.vhd
  - $\bullet\,$ test-files: Casos de prueba con diferentes valores de N y E
- Script para compilar con GHDL y visualizar la simulación con GTKWave (instrucciones en README.md):
  - Makefile

El código C está en el archivo fpmul\_prj/fpmul\_prj.sdk/fpmul/src/fpmul.c.

#### **Funcionamiento**

El componente fpmul tiene los siguientes parámetros genéricos:

```
generic (
   N: integer := 32;
```

```
E: integer := 8
);
```

donde N es el tamaño de palabra y E la camtidad de bits del exponente. La configuración por defecto (32 y 8 respectivamente) corresponde al tipo binary32 del estándar IEEE-754.

Los puertos son:

```
port (
    a, b: in std_logic_vector(N - 1 downto 0);
    p: out std_logic_vector(N - 1 downto 0)
);
```

siendo a y b los números de punto flotante a multiplicar y p el producto calculado, en el mismo formato.

La palabra de N bits contiene 1 bit para representar el signo, E bits para el exponente y el resto (NP) para la mantisa:

```
N-1 N-2 ..... NP NP-1 0
```

La arquitectura del componente fpmul efectúa a grandes rasgos los siguientes pasos:

- 1. Multiplicar las mantisas de a y b (utilizando el componente mul).
- 2. Sumar los exponentes de a y b y luego restar el *bias* (esto se hace con dos instancias de addern).
- 3. El producto de las fracciones puede haber dado un número con 1 o 2 dígitos enteros (en binario, 01.xxx o 1x.xxx). En el segundo caso hay que correr la coma decimal un lugar a la izquierda e incrementar el exponente en 1; este incremento se efectúa con una instancia más de adder1.
- 4. El proceso normalize revisa en cuál de los dos casos mencionados estamos y trunca la mantisa y exponente apropiadamente.
- 5. El procedimiento check:
  - 1. Calcula el signo resultante como el signo de a XOR el signo de b.
  - 2. verifica si estamos en un caso de overflow o underflow, en cuyo caso provoca que la salida refleje el estado correspondiente.



Figura 1: Diagrama de flujo de datos de fpmul

#### Pruebas automáticas

El componente fpmul\_tb permite ejecutar miles de casos de prueba especificados en los archivos ubicados en test-files, y para cada caso verifica que la salida del componente sea correcta.

Ejemplo de una corrida de los casos de prueba:

```
$ make test
ghdl -r fpmul_tb --vcd=fpmul.vcd --assert-level=error
fpmul_tb.vhd:120:9:015ns:(report note): TEST: FF7FFFFF * 3F416F2B = FF416F2A
fpmul_tb.vhd:120:9:035ns:(report note): TEST: FF7FE5C6 * BEE7652D = 7EE74D78
fpmul_tb.vhd:120:9:055ns:(report note): TEST: FF7FCB8E * 400690D4 = FF7FFFFF
fpmul_tb.vhd:120:9:075ns:(report note): TEST: FF7FB156 * 3FB176D1 = FF7FFFFF
fpmul_tb.vhd:120:9:095ns:(report note): TEST: FF7F971E * BE929FC6 = 7E9263B3
fpmul_tb.vhd:120:9:0115ns:(report note): TEST: FF7F7CE5 * 3DCCC228 = FDCC594B
[...]
fpmul_tb.vhd:120:9:0399895ns:(report note): TEST: 3F0A6F33 * C14316A3 = C0D2FDE3
fpmul_tb.vhd:120:9:0399915ns:(report note): TEST: BF50BA33 * 41E68E60 = C1BBFB5F
fpmul_tb.vhd:120:9:0399935ns:(report note): TEST: 3F82205B * 40D15A17 = 40D4D46A
fpmul_tb.vhd:120:9:0399955ns:(report note): TEST: 400790C6 * 417C2993 = 42058886
fpmul_tb.vhd:120:9:0399975ns:(report note): TEST: C0640590 * C128600F = 4215F935
fpmul_tb.vhd:120:9:0399995ns:(report note): TEST: 3E9C3D08 * 41A1FE8C = 40C5BB78
fpmul_tb.vhd:93:16:0400010ns:(assertion failure): Fin de la simulacion
```

Notar que el mensaje assertion failure en este caso no indica que falló una prueba sino que corresponde a la última instrucción del código de pruebas:

```
assert false report "Fin de la simulacion" severity failure;
```

#### **Simulaciones**

El test bench fpmul\_tb.vhd permite simular el componente fpmul. En la Figura 2 se muestra una captura de pantalla de GTKWave mostrando el resultado de la simulación.

## Síntesis e implementación

Se utilizó el software Vivado 2018.1 para realizar la síntesis e implementación del sistema, sobre la placa Arty-Z7-10. En las Figuras 3, 4, 5, 6 se muestran los resultados de estas etapas.



Figura 2: Simulación del componente fpmul



Figura 3: Diseño de bloques



Figura 4: Dispositivo sintetizado

|          |             |           | Graph   Table |
|----------|-------------|-----------|---------------|
| Resource | Utilization | Available | Utilization % |
| LUT      | 487         | 17600     | 2.77          |
| LUTRAM   | 60          | 6000      | 1.00          |
| FF       | 638         | 35200     | 1.81          |
| DSP      | 2           | 80        | 2.50          |
| BUFG     | 1           | 32        | 3.13          |

Figura 5: Tabla de utilización



Figura 6: Gráfico de utilización

## Código C y prueba

El código C que permitió probar el diseño es el siguiente:

```
int main (void) {
    u32 opA = 0xFF7802DD;
    u32 opB = 0x3E410611;
    u32 res = 0x000000000; // deberia ser 0xFE3B0009;

    xil_printf("-- fpmul IP -- Inicio --\r\n");

    FPMUL_IP_mWriteReg(XPAR_FPMUL_IP_S_AXI_BASEADDR, FPMUL_IP_S_AXI_SLV_REGO_OFFSET, opA);
    FPMUL_IP_mWriteReg(XPAR_FPMUL_IP_S_AXI_BASEADDR, FPMUL_IP_S_AXI_SLV_REG1_OFFSET, opB);
    res = FPMUL_IP_mReadReg(XPAR_FPMUL_IP_S_AXI_BASEADDR, FPMUL_IP_S_AXI_SLV_REG2_OFFSET);

    xil_printf("Cuenta: %x *%x = %x\r\n", opA, opB, res);
}
```

Al ejecutarlo se envía el siguiente texto mediante la interfaz UART, lo cual prueba que el multiplicador funciona correctamente y puede ser utilizado desde el sistema de procesamiento mediante el bus AXI:

```
-- fpmul IP -- Inicio --
Cuenta: FF7802DD * 3E410611 = FE3B0009
```

#### **Dificultades**

La implementación realizada para la materia CLP no pudo ser utilizada sin cambios, debido a los siguientes problemas:

 La implementación estaba hecha en lenguaje VHDL-2008, y el IP packager de Vivado no soporta esa versión. Para este TP se hicieron los ajustes necesarios para utilizar el lenguaje VHDL-87 y de esta manera que módulo pueda ser empaquetado en una IP.

■ La implementación original además contenía módulos VHDL para sumar y multiplicar números enteros. A pesar de que la simulación arrojaba resultados satisfactorios, por alguna razón el diseño final no funcionaba (el resultado de la multiplicación era siempre 80000000 independientemente del valor de los operandos).

Para resolver esto se reescribió la arquitectura de fpmul descartando los módulos sumador y multiplicador y efectuando las operaciones mediante sentencias de VHDL, dentro de un bloque process.