| Лабораторная Работа №3 | M3100                 | 2022 |
|------------------------|-----------------------|------|
| ISA                    | Ерёмин Владимир Ильич |      |

**Цель работы:** знакомство с архитектурой набора команд RISC-V.

**Инструментарий и требования к работе:** C++20, MSVC (19.34.31937.0, x64) и CMake (3.24.202208181-MSVC 2).

**Описание**: изучить систему кодирования команд RISC-V и структуру Elf файла. Решить предложенную задачу. Оформить отчет.

**Задача:** необходимо написать программу-транслятор (дизассемблер), с помощью которой можно преобразовывать машинный код в текст программы на языке ассемблера.

## Система кодирования команд RISC-V

### Основная информация.

Систему кодирования команд описывает так называемая **ISA** (Instruction set architecture). В общем ISA задает поддерживаемые инструкции, типы данных, регистры. Описывает управление памятью, а также фундаментальный функционал. А также модель ввода/вывода..RISC-V — это, семейство связанных между собой ISA. На данных момент оно состоит из 4-основных ISA. Каждая из которых задает ширину регистров, размер адресного пространства и количество регистров, соответственно. Из них мы будем рассматривать **RV32I**.

**RV32I** имеет: 32-битное адресное пространство, 32-битные инструкции и 32-битные целочисленные регистры.

**RISC-V** была спроектирована с расчетом на расширяемость и специфику конкретного окружения. Так, каждая из базовых ISA может быть расширена с одним или более "расширением набора инструкций". Причем, стандарт задает и специфику конкретной инструкции, это сделано для того, чтобы основные инструкции не были перекрыты расширениями. Мы рассматриваем стандартную **ISA - I**, и расширение **M** - для поддержки целочисленного деления и умножения.

Система также задает и модель памяти: в данном случае **RV32I** имеет зацикленное байт-адресное адресное пространство размером  $2^{32}$  байт. Также задаются стандартные типы данных (эти типы встретятся еще при описании elf-файла): word (4 байта), halfword (2 байта), doubleword (8 байт) и quadword (16 байт).

Хоть мы требуем здесь 32-битных инструкции, в действительности размер инструкций в разных ISA может отличаться. Это характеризуется префиксом соответствующей команды. Сейчас, официально задокументированы только 16 и 32-битные инструкции.

Основные ISA RISC-V могут иметь как little-endian, так и big-endian модели памяти. Сами инструкции записаны последовательно так, чтобы при последовательном считывании по 32-х бит - команда не оказалась считанной частично.

### Регистры.

| XLEN-1 |           | 0 |
|--------|-----------|---|
|        | x0 / zero |   |
|        | x1        |   |
|        | x2        |   |
|        | x3        |   |
|        | x4        |   |
|        | x5        |   |
|        | x6        |   |
|        | x7        |   |
|        | x8        |   |
|        | x9        |   |
|        | x10       |   |
|        | x11       |   |
|        | x12       |   |
|        | x13       |   |
|        | x14       |   |
|        | x15       |   |
|        | x16       |   |
|        | x17       |   |
|        | x18       |   |
|        | x19       |   |
|        | x20       |   |
|        | x21       |   |
|        | x22       |   |
|        | x23       |   |
|        | x24       |   |
|        | x25       |   |
|        | x26       |   |
|        | x27       |   |
|        | x28       |   |
|        | x29       |   |
|        | x30       |   |
|        | x31       |   |
|        | XLEN      |   |
| XLEN-1 |           | 0 |
|        | рс        |   |
|        | XLEN      |   |

Рисунок 1 - Базовое состояние регистров.

Продолжая описывать ISA, мы переходим к регистрам. Аналогично предыдущим параметрам, количество регистров у RV32I также 32. В нулевом регистре (zero) все биты установлены в 0. Дополнительно имеется дополнительный регистр рс - содержащий адрес исполняемой инструкции.

#### Формат инструкций.

Все инструкции описываются через 6 возможных типов. Основными считаются 4 (R/I/S/U), с дополнительными 2 (B/J) - они незначительно отличаются, поэтому названия иногда даже совмещают (SB/UJ).

| 31 30 25            | 24 21    | 20     | 19  | 15 14    | 12 11  | 1 8              | 7       | 6 0    |        |
|---------------------|----------|--------|-----|----------|--------|------------------|---------|--------|--------|
| funct7              | rs2      |        | rs1 | func     | et3    | $_{\mathrm{rd}}$ |         | opcode | R-type |
|                     |          |        |     |          |        |                  |         |        |        |
| imm[1               | 1:0]     |        | rs1 | func     | et3    | $_{\rm rd}$      |         | opcode | I-type |
|                     |          |        |     |          |        |                  |         |        |        |
| imm[11:5]           | rs2      |        | rs1 | func     | et3    | imm              | 4:0]    | opcode | S-type |
|                     |          |        |     |          |        |                  |         |        |        |
| imm[12] $imm[10:5]$ | rs2      |        | rs1 | func     | et3 in | mm[4:1]          | imm[11] | opcode | B-type |
|                     |          |        |     |          |        |                  |         |        |        |
|                     | imm[31:1 | 2]     |     |          |        | $_{\rm rd}$      |         | opcode | U-type |
|                     |          |        |     |          |        |                  |         |        | _      |
| imm[20] $imm[10]$   | 0:1] in  | nm[11] | imn | n[19:12] |        | $_{\mathrm{rd}}$ |         | opcode | J-type |

Рисунок 2 - Виды инструкций RISC-V ISA.

Можно заметить, что первые 7 бит (opcode) статичны независимо от вида инструкции. Верно! Именно по ним и можно различать вид, чтобы затем более детально ее разобрать. Также стоит заметить, что соответствующие поля (rs1/rs2/rd) и (funct3/funct7) остаются на одном месте независимо от вида.

Кстати, эти поля отвечают за регистры источника (RS1/2 - Register Source 1/2) и регистр назначения (RD - Register Destination). А "funct3/7" отвечают за идентификацию инструкции.

**Imm** часто остается разбитым на кусочки, но в действительности — это одно дополнительное значение для инструкции: константа, адрес, офсет.

| 31 |                   | 20 19 | 15  | 14 12        | 11 7    | 7 6    | 0 |
|----|-------------------|-------|-----|--------------|---------|--------|---|
|    | imm[11:0]         |       | rs1 | funct3       | rd      | opcode |   |
|    | 12                |       | 5   | 3            | 5       | 7      |   |
|    | I-immediate[11:0] |       | src | ADDI/SLTI[U] | dest    | OP-IMM |   |
|    | I-immediate[11:0] |       | src | ANDI/ORI/XO  | RI dest | OP-IMM |   |

Рисунок 3 - Пример инструкции вида I.

Здесь исходя из opcode - мы понимаем вид. Основываясь на поле funct3 - мы узнаем инструкцию. Данная инструкции производят соответствующую операцию над регистром rs1 и значением imm, и возвращают результат в rd.

|                       |            | Base Instr | uction S | et          |         | _     |
|-----------------------|------------|------------|----------|-------------|---------|-------|
|                       | imm[31:12] |            |          | rd          | 0110111 | LUI   |
|                       | imm[31:12] |            |          | rd          | 0010111 | AUIPO |
| imm[20 10:1 11 19:12] |            |            |          | rd          | 1101111 | JAL   |
| imm[11                | :0]        | rs1        | 000      | rd          | 1100111 | JALR  |
| imm[12 10:5]          | rs2        | rs1        | 000      | imm[4:1 11] | 1100011 | BEQ   |
| imm[12 10:5]          | rs2        | rs1        | 001      | imm[4:1 11] | 1100011 | BNE   |
| imm[12 10:5]          | rs2        | rs1        | 100      | imm[4:1 11] | 1100011 | BLT   |
| imm[12 10:5]          | rs2        | rs1        | 101      | imm[4:1 11] | 1100011 | BGE   |
| imm[12 10:5]          | rs2        | rs1        | 110      | imm[4:1 11] | 1100011 | BLTU  |
| imm[12 10:5]          | rs2        | rs1        | 111      | imm[4:1 11] | 1100011 | BGEU  |
| imm[11                | :0]        | rs1        | 000      | rd          | 0000011 | LB    |
| imm[11                | :0]        | rs1        | 001      | rd          | 0000011 | LH    |
| imm[11                | :0]        | rs1        | 010      | rd          | 0000011 | LW    |
| imm[11                | :0]        | rs1        | 100      | rd          | 0000011 | LBU   |
| imm[11                | :0]        | rs1        | 101      | rd          | 0000011 | LHU   |
| imm[11:5]             | rs2        | rs1        | 000      | imm[4:0]    | 0100011 | SB    |
| imm[11:5]             | rs2        | rs1        | 001      | imm [4:0]   | 0100011 | SH    |
| imm[11:5]             | rs2        | rs1        | 010      | imm 4:0     | 0100011 | SW    |
| imm 11                | :0]        | rs1        | 000      | rd          | 0010011 | ADDI  |
| imm 11                | :0         | rs1        | 010      | rd          | 0010011 | SLTI  |
| imm[11:0]             |            | rs1        | 011      | rd          | 0010011 | SLTIU |
| imm 11                | :0         | rs1        | 100      | rd          | 0010011 | XORI  |
| imm 11                | :0         | rs1        | 110      | rd          | 0010011 | ORI   |
| imm 11                | :0]        | rs1        | 111      | rd          | 0010011 | ANDI  |
| 0000000               | shamt      | rs1        | 001      | rd          | 0010011 | SLLI  |
| 0000000               | shamt      | rs1        | 101      | rd          | 0010011 | SRLI  |
| 0100000               | shamt      | rs1        | 101      | rd          | 0010011 | SRAI  |
| 0000000               | rs2        | rs1        | 000      | rd          | 0110011 | ADD   |
| 0100000               | rs2        | rs1        | 000      | rd          | 0110011 | SUB   |
| 0000000               | rs2        | rs1        | 001      | rd          | 0110011 | SLL   |
| 0000000               | rs2        | rs1        | 010      | rd          | 0110011 | SLT   |
| 0000000               | rs2        | rs1        | 011      | rd          | 0110011 | SLTU  |
| 0000000               | rs2        | rs1        | 100      | rd          | 0110011 | XOR   |
| 0000000               | rs2        | rs1        | 101      | rd          | 0110011 | SRL   |
| 0100000               | rs2        | rs1        | 101      | rd          | 0110011 | SRA   |
| 0000000               | rs2        | rs1        | 110      | rd          | 0110011 | OR    |
| 0000000               | rs2        | rs1        | 111      | rd          | 0110011 | AND   |
| fm pr                 |            | rs1        | 000      | rd          | 0001111 | FENC  |
| 000000000000          |            | 00000      | 000      | 00000       | 1110011 | ECAL  |
| 0000000               | 00000      | 000        | 00000    | 1110011     | EBRE    |       |

Рисунок 4 - Список используемых инструкций (1/2).

#### RV32M Standard Extension

| 0000001 | rs2 | rs1 | 000 | rd | 0110011 | MUL    |
|---------|-----|-----|-----|----|---------|--------|
| 0000001 | rs2 | rs1 | 001 | rd | 0110011 | MULH   |
| 0000001 | rs2 | rs1 | 010 | rd | 0110011 | MULHSU |
| 0000001 | rs2 | rs1 | 011 | rd | 0110011 | MULHU  |
| 0000001 | rs2 | rs1 | 100 | rd | 0110011 | DIV    |
| 0000001 | rs2 | rs1 | 101 | rd | 0110011 | DIVU   |
| 0000001 | rs2 | rs1 | 110 | rd | 0110011 | REM    |
| 0000001 | rs2 | rs1 | 111 | rd | 0110011 | REMU   |

Рисунок 5 - Список используемых инструкций (2/2).

Имея информацию про каждую конкретную инструкцию, можно сопоставить любой набор из 32-битов любой команде. Используя битовые маски и уникальное для каждой команды значение, мы прогоняем рассматриваемую команду через маску и сравниваем с конкретным значением, чтобы определить вид команды.

## Структура elf файла.



Рисунок 6 - Структура Elf файла.

## Elf файл состоит из:

Заголовок файла (ELF Header) имеет фиксированное расположение в начале файла и содержит общее описание структуры файла и его основные характеристики, такие как: тип, версия формата, архитектура процессора, виртуальный адрес точки входа, размеры и смещения остальных частей файла.

Таблица заголовков программы - содержит заголовки, каждый из которых описывает отдельный сегмент программы и его атрибуты либо другую информацию, необходимую операционной системе для подготовки программы к исполнению. (но в данном случае мы ее будем игнорировать).

Таблица заголовков секций содержит атрибуты секций файла. Данная таблица необходима только компоновщику, исполняемые файлы в наличии этой таблицы не нуждаются (ELF загрузчик её игнорирует). Предоставленную в таблице заголовков секций информацию компоновщик использует для оптимального размещения данных секций по сегментам при сборке файла с учётом их атрибутов. Секции, которые мы обрабатываем — это: .text - подряд записанные инструкции. .symtab - таблица со статическими символами elf файла. .strtab - имена вхождений .symtab. И таблица с именами секций, чтобы иметь возможность их распознать.

# Описание работы написанного кода.

disasm

Данный файл содержит констаты (маски, названия регистров и уникальные биты для каждой команды). С их помощью производится анализ каждой отдельной команды, а затем такая информация, как: имя, регистры и формат помещаются в массив в таком-же порядке.

/elf

Содержит магические байты, объявления функций для парсинга. Функции парсинга, пытаются разбить работу на секции, а затем собрать все в одну структуру которую в дальнейшем выведет основная программа.

/main

Для тестов – не иммет смысла в ходе данной работы.

/rv3

Исполняемый файл. Принимает аргументы, запускает парсеры. После получения структуры elf выводит ее. Чтобы расставить метки — делает двойной проход. Поддерживат std::map для контроля адресного положения при выводе.

Результат работы написанной программы.

/test/test\_elf.disasm

```
1. SYMBOL TABLE
2.
3. 00000000 1
                *UND* 00000000 *UND*
4. 00010074 l d .text 00000000 .text
5. 00011124 l d .bss 00000000 .bss
6. 00000000 l d .comment 00000000 .comment
7. 00000000 l d .riscv.attributes 00000000 .riscv.attributes
8. 00000000 l df *ABS* 00000000 test.c
.text 00000000 __SDATA_BEGIN__
F .text 00000078 mmul
11.00011124 g
12.000100ac g
13.00000000 g
                 *UND* 00000000 _start
              0 .bss 00000000 _start

0 .bss 00000000 _BSS_END_
.bss 00000000 _bss_start

F .text 00000001c main
14.00011124 g
15.00011c14 g
16.00011124 g
17.00010074 g
                 .text 00000000 __DATA_BEGIN__
.text 00000000 _edata
18.00011124 g
19.00011124 g
                 .bss 00000000 _end
20.00011c14 g
21.00011764 g
                 0 .bss 00000190 a
23. Disassembly of section .text:
24.
25.00010074 <main>:
26. 10074: ff010113
                              addi sp,sp,-16
                                sw ra,12(sp)
jal ra,0x100ac <mmul>
lw ra,12(sp)
li a0,0
27.
         10078:00112623
28.
        1007c:030000ef
29.
        10080:00c12083
30.
        10084:00000513
        10088: 01010113
31.
                                addi sp, sp, 16
32.
        1008c: 00008067
                                 ret
33.
        10090:00000013
                                nop
                              nop
lui sp,0x100
jal ra,0x10074 <main>
mv a1,a0
li a7,10
34.
        10094:00100137
35.
        10098: fddff0ef
36.
        1009c: 00050593
        100a0:00a00893
37.
        100a4: Off0000f
                                 fence
38.
        100a8:00000073
39.
                                 ecall
40.
41.000100ac <mmul>:
42. 100ac: 00011f37
                                        t5,0x11
                                lui
43.
        100b0:124f0513
                                addi a0,t5,292
        100b4: 65450513
44.
                                addi a0,a0,1620
45.
        100b8:124f0f13
                                 addi t5,t5,292
46.
        100bc: e4018293
                                 addi t0,qp,-448
        100c0: fd018f93
                                 addi t6,gp,-48
47.
48.
        100c4:02800e93
                                li
                                        t4,40
49.
        100c8: fec50e13
                                addi t3,a0,-20, L2
                                mv
50.
        100cc: 000f0313
                                        t1,t5
51.
        100d0:000f8893
                                mv
                                        a7,t6
52.
         100d4:00000813
                                li
                                        a6,0
                               mv
mv
li
lb
53.
         100d8:00088693
                                        a3,a7, L1
54.
         100dc: 000e0793
                                        a5,t3
55.
         100e0:00000613
                                        a2,0
56.
         100e4:00078703
                                       a4,0(a5), L0
57.
         100e8: 00069583
                                        a1,0(a3)
                                 addi a5,a5,1
58.
         100ec: 00178793
```

```
59.
         100f0:02868693
                                  addi
                                         a3,a3,40
60.
         100f4:02b70733
                                         a4,a4,a1
                                  mul
         100f8:00e60633
                                         a2,a2,a4
61.
                                  add
         100fc: fea794e3
                                         a5,a0,0x100e4 < L3 >
62.
                                  bne
         10100:00c32023
63.
                                         a2,0(t1)
                                  SW
64.
         10104:00280813
                                  addi
                                        a6,a6,2
         10108:00430313
65.
                                  addi
                                        t1,t1,4
66.
         1010c: 00288893
                                  addi
                                        a7,a7,2
67.
         10110: fdd814e3
                                 bne
                                         a6,t4,0x100d8 <L3>
68.
         10114:050f0f13
                                 addi
                                        t5,t5,80
69.
         10118:01478513
                                 addi a0,a5,20
70.
         1011c: fa5f16e3
                                        t5,t0,0x100c8 <L3>
                                 bne
         10120:00008067
71.
                                  ret
72.
73.
```

#### Список источников.

Листинг кода.

/include/disasm.h

```
1. #pragma once
2.
3. #include <array>
4. #include <bitset>
5.
6. namespace elf {
      constexpr uint32 t MATCH BEQ = 0x63;
8.
      constexpr uint32_t MASK_BEQ = 0x707f;
9.
      constexpr uint32_t MATCH_BNE = 0x1063;
10.
      constexpr uint32_t MASK_BNE = 0x707f;
      constexpr uint32_t MATCH_BLT = 0x4063;
11.
12.
      constexpr uint32 t MASK BLT = 0x707f;
      constexpr uint32 t MATCH BGE = 0x5063;
13.
      constexpr uint32 t MASK BGE = 0x707f;
14.
      constexpr uint32 t MATCH BLTU = 0x6063;
15.
16.
      constexpr\ uint32\ t\ MASK\ BLTU = 0x707f;
17.
      constexpr uint32 t MATCH BGEU = 0x7063;
18.
      constexpr uint32 t MASK BGEU = 0x707f;
      constexpr uint32 t MATCH JALR = 0x67;
19.
      constexpr uint32 t MASK JALR = 0x707f;
21.
      constexpr uint32 t MATCH JAL = 0x6f;
22.
      constexpr uint32 t MASK JAL = 0x7f;
23.
      constexpr uint32 t MATCH LUI = 0x37;
      constexpr uint32 t MASK LUI = 0x7f;
24.
      constexpr uint32 t MATCH AUIPC = 0x17;
25.
      constexpr uint32 t MASK AUIPC = 0x7f;
26.
      constexpr uint32 t MATCH ADDI = 0x13;
27.
      constexpr uint32 t MASK ADDI = 0x707f;
28.
      constexpr uint32 t MATCH SLLI = 0x1013;
29.
30.
      constexpr uint32 t MASK SLLI = 0xfc00707f;
31.
      constexpr uint32 t MATCH SLTI = 0x2013;
      constexpr uint32_t MASK_SLTI = 0x707f;
32.
33.
      constexpr uint32_t MATCH_SLTIU = 0x3013;
34.
      constexpr uint32_t MASK_SLTIU = 0x707f;
35.
      constexpr uint32_t MATCH_XORI = 0x4013;
      constexpr uint32 t MASK_XORI = 0x707f;
36.
37.
      constexpr uint32 t MATCH SRLI = 0x5013;
38.
      constexpr uint32 t MASK SRLI = 0xfc00707f;
39.
      constexpr uint32 t MATCH SRAI = 0x40005013;
40.
      constexpr uint32 t MASK SRAI = 0xfc00707f;
      constexpr uint32 t MATCH ORI = 0x6013;
41.
42.
      constexpr uint32 t MASK ORI = 0x707f;
43.
      constexpr uint32 t MATCH ANDI = 0x7013;
44.
      constexpr uint32 t MASK ANDI = 0x707f;
45.
      constexpr uint32 t MATCH ADD = 0x33;
46.
      constexpr uint32 t MASK ADD = 0xfe00707f;
      constexpr uint32 t MATCH SUB = 0x40000033;
47.
      constexpr uint32 t MASK SUB = 0xfe00707f;
48.
      constexpr uint32 t MATCH SLL = 0x1033;
49.
50.
      constexpr uint32 t MASK SLL = 0xfe00707f;
      constexpr uint32 t MATCH SLT = 0x2033;
51.
      constexpr uint32 t MASK SLT = 0xfe00707f;
52.
53.
      constexpr uint32 t MATCH SLTU = 0x3033;
      constexpr uint32 t MASK SLTU = 0xfe00707f;
54.
      constexpr uint32 t MATCH XOR = 0x4033;
55.
56.
      constexpr uint32 t MASK XOR = 0xfe00707f;
57.
      constexpr uint32 t MATCH SRL = 0x5033;
58.
      constexpr uint32_t MASK_SRL = 0xfe00707f;
      constexpr uint32_t MATCH_SRA = 0x40005033;
59.
      constexpr uint32 t MASK SRA = 0xfe00707f;
60.
61.
      constexpr uint32_t MATCH_OR = 0x6033;
62.
      constexpr uint32_t MASK OR = 0xfe00707f;
63.
      constexpr uint32 t MATCH AND = 0x7033;
      constexpr uint32_t MASK_AND = 0xfe00707f;
64.
      constexpr uint32 t MATCH ADDIW = 0x1b;
65.
      constexpr uint32 t MASK ADDIW = 0x707f;
66.
```

```
1. #pragma once
2.
3. #include <cstdint>
4. #include <filesystem>
6. #include "disasm.h"
8. namespace fs = std::filesystem;
10.namespace elf {
      constexpr char MAGIC[4] = \{0x7f, 'E', 'L', 'F'\};
12.
13.
      using Elf32 Half = uint16 t;
14.
15.
      using Elf32 Word = uint32 t;
      using Elf32 Sword = int32 t;
16.
17.
18.
      using Elf32 Xword = uint64 t;
19.
      using Elf32 Sxword = int64 t;
20.
21.
      using Elf32 Addr = int32 t;
22.
23.
      using Elf32 Off = uint32 t;
24.
25.
      using Elf32 Section = uint16 t;
26.
27.
      using Elf32 Versym = Elf32 Half;
28.
      constexpr uint32 t EI NIDENT = 16;
29.
30.
31.
      struct Elf32 Ehdr {
          unsigned char e ident[EI NIDENT]; // Magic number and other info
32.
33.
          Elf32_Half e_type; // Object file type
          Elf32_Half e_machine; // Architecture
35.
          Elf32 Word e version; // Object file version
36.
          Elf32_Addr e_entry; // Entry point virtual address
          Elf32_Off e_phoff; // Program header table file offset
37.
38.
         Elf32_Off e_shoff; // Section header table file offset
39.
         Elf32 Word e flags; // Processor-specific flags
40.
         Elf32 Half e ehsize; // ELF header size in bytes
         Elf32 Half e phentsize; // Program header table entry size
41.
         Elf32 Half e phnum; // Program header table entry count
42.
         Elf32 Half e shentsize; // Section header table entry size
43.
         Elf32 Half e shnum; // Section header table entry count
44.
45.
          Elf32 Half e shstrndx; // Section header string table index
46.
      };
47.
48.
      struct Elf32 Shdr {
```

```
49.
          Elf32 Word sh name; // Section name (string tbl index)
50.
          Elf32 Word sh type; // Section type
          Elf32 Word sh flags; // Section flags
51.
          Elf32 Addr sh addr; // Section virtual addr at execution
52.
          Elf32_Off sh_offset; // Section file offset
53.
          Elf32 Word sh size; // Section size in bytes
54.
          Elf32_Word sh_link; // Link to another section
55.
          Elf32 Word sh info; // Additional section information
56.
57.
          Elf32_Word sh_addralign; // Section alignment
58.
          Elf32 Word sh entsize; // Entry size if section holds table
59.
     };
60.
     struct Elf32 Sym {
61.
          Elf32 Word st name;
62.
          Elf32 Addr st value;
63.
         Elf32 Word st size;
64.
65 .
          unsigned char st_info;
66.
         unsigned char st other;
67.
          Elf32 Half st shndx;
68.
     };
69.
70.
     struct Elf {
71.
         Elf32 Ehdr header;
         std::vector<Elf32 Shdr> sections;
72.
73.
         std::vector<Elf32 Sym> symtab;
74.
         std::vector<char> shstr;
75.
         std::vector<char> strtab;
76.
          std::vector<std::pair<RawInst, Inst>> text;
77.
     };
78.
79.
     bool Validate(const fs::path& path);
80.
81.
     Elf Parse(const fs::path& path);
82.
     Elf32 Ehdr ParseEhdr(std::istream& in);
     std::vector<Elf32_Shdr> ParseShdr(std::istream& in, Elf32_Off e_shoff,
  Elf32 Half e shnum);
     std::vector<Elf32 Sym> ParseSym(std::istream& in, const Elf32 Shdr&
  shdr);
86.
     std::vector<char> ParseShstr(std::istream& in, const Elf32 Shdr&
  shstr);
     std::vector<char> ParseStrtab(std::istream& in, const Elf32 Shdr&
     std::vector<std::pair<RawInst, Inst>> ParseText(std::istream& in, const
  Elf32 Shdr& text);
90. };
91.
```

```
1. #include <disasm.h>
3. #include <stdexcept>
5. uint32 t elf::GetCsrImm(const RawInst& inst) {
    return (inst >> 15) & 0x1f;
7. }
9. uint32 t elf::GetRD(const RawInst& inst) {
10. return (inst >> 7) & 0x1f;
11. }
13.uint32 t elf::GetRS1(const RawInst& inst) {
14. return (inst >> 15) & 0x1f;
15. }
16.
17.uint32 t elf::GetRS2(const RawInst& inst) {
18. return (inst >> 20) & 0x1f;
19.}
20.
21. uint32 t elf::Bextr(
22. const uint32 t src, const uint32 t start,
    const uint32 t len
24.) {
25.
    return (src >> start) & ((1 << len) - 1);
26. }
28.int32 t elf::Shamt(const uint32 t value) {
29. return Bextr(value, 20, 6);
30. }
31.
32. uint32 t elf::ImmSign(const uint32 t value) {
33. const int sign = Bextr(value, 31, 1);
      return sign == 1 ? static cast<uint32 t>(-1) : 0;
35. }
37.int32_t elf::GetBImm(const uint32_t value) {
38. return (Bextr(value, 8, 4) << 1) + (Bextr(value, 25, 6) << 5) +
39.
         (Bextr(value, 7, 1) << 11) + (ImmSign(value) << 12);
40.}
41.
42. uint32 t elf::GetIImmUnsigned(const uint32 t value) {
43. return value >> 20;
44.}
45.
46.int32 t elf::GetIImm(const uint32 t value) {
    int val = Bextr(value, 20, 12);
47.
48.
      int sign = Bextr(value, 31, 1) == 1 ? -1 : 1;
49.
50.
      if (sign == −1)
         val |= (0xfffff000);
51
52.
      return val;
53. }
54.
55. int32 t elf::GetSImm(const uint32 t value) {
```

```
int sign = Bextr(value, 31, 1) == 1 ? -1 : 1;
56.
57.
      int val = Bextr(value, 7, 5) + (Bextr(value, 25, 7) << 5);</pre>
58.
      if (sign == -1)
59.
60.
         val |= (0xfffff000);
61.
      return val;
62. }
64.int32_t elf::GetJImm(const uint32_t value) {
      int sign = Bextr(value, 31, 1) == 1 ? -1 : 1;
66.
      int val = (Bextr(value, 21, 10) << 1) + (Bextr(value, 20, 1) << 11) +
          (Bextr(value, 12, 8) << 12) + (Bextr(value, 31, 1) << 20);
67.
68.
      if (sign == −1)
69.
         val |= (0xfff00000);
70.
71.
      return val;
72.}
73.
74.elf::Inst elf::Add(const RawInst& inst) {
75. return {
          "add", REGISTERS[GetRS1(inst)], REGISTERS[GetRS2(inst)],
          REGISTERS[GetRD(inst)], 0, "add\t%R,%1S,%2S"
78.
      };
79.}
80.
81. elf::Inst elf::Addi(const RawInst& inst) {
82. const int32 t imm = GetIImm(inst);
83.
     if (GetRS1(inst) == 0) {
84.
          if (GetRD(inst) == 0 && imm == 0) {
              return {"nop", "", "", 0, "nop"};
85.
86.
87.
         return {"li", "", REGISTERS[GetRD(inst)], imm, "li\t*R,%I"};
88.
89.
90.
91.
    if (imm == 0) {
         return {"mv", REGISTERS[GetRS1(inst)], "", REGISTERS[GetRD(inst)],
  0, "mv\t%R,%1S"};
93.
94
     return {"addi", REGISTERS[GetRS1(inst)], "", REGISTERS[GetRD(inst)],
   imm, "addi\t%R,%1S,%I"};
96.}
98.elf::Inst elf::And(const RawInst& inst) {
     return {
                 "and", REGISTERS[GetRS1(inst)], REGISTERS[GetRS2(inst)],
100.
                REGISTERS[GetRD(inst)], 0, "and\t%R,%1S,%2S"
101.
102.
           };
103.
104
105.
         elf::Inst elf::Andi(const RawInst& inst) {
            const int32 t imm = GetIImm(inst);
106.
107.
            return {"andi", REGISTERS[GetRS1(inst)], "",
108.
   REGISTERS[GetRD(inst)], imm, "andi\to\to\Ref{t}\Ref{R},0x\Ref{X}\");
```

```
109.
         }
110.
111.
         elf::Inst elf::Auipc(const RawInst& inst) {
           const auto* in = reinterpret_cast<const InstructionU*>(&inst);
112.
113.
                "auipc", "", REGISTERS[GetRD(inst)],
114.
115.
                (in->data << 12 >> 12) & Oxfffff, "auipc\text{term}, 0xex"
116.
            };
117.
         }
118.
119.
        elf::Inst elf::Beg(const RawInst& inst, const int32 t pc) {
120
            if (GetRS2(inst) == 0) {
121.
                return {
                     "begz", REGISTERS[GetRS1(inst)], "", "", GetBImm(inst) +
122.
  pc, "beqz\t%1S,0x%X"
123.
124.
                };
125.
126.
127.
            return {
                "beq", REGISTERS[GetRS1(inst)], REGISTERS[GetRS2(inst)], "",
128.
                GetBImm(inst) + pc, "beqz\t%1S,%2S,0x%X"
129.
130.
            } ;
131.
        }
132.
1.3.3.
        elf::Inst elf::Bge(const RawInst& inst, const int32 t pc) {
134.
           if (GetRS2(inst) == 0) {
                return {"bgez", REGISTERS[GetRS1(inst)], "", "",
135.
  GetBImm(inst) + pc, "bgez\tellus";
136.
137.
            if (GetRS1(inst) == 0) {
                return {"blez", "", REGISTERS[GetRS2(inst)], "",
138.
  GetBImm(inst) + pc, "blez\text{t%2S,0x%X"};
140.
            return {
                "bge", REGISTERS[GetRS1(inst)], REGISTERS[GetRS2(inst)], "",
141.
142.
                GetBImm(inst) + pc, "bge\t%1S,%2S,0x%X"
143.
            };
144
145.
146.
         elf::Inst elf::Bqeu(const RawInst& inst, const int32 t pc) {
147.
           return {
                "bgeu", REGISTERS[GetRS1(inst)], REGISTERS[GetRS2(inst)],
149.
                GetBImm(inst) + pc, "bgeu\t%1S,%2S,0x%X"
150.
           };
         }
151.
152.
153.
         elf::Inst elf::Blt(const RawInst& inst, const int32 t pc) {
154.
            if (GetRS2(inst) == 0) {
                return {"bltz", REGISTERS[GetRS1(inst)], "", "",
155.
   GetBImm(inst) + pc, "bltz\t%1S,0x%X"};
156.
           }
157.
158.
            if (GetRS1(inst) == 0) {
                return {"bgtz", "", REGISTERS[GetRS2(inst)], "",
159.
  GetBImm(inst) + pc, "bgtz\t%2S,0x%X"};
```

```
}
160.
161.
162.
                           return {
                                    "blt", REGISTERS[GetRS1(inst)], REGISTERS[GetRS2(inst)], "",
163.
164.
                                    GetBImm(inst) + pc, "blt\t%1S,%2S,0x%X"
165.
                           };
166.
167.
168.
                   elf::Inst elf::Bltu(const RawInst& inst, const int32 t pc) {
169.
                           return {
170.
                                      "bltu", REGISTERS[GetRS1(inst)], REGISTERS[GetRS2(inst)],
                                    GetBImm(inst) + pc, "bltu\to\to\15, %2S, 0x%X"
171.
172.
                          };
173.
                   }
174.
                     elf::Inst elf::Bne(const RawInst& inst, const int32 t pc) {
175.
176.
                          if (GetRS2(inst) == 0) {
                                    return {"bnez", REGISTERS[GetRS1(inst)], "", "",
177.
     GetBImm(inst) + pc, "bnez\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler\telluler
178.
179.
180.
                            return {
181.
                                      "bne", REGISTERS[GetRS1(inst)], REGISTERS[GetRS2(inst)], "",
182.
                                     GetBImm(inst) + pc, "bne\t%1S, %2S, 0x%0X"
183.
                            } ;
184.
185.
186.
                     elf::Inst elf::Fence(const RawInst& inst) {
                        return {"fence", "", "", "", 0, "fence"};
187.
188.
189.
190.
                    elf::Inst elf::Fencei(const RawInst& inst) {
                        return {"fence.i", "", "", "", 0, "fence.i"};
191.
192.
193.
194.
                    elf::Inst elf::Jal(const RawInst& inst, const int32 t pc) {
195.
                          const int32 t offset = GetJImm(inst);
                           const int32 t rd = GetRD(inst);
196.
                            if (rd == 0) {
197.
                                     return {"j", "", "", offset + pc, "j\t0x%0X"};
198.
199.
200.
                           return {"jal", "", "", REGISTERS[rd], offset + pc,
      "jal\t%R,0x%0X"};
202.
                   }
203.
204.
                    elf::Inst elf::Jalr(const RawInst& inst) {
                         const int32 t offset = GetIImm(inst);
205.
206.
                           if (offset == 0 \&\& GetRD(inst) == 0 \&\& GetRS1(inst) == 1) {
207.
                                   return {"ret", "", "", "", 0, "ret"};
208.
209.
210
                            if (offset == 0 && GetRD(inst) == 1) {
                                    return {"jalr", REGISTERS[GetRS1(inst)], "", "", 0,
211.
       "jalr\t%1S"};
```

```
212
213.
           if (offset == 0 && GetRD(inst) == 0) {
               return {"jr", REGISTERS[GetRS1(inst)], "", "", 0,
214.
 "jr\t%1S"};
215.
            if (GetRD(inst) == GetRS1(inst)) {
216.
               return {"jalr", REGISTERS[GetRS1(inst)], "", "", offset,
  "jalr\t%I(%1S)"};
218.
219.
          return {"jalr", REGISTERS[GetRS1(inst)], "",
  REGISTERS[GetRD(inst)], offset, "jalr\t%R,%1S,%I"};
221.
222.
223.
       elf::Inst elf::Lb(const RawInst& inst) {
224.
          const int32 t offset = GetIImm(inst);
225.
           return {"lb", REGISTERS[GetRS1(inst)], "",
 REGISTERS[GetRD(inst)], offset, "lb\t%R,%I(%1S)"};
227.
228.
        elf::Inst elf::Lbu(const RawInst& inst) {
230.
           const int32 t offset = GetIImm(inst);
231.
           return {"lbu", REGISTERS[GetRS1(inst)], "",
  REGISTERS[GetRD(inst)], offset, "lbu\t%R,%I(%1S)"};
233.
234
235.
        elf::Inst elf::Lh(const RawInst& inst) {
          const int32 t offset = GetIImm(inst);
236.
237.
           return {"lh", REGISTERS[GetRS1(inst)], "",
 REGISTERS[GetRD(inst)], offset, "lh\text{t%R,%I(%1S)"};
239.
240.
241.
       elf::Inst elf::Lhu(const RawInst& inst) {
         const int32 t offset = GetIImm(inst);
242.
243.
           return {"lhu", REGISTERS[GetRS1(inst)], "",
244.
 REGISTERS[GetRD(inst)], offset, "lhu\t%R,%I(%1S)"};
245.
246.
247.
         elf::Inst elf::Lui(const RawInst& inst) {
248.
           const auto* in = reinterpret cast<const InstructionU*>(&inst);
           return {
                "lui", "", REGISTERS[GetRD(inst)],
250.
               in->data << 12 >> 12 & Oxfffff, "lui\text{t}R,Ox%X"
251.
252.
           };
253.
254.
255.
       elf::Inst elf::Lw(const RawInst& inst) {
         const int32 t offset = GetIImm(inst);
256.
257.
258
           return {"lw", REGISTERS[GetRS1(inst)], "",
 REGISTERS[GetRD(inst)], offset, "lw\t%R,%I(%1S)"};
259.
```

```
260.
261.
         elf::Inst elf::Or(const RawInst& inst) {
262.
            return {
263.
                "or", REGISTERS[GetRS1(inst)], REGISTERS[GetRS2(inst)],
264.
                REGISTERS [GetRD (inst)], 0, "or\t%R, %1S, %2S"
265.
            };
266.
         }
267.
268.
        elf::Inst elf::Ori(const RawInst& inst) {
269.
           const auto* in = reinterpret cast<const InstructionI*>(&inst);
270.
            return {"ori", REGISTERS[GetRS1(inst)], "",
  REGISTERS[GetRD(inst)], in->imm, "ori\t%R,%1S,%I"};
272.
        }
273.
274.
        elf::Inst elf::Sb(const RawInst& inst) {
           const int32 t offset = GetSImm(inst);
275.
276.
            return {"sb", REGISTERS[GetRS1(inst)], REGISTERS[GetRS2(inst)],
  "", offset, "sb\t%2S,%I(%1S)"};
279.
280.
        elf::Inst elf::Sh(const RawInst& inst) {
           const int32 t offset = GetSImm(inst);
281.
282.
283.
           return {"sh", REGISTERS[GetRS1(inst)], REGISTERS[GetRS2(inst)],
  "", offset, "sh\t%2S,%I(%1S)"};
284.
285.
286.
         elf::Inst elf::Sll(const RawInst& inst) {
287.
           return {
288.
                "sll", REGISTERS[GetRS1(inst)], REGISTERS[GetRS2(inst)],
289.
                REGISTERS [GetRD (inst)], 0, "sll\t%R, %1S, %2S"
290.
            };
291.
292.
293.
         elf::Inst elf::Slli(const RawInst& inst) {
           const auto* in = reinterpret cast<const</pre>
  InstructionIShift*>(&inst);
295.
296.
            return {
                "slli", REGISTERS[GetRS1(inst)], "", REGISTERS[GetRD(inst)],
297.
298.
                in->shamt & 0x1F, "slli\text{t}%R,%1S,0x%X"
299.
           };
         }
300.
301.
302.
         elf::Inst elf::Slt(const RawInst& inst) {
303.
           if (GetRS1(inst) == 0) {
                return {"sgtz", "", REGISTERS[GetRS2(inst)],
  REGISTERS[GetRD(inst)], 0, "sgtz\text{t%R, %2S"};
305.
           }
306.
307.
            return {
                "slt", REGISTERS[GetRS1(inst)], REGISTERS[GetRS2(inst)],
308.
309.
                REGISTERS[GetRD(inst)], 0, "slt\t%R,%1S,%2S"
310.
            };
```

```
}
311.
312.
313.
        elf::Inst elf::Sltu(const RawInst& inst) {
           if (GetRS1(inst) == 0) {
314.
               return {"snez", "", REGISTERS[GetRS2(inst)],
  REGISTERS[GetRD(inst)], 0, "snez\text{t%R, %2S"};
316.
           }
317.
           return {
318.
                "sltu", REGISTERS[GetRS1(inst)], REGISTERS[GetRS2(inst)],
               REGISTERS[GetRD(inst)], 0, "sltu\t%R,%1S,%2S"
319.
320.
           } ;
        }
321.
322.
323.
       elf::Inst elf::Slti(const RawInst& inst) {
324.
         const auto* in = reinterpret cast<const InstructionI*>(&inst);
325.
           return {"slti", REGISTERS[GetRS1(inst)], "",
326.
 328.
329.
         elf::Inst elf::Sltiu(const RawInst& inst) {
           const auto* in = reinterpret cast<const InstructionI*>(&inst);
331.
           if (in->imm == 1) {
               return {"seqz", REGISTERS[GetRS1(inst)], "",
  REGISTERS[GetRD(inst)], 0, "seqz\text{t%R,%1S"};
333.
        }
334.
335.
           return {
               "sltiu", REGISTERS[GetRS1(inst)], "",
336.
  REGISTERS [GetRD (inst)],
337.
               in->imm, "sltiu\t%R,%1S,%I"
338.
339.
        }
340.
        elf::Inst elf::Sra(const RawInst& inst) {
341.
342.
           return {
343.
                "sra", REGISTERS[GetRS1(inst)], REGISTERS[GetRS2(inst)],
344.
               REGISTERS[GetRD(inst)], 0, "sra\t%R,%1S,%2S"
345.
           };
346.
347
348
         elf::Inst elf::Srai(const RawInst& inst) {
           const auto* in = reinterpret cast<const</pre>
349.
  InstructionIShift*>(&inst);
350.
351.
           return {
352.
                "srai", REGISTERS[GetRS1(inst)], "", REGISTERS[GetRD(inst)],
               in->shamt & 0x1F, "srai\t%R,%1S,0x%X"
353.
354.
           };
355.
356.
357.
        elf::Inst elf::Srl(const RawInst& inst) {
358.
           return {
359.
                "srl", REGISTERS[GetRS1(inst)], REGISTERS[GetRS2(inst)],
360.
               REGISTERS[GetRD(inst)], 0, "srl\t%R,%1S,%2S"
361.
           };
```

```
}
362.
363.
364.
         elf::Inst elf::Srli(const RawInst& inst) {
           const auto* in = reinterpret cast<const</pre>
  InstructionIShift*>(&inst);
366.
367.
            return {
368.
                 "srli", REGISTERS[GetRS1(inst)], "", REGISTERS[GetRD(inst)],
369.
                in->shamt & 0x1F, "srli\t*R, %1S, 0x%X"
370.
            };
371.
372.
373
         elf::Inst elf::Sub(const RawInst& inst) {
374
            if (GetRS1(inst) == 0) {
 75. return {"neg", "", REGISTERS[GetRS2(inst)], REGISTERS[GetRD(inst)], 0, "neg\textbf{t}%R, \cdot 2S"};
375.
377.
            return {
378.
                "sub", REGISTERS[GetRS1(inst)], REGISTERS[GetRS2(inst)],
                REGISTERS[GetRD(inst)], 0, "sub\t%R,%1S,%2S"
381.
           };
         }
382.
383.
384.
       elf::Inst elf::Sw(const RawInst& inst) {
           int32 t offset = GetSImm(inst);
385.
386.
387.
            return {"sw", REGISTERS[GetRS1(inst)], REGISTERS[GetRS2(inst)],
 "", offset, "sw\t%2S,%I(%1S)"};
388.
389.
390.
         elf::Inst elf::Xor(const RawInst& inst) {
391.
           return {
                 "xor", REGISTERS[GetRS1(inst)], REGISTERS[GetRS2(inst)],
                REGISTERS[GetRD(inst)], 0, "xor\t%R,%1S,%2S"
394.
           };
        }
395.
396.
397.
        elf::Inst elf::Xori(const RawInst& inst) {
398.
           const auto* in = reinterpret_cast<const InstructionI*>(&inst);
399.
            if (in->imm == -1) {
                return {"not", REGISTERS[GetRS1(inst)], "",
  REGISTERS[GetRD(inst)], 0, "not\text{t%R,%1S"};
401.
402.
            return {"xori", REGISTERS[GetRS1(inst)], "",
  REGISTERS[GetRD(inst)], in->imm, "xori\t%R,%1S,%I"};
404.
        }
405.
406.
         elf::Inst elf::Mret(const RawInst& inst) {
407
           return {"mret", "", "", 0, "mret"};
408.
409.
410.
         elf::Inst elf::Sret(const RawInst& inst) {
411.
           return {"sret", "", "", 0, "sret"};
412.
```

```
413.
414.
         elf::Inst elf::Uret(const RawInst& inst) {
415.
          return {"uret", "", "", "", 0, "uret"};
416.
417.
418.
         elf::Inst elf::SfenceVma(const RawInst& inst) {
           return {"sfence.vma", "", "", 0, "sfence.vma"};
419.
420.
421.
422.
        elf::Inst elf::Wfi(const RawInst& inst) {
423.
          return {"wfi", "", "", "", 0, "wfi"};
424.
425.
426.
        elf::Inst elf::ECall(const RawInst& inst) {
427.
          return {
428.
                "ecall",
                "",
429.
                "",
430.
               "",
431.
432.
               "ecall"
433.
434.
           };
        }
435.
436.
437.
        elf::Inst elf::EBreak(const RawInst& inst) {
438.
           return {
                "ebreak",
439.
                "",
440.
                "",
441.
                "",
442.
               0,
443.
                "ebreak"
444.
445.
           };
446.
        }
447.
        elf::Inst elf::Mul(const RawInst& inst) {
448.
          return {
449.
               "mul",
450.
451.
               REGISTERS [GetRS1 (inst)],
452.
               REGISTERS [GetRS2 (inst)],
453.
              REGISTERS [GetRD (inst)],
454.
455.
               "mu1\t%R,%1S,%2S"
456.
           };
        }
457.
458.
459.
        elf::Inst elf::Mulh(const RawInst& inst) {
460.
           return {
461.
                "mulh",
462.
               REGISTERS [GetRS1 (inst)],
463.
               REGISTERS[GetRS2(inst)],
464.
               REGISTERS [GetRD (inst)],
465.
               0,
466.
                "mulh\t%R,%1S,%2S"
467.
           };
468.
        }
469.
```

```
470.
         elf::Inst elf::Mulhu(const RawInst& inst) {
471.
            return {
                 "mulhu",
472.
473.
                REGISTERS[GetRS1(inst)],
474.
                REGISTERS [GetRS2 (inst)],
                REGISTERS [GetRD (inst)],
475.
476.
477.
                "mulhu\t%R,%1S,%2S"
478.
           };
479.
         }
480.
481.
         elf::Inst elf::Mulhsu(const RawInst& inst) {
           return {
482.
                 "mulhsu",
483.
                REGISTERS [GetRS1 (inst)],
484.
                REGISTERS[GetRS2(inst)],
485.
486.
                REGISTERS[GetRD(inst)],
487.
488.
                "mulhsu\t%R,%1S,%2S"
489.
            };
490.
491.
492.
         elf::Inst elf::Rem(const RawInst& inst) {
493.
           return {
                "rem",
494.
495.
                REGISTERS[GetRS1(inst)],
496.
                REGISTERS [GetRS2 (inst)],
497.
                REGISTERS [GetRD (inst)],
498.
499.
                "rem\t%R,%1S,%2S"
500.
            };
501.
         }
502.
503.
         elf::Inst elf::Remu(const RawInst& inst) {
504.
            return {
                "remu",
505.
506.
                REGISTERS [GetRS1 (inst)],
507.
                REGISTERS [GetRS2 (inst)],
508.
                REGISTERS[GetRD(inst)],
509.
                0,
510.
                "remu\t%R,%1S,%2S"
511.
            };
512.
513.
514.
         elf::Inst elf::OpDiv(const RawInst& inst) {
515.
           return {
516.
                 "div",
517.
                REGISTERS [GetRS1 (inst)],
518.
                REGISTERS [GetRS2 (inst)],
519.
                REGISTERS[GetRD(inst)],
520.
521.
                 "div\t%R,%1S,%2S"
522.
            };
523.
524.
525.
         elf::Inst elf::Divu(const RawInst& inst) {
526.
            return {
```

```
"divu",
527.
528.
              REGISTERS [GetRS1 (inst)],
529.
               REGISTERS [GetRS2 (inst)],
530.
               REGISTERS[GetRD(inst)],
531.
                "divu\t%R,%1S,%2S"
532.
533.
           };
534.
535.
         elf::Inst elf::DiInst(const RawInst& inst) {
536.
           if ((inst & MASK BEQ) == MATCH BEQ) {
537.
538.
               return Beq(inst, 0);
539.
            if ((inst & MASK BNE) == MATCH BNE) {
540.
541.
               return Bne(inst, 0);
542.
            if ((inst & MASK BLT) == MATCH BLT) {
543.
544.
               return Blt(inst, 0);
545.
546.
            if ((inst & MASK BGE) == MATCH BGE) {
547.
               return Bge(inst, 0);
548.
549.
            if ((inst & MASK BLTU) == MATCH BLTU) {
550.
               return Bltu(inst, 0);
551.
552.
            if ((inst & MASK BGEU) == MATCH BGEU) {
553.
               return Bgeu(inst, 0);
554.
555.
           if ((inst & MASK JALR) == MATCH JALR) {
556.
               return Jalr(inst);
557.
558.
           if ((inst & MASK JAL) == MATCH JAL) {
559.
               return Jal(inst, 0);
560.
           if ((inst & MASK LUI) == MATCH LUI) {
561.
562.
               return Lui(inst);
563.
564.
           if ((inst & MASK AUIPC) == MATCH AUIPC) {
565.
               return Auipc(inst);
566.
567.
            if ((inst & MASK ADDI) == MATCH ADDI) {
568.
               return Addi(inst);
569.
            if ((inst & MASK SLLI) == MATCH SLLI) {
570.
571.
               return Slli(inst);
572.
573.
            if ((inst & MASK SLTI) == MATCH SLTI) {
574.
               return Slti(inst);
575.
            if ((inst & MASK SLTIU) == MATCH SLTIU) {
576.
577.
               return Sltu(inst);
578.
            if ((inst & MASK XORI) == MATCH XORI) {
579.
580.
               return Xori(inst);
581.
           if ((inst & MASK SRLI) == MATCH SRLI) {
582.
583.
               return Srli(inst);
584.
```

```
if ((inst & MASK SRAI) == MATCH SRAI) {
585
586.
               return Srai(inst);
587.
           if ((inst & MASK ORI) == MATCH ORI) {
588.
589.
               return Ori(inst);
590.
591.
           if ((inst & MASK ANDI) == MATCH ANDI) {
592.
               return Andi (inst);
593.
594.
           if ((inst & MASK ADD) == MATCH ADD) {
595.
               return Add(inst);
596.
597.
           if ((inst & MASK SUB) == MATCH SUB) {
598.
               return Sub(inst);
599.
600.
           if ((inst & MASK SLL) == MATCH SLL) {
601.
               return Sll(inst);
602.
603.
           if ((inst & MASK SLT) == MATCH SLT) {
604.
               return Slt(inst);
605.
           if ((inst & MASK SLTU) == MATCH SLTU) {
606.
               return Sltu(inst);
607.
608.
609.
           if ((inst & MASK XOR) == MATCH XOR) {
610.
               return Xor(inst);
611.
612.
           if ((inst & MASK SRL) == MATCH SRL) {
613.
               return Srl(inst);
614.
           if ((inst & MASK SRA) == MATCH SRA) {
615.
616.
               return Sra(inst);
617.
618.
           if ((inst & MASK OR) == MATCH OR) {
619.
               return Or(inst);
620.
           if ((inst & MASK AND) == MATCH AND) {
621.
622.
               return And(inst);
623.
624.
           if ((inst & MASK ADDIW) == MATCH ADDIW) {
625.
               return Addi(inst);
626.
627.
           if ((inst & MASK SLLIW) == MATCH SLLIW) {
628.
               return Sll(inst);
629.
           if ((inst & MASK SRLIW) == MATCH SRLIW) {
630.
631.
               return Srli(inst);
632.
633.
           if ((inst & MASK SRAIW) == MATCH SRAIW) {
634.
               return Srai(inst);
635.
636.
           if ((inst & MASK ADDW) == MATCH ADDW) {
637.
               return Add(inst);
638.
639.
           if ((inst & MASK SUBW) == MATCH SUBW) {
640.
               return Sub(inst);
641.
642.
           if ((inst & MASK SLLW) == MATCH SLLW) {
643.
               return Sll(inst);
```

```
644.
645.
           if ((inst & MASK SRLW) == MATCH SRLW) {
646.
               return Srl(inst);
647.
           if ((inst & MASK SRAW) == MATCH SRAW) {
648.
649.
               return Sra(inst);
650.
651 .
           if ((inst & MASK LB) == MATCH LB) {
               return Lb(inst);
652.
653.
654.
           if ((inst & MASK LH) == MATCH LH) {
655.
               return Lh(inst);
656.
657.
           if ((inst & MASK LW) == MATCH LW) {
658.
              return Lw(inst);
659.
660.
           /*if ((inst & MASK LD) == MATCH LD) {
661.
            return func(inst);
662.
663.
664.
           if ((inst & MASK LBU) == MATCH LBU) {
666.
               return Lbu(inst);
667.
668.
669.
           if ((inst & MASK LHU) == MATCH LHU) {
670.
              return Lhu(inst);
671.
672.
           /*if ((inst & MASK LWU) == MATCH LWU) {
673.
674.
                return func(inst);
            ]*/
675.
676.
           if ((inst & MASK SB) == MATCH SB) {
678.
               return Sb(inst);
679.
680.
           if ((inst & MASK SH) == MATCH SH) {
681.
               return Sh(inst);
682.
683.
           if ((inst & MASK SW) == MATCH SW) {
684.
               return Sw(inst);
685.
686.
687.
           /*if ((inst & MASK SD) == MATCH SD) {
688.
                return func(inst);
689.
690.
            if ((inst & MASK FENCE) == MATCH FENCE) {
691.
692.
               return Fence(inst);
693.
694.
            if ((inst & MASK FENCE I) == MATCH FENCE I) {
695.
               return Fence (inst);
696.
697.
           if ((inst & MASK ECALL) == MATCH ECALL) {
698.
               return ECall(inst);
699.
700.
           if ((inst & MASK EBREAK) == MATCH EBREAK) {
```

```
701.
               return EBreak(inst);
702.
703.
           if ((inst & MASK MUL) == MATCH MUL) {
704.
705.
               return Mul(inst);
706.
           if ((inst & MASK MULH) == MATCH MULH) {
707.
708.
               return Mulh(inst);
709.
           if ((inst & MASK MULHSU) == MATCH MULHSU) {
710.
711.
               return Mulhsu(inst);
712.
713.
           if ((inst & MASK MULHU) == MATCH MULHU) {
714.
               return Mulhu(inst);
715.
716.
           if ((inst & MASK DIV) == MATCH DIV) {
717.
               return OpDiv(inst);
718.
719.
           if ((inst & MASK DIVU) == MATCH DIVU) {
720.
               return Divu(inst);
721.
722.
           if ((inst & MASK REM) == MATCH REM) {
723.
               return Rem(inst);
724.
725.
           if ((inst & MASK REMU) == MATCH REMU) {
726.
               return Remu(inst);
727.
728.
729.
           throw std::invalid argument("elf::DiInst error: Passed
 instruction cannot be recognized.");
730.
731.
```

# /lib/elf.cpp

```
1. #include <array>
2. #include <elf.h>
3. #include <fstream>
4.
5. #include <disasm.h>
6.
7. bool elf::Validate(const fs::path& path) {
8. const std::string error = "elf::Validate error: ";
9.
10. constexpr char kElfClass = 1;
11. constexpr Elf32_Half kEMachine = 243;
12.
13. const Elf elf = Parse(path);
14.
```

```
if (memcmp(MAGIC, elf.header.e ident, sizeof MAGIC) != 0) {
          throw std::invalid argument (error + "Magic number is not
16.
  compatible.");
17. }
18.
19.
    if (elf.header.e ident[4] != kElfClass) {
         throw std::invalid argument(error + "Elf file should be '32-bit
  object'.");
21.
     }
22
    if (elf.header.e machine != kEMachine) {
          throw std::invalid argument(error + "Elf file is not 'RISC-V ELF'
  compatible.");
25. }
26.
27.
     return is regular file(path);
28.}
29.
30.elf::Elf elf::Parse(const fs::path& path) {
    std::ifstream in{path, std::ios::in | std::ios::binary};
     in.exceptions(std::ios::failbit);
33.
34.
    Elf result;
35.
36.
    Elf32 Ehdr header = ParseEhdr(in);
     std::vector<Elf32 Shdr> sections = ParseShdr(in, header.e shoff,
37.
  header.e shnum);
38.
     std::vector<char> shstr = ParseShstr(in, sections[header.e shstrndx]);
39.
     std::vector<Elf32 Sym> symtab;
40.
     std::vector<char> strtab;
41.
     std::vector<std::pair<RawInst, Inst>> text;
42.
43.
    for (const auto& shdr : sections) {
44.
          if (std::string(shstr.data() + shdr.sh name) == ".symtab") {
45.
             symtab = ParseSym(in, shdr);
46.
47.
          if (std::string(shstr.data() + shdr.sh name) == ".strtab") {
48.
49.
             strtab = ParseStrtab(in, shdr);
50.
51.
52.
         if (std::string(shstr.data() + shdr.sh name) == ".text") {
53.
             text = ParseText(in, shdr);
54.
55 .
      return {header, sections, symtab, shstr, strtab, text};
57.
58.}
60.elf::Elf32 Ehdr elf::ParseEhdr(std::istream& in) {
     std::array<char, sizeof(Elf32 Ehdr)> buffer{};
61 .
62.
63.
      in.read(buffer.data(), buffer.size());
64.
65.
    const Elf32 Ehdr& result =
```

```
*reinterpret cast<Elf32 Ehdr*>(buffer.data());
66.
67.
      return result;
68. }
69.
70.std::vector<elf::Elf32 Shdr> elf::ParseShdr(std::istream& in, const
   Elf32 Off e shoff, const Elf32 Half e shnum) {
      in.seekg(e shoff);
72.
      std::vector<Elf32 Shdr> result;
7.3.
74.
     result.reserve(e shnum);
75.
      std::array<char, sizeof(Elf32 Shdr)> buffer{};
76.
77.
      for (Elf32_Half i = 0; i < e_shnum; ++i) {</pre>
78.
79.
          in.read(buffer.data(), buffer.size());
80.
81.
          result.push back(*reinterpret cast<Elf32 Shdr*>(buffer.data()));
82.
83.
84.
      return result;
85. }
87.std::vector<elf::Elf32 Sym> elf::ParseSym(std::istream& in, const
   Elf32 Shdr& shdr) {
      in.seekg(shdr.sh offset);
88.
89.
90.
    std::vector<Elf32 Sym> result;
91.
92.
      std::array<char, sizeof(Elf32 Sym) > buffer{};
93.
94.
    for (Elf32 Word i = 0; i < shdr.sh size / sizeof(Elf32 Sym); ++i) {</pre>
95.
          in.read(buffer.data(), buffer.size());
         result.push back(*reinterpret cast<Elf32 Sym*>(buffer.data()));
97.
98.
99.
100.
           return result;
101.
102.
103.
        std::vector<char> elf::ParseShstr(std::istream& in, const
  Elf32 Shdr& shstr) {
104.
           in.seekg(shstr.sh offset);
105.
106.
            std::vector<char> result(shstr.sh size);
107.
108.
            in.read(result.data(), shstr.sh_size);
109.
110.
           return {result};
111.
        }
112
113.
        std::vector<char> elf::ParseStrtab(std::istream& in, const
  Elf32 Shdr& strtab) {
           in.seekg(strtab.sh offset);
114.
```

```
115.
116.
           std::vector<char> result(strtab.sh size);
117.
118.
           in.read(result.data(), strtab.sh size);
119.
120.
           return {result};
121.
        }
122.
        std::vector<std::pair<elf::RawInst, elf::Inst>>
  elf::ParseText(std::istream& in, const Elf32 Shdr& text) {
124. in.seekg(text.sh_offset);
125.
           RawInst inst = 0;
126
127.
           std::vector<std::pair<RawInst, Inst>> result;
            result.reserve(text.sh size / sizeof(inst));
128.
129.
           for (Elf32 Word i = 0; i < result.capacity(); ++i) {</pre>
130.
131.
                in.read(reinterpret cast<char*>(&inst), sizeof(inst));
132.
133.
               result.emplace back(inst, DiInst(inst));
134.
135.
136.
           return result;
137.
138.
         #include <array>
        #include <elf.h>
139.
140.
         #include <fstream>
141.
142.
        #include <disasm.h>
143.
144.
        bool elf::Validate(const fs::path& path) {
145.
           const std::string error = "elf::Validate error: ";
146.
           constexpr char kElfClass = 1;
147.
           constexpr Elf32 Half kEMachine = 243;
148.
149.
150.
           const Elf elf = Parse(path);
151.
152
            if (memcmp(MAGIC, elf.header.e ident, sizeof MAGIC) != 0) {
153.
               throw std::invalid argument(error + "Magic number is not
  compatible.");
154.
155.
156.
            if (elf.header.e ident[4] != kElfClass) {
               throw std::invalid argument(error + "Elf file should be '32-
  bit object'.");
158.
            }
159.
            if (elf.header.e machine != kEMachine) {
160.
                throw std::invalid argument(error + "Elf file is not 'RISC-V
  ELF' compatible.");
162.
           }
163.
164.
           return is regular file(path);
165.
```

```
166.
167.
         elf::Elf elf::Parse(const fs::path& path) {
168.
           std::ifstream in{path, std::ios::in | std::ios::binary};
           in.exceptions(std::ios::failbit);
169.
170.
171.
           Elf result;
172.
173.
           Elf32 Ehdr header = ParseEhdr(in);
           std::vector<Elf32 Shdr> sections = ParseShdr(in, header.e shoff,
  header.e shnum);
175.
            std::vector<char> shstr = ParseShstr(in,
  sections[header.e shstrndx]);
          std::vector<Elf32 Sym> symtab;
176.
177.
           std::vector<char> strtab;
178.
           std::vector<std::pair<RawInst, Inst>> text;
179.
180.
           for (const auto& shdr : sections) {
181.
                if (std::string(shstr.data() + shdr.sh name) == ".symtab") {
182.
                   symtab = ParseSym(in, shdr);
183.
184.
               if (std::string(shstr.data() + shdr.sh name) == ".strtab") {
185.
186.
                    strtab = ParseStrtab(in, shdr);
187.
188.
189.
               if (std::string(shstr.data() + shdr.sh name) == ".text") {
190.
                   text = ParseText(in, shdr);
191.
192.
            }
193.
194.
           return {header, sections, symtab, shstr, strtab, text};
195.
196.
197.
        elf::Elf32 Ehdr elf::ParseEhdr(std::istream& in) {
198.
          std::array<char, sizeof(Elf32 Ehdr)> buffer{};
199.
200.
           in.read(buffer.data(), buffer.size());
201.
202.
           const Elf32 Ehdr& result =
  *reinterpret cast<Elf32 Ehdr*>(buffer.data());
203.
204.
           return result;
205.
206.
        std::vector<elf::Elf32 Shdr> elf::ParseShdr(std::istream& in, const
  Elf32 Off e shoff, const Elf32 Half e shnum) {
208.
           in.seekg(e_shoff);
209.
210.
           std::vector<Elf32 Shdr> result;
211.
           result.reserve(e shnum);
212
213.
           std::array<char, sizeof(Elf32 Shdr)> buffer{};
214.
            for (Elf32 Half i = 0; i < e shnum; ++i) {
215.
216.
                in.read(buffer.data(), buffer.size());
```

```
217.
218.
  result.push back(*reinterpret cast<Elf32 Shdr*>(buffer.data()));
219. }
220.
221.
           return result;
222.
223.
        std::vector<elf::Elf32 Sym> elf::ParseSym(std::istream& in, const
  Elf32 Shdr& shdr) {
225.
           in.seekg(shdr.sh offset);
226.
           std::vector<Elf32 Sym> result;
227.
228
           std::array<char, sizeof(Elf32 Sym) > buffer{};
229.
230.
           for (Elf32 Word i = 0; i < shdr.sh size / sizeof(Elf32 Sym);</pre>
  ++i) {
                in.read(buffer.data(), buffer.size());
232.
233.
  result.push back(*reinterpret cast<Elf32 Sym*>(buffer.data()));
235.
236.
237.
           return result;
        }
238.
239.
        std::vector<char> elf::ParseShstr(std::istream& in, const
  Elf32 Shdr& shstr) {
241.
           in.seekg(shstr.sh offset);
242.
243.
           std::vector<char> result(shstr.sh size);
244.
           in.read(result.data(), shstr.sh size);
245.
246.
247.
           return {result};
248.
249.
        std::vector<char> elf::ParseStrtab(std::istream& in, const
 Elf32 Shdr& strtab) {
251 .
           in.seekg(strtab.sh offset);
252.
253.
           std::vector<char> result(strtab.sh size);
254.
255.
           in.read(result.data(), strtab.sh size);
256.
257.
           return {result};
258.
        }
259.
        std::vector<std::pair<elf::RawInst, elf::Inst>>
 elf::ParseText(std::istream& in, const Elf32 Shdr& text) {
261.
        in.seekg(text.sh offset);
           RawInst inst = 0;
262.
263.
```

```
264.
             std::vector<std::pair<RawInst, Inst>> result;
265.
            result.reserve(text.sh_size / sizeof(inst));
266.
            for (Elf32 Word i = 0; i < result.capacity(); ++i) {</pre>
267.
                 in.read(reinterpret cast<char*>(&inst), sizeof(inst));
268.
269.
270.
                result.emplace back(inst, DiInst(inst));
271.
272.
273.
            return result;
274.
         }
275.
```

## /bin/rv3.cpp

```
1. #include "rv3.h"
2.
3. #include <fstream>
4. #include <map>
5.
6. std::pair<fs::path, fs::path> ParseArguments(const int argc, char** argv)
     if (argc != 3) {
         throw std::runtime error("rv3 error: Wrong amount of arguments
   (should be 3): " + std::to string(argc));
9.
10.
11.
    std::pair<fs::path, fs::path> result = {argv[1], argv[2]};
12
     if (!elf::Validate(result.first)) {
13.
         throw std::invalid argument("rv3 error: Invalid argument was
  passed: " + result.first.string());
15.
16.
17.
     return result;
18.}
19.
20.std::string ToHex(const int32 t value, const bool padding = true) {
21. std::stringstream ss;
22.
23.
    ss << std::hex << value;
24.
25.
    std::string hex = ss.str();
26.
     return padding ? std::string(8 - ss.str().size(), '0') + ss.str() :
  ss.str();
28.}
```

```
30.std::string BindType(const unsigned char info) {
31. constexpr auto bind = [] (const unsigned char info) {
         switch (info >> 4) {
33.
             case 0:
34.
                 return 'l';
35.
             case 1:
36.
                 return 'g';
37.
             case 2:
38.
                 return 'w';
39.
             case 13:
40.
                 return 'L';
41.
              case 15:
42.
                 return 'H';
              default:
43.
                 return ' ';
44.
         }
45.
46.
47.
     constexpr auto type = [](const unsigned char info) -> std::string {
48.
          switch (info & 0xf) {
49.
              case 0:
                  return " ";
50.
51.
              case 1:
                 return " O";
52.
53.
              case 2:
54.
                 return " F";
55.
              case 3:
56.
                 return "d ";
57.
             case 4:
58.
                 return "df";
59.
              case 13:
60.
                 return "LO";
61.
              case 15:
62.
                 return "HI";
63.
              default:
64.
                 return " ";
65.
         }
66.
    };
67.
68.
     std::stringstream ss;
69.
70.
     ss << bind(info) << std::string(4, ' ') << type(info);</pre>
71.
72.
     return ss.str();
73. }
74.
75. std::string Visibility(const unsigned char other) {
76. switch (other & 0x3) {
77.
         case 0:
78.
             return "Default";
79.
         case 1:
80.
            return "Internal";
81.
         case 2:
82.
            return "Hidden";
83.
          case 3:
84.
             return "Protected";
85.
         default:
```

```
86.
             return "";
87. }
88.}
89.
90.std::string Association(const elf::Elf& elf, const elf::Elf32 Half
  st shndx) {
     if (st shndx >= elf.sections.size() || st shndx < 0) {</pre>
         return "*ABS*";
93.
94.
95.
    std::string result{elf.shstr.data() + elf.sections[st shndx].sh name};
96.
    return result.empty() ? "*UND*" : result;
97.
98.}
99.
100.
        std::string StringifyIter(
101.
           const elf::Inst& inst, const elf::Elf32 Addr addr, const
 std::map<elf::Elf32 Addr, std::string>& symtab,
          std::map<elf::Elf32 Addr, std::string>& marks
        ) {
104.
           std::string result = inst.fmt;
105.
            if (const size t pos = result.find("%R"); pos !=
  std::string::npos) {
107.
                result.replace(pos, 2, inst.rd);
108.
109.
110.
           if (const size t pos = result.find("%1S"); pos !=
  std::string::npos) {
               result.replace(pos, 3, inst.rs1);
111.
112.
113.
           if (const size t pos = result.find("%2S"); pos !=
  std::string::npos) {
                result.replace(pos, 3, inst.rs2);
116.
117.
            if (const size t pos = result.find("%I"); pos !=
  std::string::npos) {
119.
               result.replace(pos, 2, std::to string(inst.imm));
120.
121.
122.
            if (const size t pos = result.find("%0X"); pos !=
  std::string::npos) {
                std::stringstream ss;
124.
125.
                ss << std::hex << addr + inst.imm;
126.
127.
                std::string associate;
                if (symtab.contains(addr + inst.imm)) {
128.
                    associate = symtab.at(addr + inst.imm);
129.
130.
131.
                else {
                    associate = "L" + std::to string(marks.size());
132.
133.
                    marks[addr + inst.imm] = associate;
134.
```

```
135.
136.
               result.replace(pos, 3, ss.str() + " <" + associate + '>');
137.
138
139.
            if (const size t pos = result.find("%X"); pos !=
  std::string::npos) {
140.
                std::stringstream ss;
141.
142.
               ss << std::hex << inst.imm;
143.
144.
               result.replace(pos, 2, ss.str());
145.
           }
146.
147.
            return result;
148.
149.
150.
        void SymtabOut(std::ostream& out, const elf::Elf& elf) {
151.
           out << "SYMBOL TABLE\n\n";
152.
153.
            for (const auto& sym : elf.symtab) {
                out << ToHex(sym.st_value) << ' ';</pre>
154.
                out << BindType(sym.st_info) << ' ';</pre>
155.
156.
               out << Association(elf, sym.st_shndx) << ' ';</pre>
157.
                out << ToHex(sym.st size) << ' ';</pre>
               out << (sym.st name == 0 ? Association(elf, sym.st shndx) :</pre>
  std::string{elf.strtab.data() + sym.st name}) <<</pre>
159.
                    '\n';
160.
161.
162.
            out << std::endl;</pre>
163.
164.
165.
        void DisAsmOut(std::ostream& out, const elf::Elf& elf) {
           out << "Disassembly of section .text:\n";</pre>
166.
167.
168.
            std::map<elf::Elf32 Addr, std::string> functions;
169.
            std::map<elf::Elf32_Addr, std::string> symtab;
            std::map<elf::Elf32 Addr, std::string> marks;
170.
171
172.
            for (const auto& sym : elf.symtab) {
                if (BindType(sym.st_info).back() == 'F') {
173.
                    functions[sym.st value] = std::string{elf.strtab.data()
174.
 + sym.st name};
175.
176.
177.
                symtab[sym.st value] = std::string{elf.strtab.data() +
  sym.st_name);
           }
179.
180.
            auto addr iter = functions.begin();
181.
            elf::Elf32 Addr addr = addr iter->first;
182.
183.
            for (const auto& inst : elf.text) {
                StringifyIter(inst.second, addr, symtab, marks);
184.
185.
```

```
186.
                addr += sizeof(elf::RawInst);
187.
188.
189.
            addr = addr iter->first;
190.
191.
            for (const auto& inst : elf.text) {
                if (addr iter != functions.end() && addr iter->first ==
  addr) {
193.
                     out << '\n';
                    out << ToHex(addr iter->first) << " <" << addr iter-
194.
   >second << ">:\n";
195.
196.
                    ++addr iter;
197.
198.
                out << '\t' << ToHex(addr, false) << ":\t" <<
  ToHex(inst.first) << "\t\t" << StringifyIter(
200.
                    inst.second, addr, symtab, marks
201.
                );
202.
203.
                if (marks.contains(addr)) {
204.
                    out << ", " << marks[addr];
205.
206.
207.
                out << '\n';
208.
209.
                addr += sizeof(elf::RawInst);
210.
211.
212.
            out << std::endl;</pre>
213.
214.
215.
         void Print(const elf::Elf& data, const fs::path& path) {
216.
           std::ofstream out{path, std::ios::out};
217.
            out.exceptions(std::ios::failbit);
218.
219.
           SymtabOut(out, data);
220.
           DisAsmOut(out, data);
221.
222.
223.
         int main(int argc, char** argv) {
224.
            std::pair<fs::path, fs::path> args;
225.
226.
            try {
227.
                args = ParseArguments(argc, argv);
228.
229.
            catch (std::exception& err) {
230.
               std::cout << err.what();</pre>
231.
232.
233.
            auto data = elf::Parse(args.first);
234.
235.
            try {
236.
                Print(data, args.second);
237.
```