# Módulo IP del µC 8051 de Oregano

Maestría en Sistemas Digitales

#### Alejandro J. Cabrera Sarmiento

Dpto. de Automática y Computación Universidad Tecnológica de La Habana "José Antonio Echeverría" CUJAE

alex @automatica.cujae.edu.cu



### **Sumario**

- Características fundamentales del módulo IP mc8051 Oregano
- Componentes del módulo IP de Oregano
- Proceso de desarrollo de un sistema basado en Oregano
- Implementación de un sistema 8051 Oregano sobre una placa Spartan3E/3A Starter Kit



# Oregano mc8051

- Soft CORE compatible con MCS-51
- Arquitectura optimizada
- Mayor velocidad que 8051 original
  - La mayoría de las instrucciones en uno o dos pulsos de reloj
- Número configurable de temporizadores y puerto serie
  - Relacionados
- Implementación opcional de hardware
  - MUL, DIV, DAA
- Puertos de entrada/salida independientes
- Buses independientes para cada memoria

# Oregano mc8051 (cont.)

- Señales independientes de P3
- Posibilidades de 128 bytes de RAM interna y hasta 64 kBytes de ROM y 64 kBytes de RAM "externa", independientes
- Independiente tecnológicamente
- Disponible en código fuente VHDL sin costo alguno (licencia GNU LGPL)
- Código fuente estructurado y comentado

https://www.oreganosystems.at



# Oregano mc8051



Products ▼ Design Services ▼ Downloads ▼ About us ▼ Contact ▼



#### **8051 IP Core**

/ Home / Products / IP Cores / 8051 IP Core

Q



The 8051 IP Core had been developed in cooperation with the Vienna University of Technology. This IP core is binary compatible to the well known 8051 processor from Intel. The Oregano Systems 8051 IP core is available as a parameterizable, synthesizable circuit description (VHDL).

The Oregano Systems 8051 IP core offers faster program execution compared to the original 8051 devices due to an optimized processor's architecture. Additionally, the Oregano Systems 8051 IP core can be parametrized. The Oregano Systems 8051 IP Core is available free of charge even for industrial applications under the LGPL (Lesser General Public License).

We kindly ask you to send us a brief feedback about your successful implementation of the Oregano Systems 8051 IP core in your FPGA or ASIC design. Please send us a brief email description or use the 8051 IP core feedback form (PDF-File).

Back to overview

#### General Description

Oregano Systems 8051 IP Core is a 8051 compatible IP core. The design has

# Diagrama en bloques de Oregano





#### Ficheros fuentes de IP de 8051

mc8051\_p.vhd mc8051\_top.vhd

mc8051\_core.vhd

mc8051\_alu.vhd

addsub\_cy.vhd

addsub core.vhd

addsub\_ovcy.vhd

alucore.vhd

alumux.vhd

comb\_divider.vhd

comb\_mltpr.vhd

dcmal\_adjust.vhd

mc8051\_control.vhd
control\_mem.vhd
control\_fsm.vhd
mc8051\_siu.vhd

mc8051\_tmrctr.vhd

#### **Memorias RAM y ROM**

Mediante CORE Generator

mc8051\_top.ucf

Restricciones



# Opciones de configuración

- Mediante constantes en fichero mc8051\_p.vhd
  - -- Select whether to implement (1) or skip (0) the multiplier
- -- Default: 1

  constant C\_IMPL\_MUL : integer := 0;
- -- Select how many timer/counter units should be implemented
- -- Default: 1

  constant C\_IMPL\_N\_TMR : integer := 1;
- -- Select how many serial interface units should be implemented
- -- Default: C\_IMPL\_N\_TMR ---(DO NOT CHANGE!)--
  - constant C\_IMPL\_N\_SIU : integer := C\_IMPL\_N\_TMR;



# Núcleo de mc8051

Buses y puertos de E/S independientes

#### entity mc8051\_core is

```
port (clk : in std_logic;
reset : in std_logic;
```

```
rom_adr_o
               : out std_logic_vector (15 downto 0);
ram_adr_o
               : out std_logic_vector (6 downto 0);
               : out std_logic_vector (15 downto 0);
adrx o
               : in std_logic_vector (7 downto 0);
rom_data_i
               : in std_logic_vector (7 downto 0);
ram_data_i
ram_data_o
               : out std_logic_vector (7 downto 0);
datax i
               : in std_logic_vector (7 downto 0);
               : out std_logic_vector (7 downto 0);
datax_o
```

. . .

```
p0_i
                : in std_logic_vector (7 downto 0);
                : in std_logic_vector (7 downto 0);
p1_i
p<sub>2</sub> i
                : in std_logic_vector (7 downto 0);
p3_i
                : in std_logic_vector (7 downto 0);
                : out std_logic_vector (7 downto 0);
p0_0
                : out std_logic_vector (7 downto 0);
p1 o
                : out std_logic_vector (7 downto 0);
p2 o
p3_o
                : out std_logic_vector (7 downto 0));
```

end *mc8051\_core*;

# Proyecto con Oregano en ISE

- Generación del fichero de coeficientes (.coe)
  - Ensamble y enlace del programa MCS-51 (.hex)
  - Conversión a .coe (hex2coe)
- Colocar ficheros fuente .vhd
- Generación de los bloques de memoria RAM y ROM internas
  - Mediante CORE Generator
- Declaración de los componentes de memoria en los ficheros mc8051\_top.vhd y mc8051\_p.vhd
- [ Configurar las opciones de síntesis (área/velocidad) ]
- Anadir fichero de restricciones (.ucf)



### Conversión de .hex a .coe

22;

:1000000075A0007580047455F590D2A0D2A1C2A14C

:10001000C2A012001964FF80EF780579007A00DA37

:06002000FED9FAD8F62219

:0000001FF



```
memory_initialization_radix = 16;
memory_initialization_vector =
75,
A0,
...
F6,
```



# **Proyecto** ISE con Oregano

cujae



### ROM en CORE Generator



### Señales de ROM interna

component mc8051\_rom

Depende de la capacidad de ROM requerida

```
port (addra: IN std_logic_VECTOR (8 downto 0);)
```

```
clka: IN std_logic;
```

```
douta: OUT std_logic_VECTOR (7 downto 0);
```

```
rsta: IN std_logic );
```

end component;

Declararias en CORE Generator

```
attribute box_type : string;
attribute box_type of mc8051_rom: component is "black_box";
```



#### Señales de RAM interna

```
component mc8051_ram
 port ( addra: IN std_logic_VECTOR (6 downto 0);
              IN std_logic;
       clka:
              IN std_logic_VECTOR (7 downto 0);
       dina:
       douta: OUT std_logic_VECTOR (7 downto 0);
              IN std_logic;
       ena:
              IN std_logic;
       rsta:
              IN std_logic_VECTOR (0 downto 0)
       wea:
end component;
                                Declararlas
                                 en CORE
                                Generator
```



## Resultados de implementación





# Resultados de implementación

**Device utilization summary:** 

Number of BUFGMUXs

Number of External IOBs

Number of **SLICEMs** 

Number of RAMB16s

Number of **SLICEs** 

Number of LOCed External IOBs



#### Spartan 3E-500

# Resultados de implementación

**Device utilization summary:** 

**Number of BUFGMUXs** 

Number of External IOBs

Number of RAMB16s

Number of **SLICEs** 

**Number of LOCed External IOBs** 

Number of **SLICEMs** 



#### Resultados de implementación (Spartan IIE200)

| Instruc          | Unidades<br>timers | Optimizado<br>en | Esfuerzo en<br>la síntesis | Esfuerzo en<br>PAR | Utilización<br>de slices |
|------------------|--------------------|------------------|----------------------------|--------------------|--------------------------|
| MUL, DIV,<br>DAA | 1                  | Velocidad        | Normal                     | Normal             | 89%                      |
| MUL, DIV,<br>DAA | 1                  | Área             | Alto                       | Alto               | 82%                      |
| -                | 1                  | Área             | Normal                     | Normal             | 74%                      |
| -                | 1                  | Área             | Alto                       | Alto               | 74%                      |
| MUL              | 1                  | Área             | Alto                       | Alto               | 76%                      |
| MUL, DIV         | 1                  | Área             | Alto                       | Alto               | 81%                      |
| -                | 2                  | Área             | Alto                       | Alto               | 90%                      |



### Resultados de implementación (Spartan-3A 700)

| Instruc              | Unidades<br>timers | Optimizado<br>en | Esfuerzo en<br>la síntesis | Esfuerzo en<br>PAR | Utilización<br>de slices |
|----------------------|--------------------|------------------|----------------------------|--------------------|--------------------------|
| MUL, DIV,<br>DAA     | 1                  | Área             | Normal                     | Normal             | 31%                      |
| MUL, DIV,<br>DAA     | 1                  | Velocidad        | Normal                     | Normal             | 37%                      |
| MUL, DIV,<br>DAA     | 2                  | Velocidad        | Normal                     | Normal             | 47%                      |
| -                    | 1                  | Velocidad        | Normal                     | Normal             | 32%                      |
| DAA                  | 1                  | Área             | Normal                     | Normal             | 28%                      |
| MUL, DIV<br>DIV<br>- | 1                  | Área             | Normal                     | Normal             | 29%                      |
| MUL, DIV,<br>DAA     | 2                  | Área             | Normal                     | Normal             | 38%                      |



## Proyecto ISE de ore6

- Ficheros asociados
  - ore6\_s3.asm
    - → ore6\_s3.coe
  - mc8051\_top.vhd
  - mc8051\_top.ucf
  - ...restantes files .vhd
- Proyecto ore6\_s3E
  - ore6\_s3E.xise



# Proyecto ore6\_s3E





## Proyecto ore1\_EDIF

Obtención *preliminar* del *netlist* de mc8051\_core.vhd

#### Proyecto temp

- Sólo sintetizar
- NO insertar IOBUF
- Netlist mc8051\_core.ngc

Reducción del tiempo de desarrollo

- > Ficheros asociados
  - ore1.asm
    - $\rightarrow$  ore1.coe
  - mc8051\_top.vhd
  - mc8051 top.ucf
  - mc8051\_core .ngc
- Proyecto ore1\_EDIF
  - ore1\_EDIF.npl



# Limitaciones de Oregano

- Alto consumo de recursos
  - Muy dependiente de las herramientas de síntesis
  - Diferencias entre XST y FPGA Express
- Configurabilidad limitada
  - Timer y UART relacionados
  - No permite añadir/eliminar puertos
- Diseño y configuración manual
  - No posee entorno de desarrollo
- Soporte técnico limitado

# Limitaciones de Oregano

- Alto consumo de recursos
  - Muy dependiente de las herramientas de síntesis
    - Diferencias entre XST y FPGA Express
- Diseño y configuración manual
  - No posee entorno de desarrollo
- Soporte técnico limitado



# Trabajo independiente

 Confeccione un programa para un 8051 con reloj de 12 MHz que cada dos segundos, medidos con ayuda de un temporizador atendido por interrupción, lea el estado de ocho interruptores conectados al puerto P1 y lo envíe a ocho LED conectados al puerto P1.

