

# INSTITUTO FEDERAL DE EDUCAÇÃO, CIÊNCIA E TECNOLOGIA DO MARANHÃO

#### ENGENHARIA INDUSTRIAL ELÉTRICA

**DOUGLAS VIANA BERNARDINO** (EEI.180303)

### CONCEPÇÃO DE CIRCUITOS DIGITAIS

Prof<sup>o</sup>: José Iran Saraiva da Silva

## Agradecimentos

Meus sinceros agradecimentos:

À minha mãe, Maria do Rosário, por ter ajudado no meu desenvolvimento pessoal e social durante minha adolescência.

Ao meu pai, Gilson e sua esposa, Silbene, por direcionarem minhas escolhas no que tange à educação.

Ao meu professor, José Iran, por repassar seus conhecimentos de forma tão direta e concisa.

#### Resumo

Os circuitos digitais são estão se tornando cada vez mais inerentes à tecnologia devido seus aspectos como praticidade e, principalmente, rapidez e portabilidade. Neste trabalho é apresentado um circuito digital desenvolvido em VhsicHDL, cujo o mesmo foi desenvolvido a partir de vários outros subcircuitos. De maneira pouco criteriosa, pode-se dizer que este circuito recebe um valor em binário de até 10 bits. Então este valor é decrementado consoante às ocorrências do fenômeno de bordas ascendentes do clock<sup>1</sup>.

<sup>&</sup>lt;sup>1</sup>Clock é o sinal de temporização usado em uma transmissão síncrona. Genericamente, ele é uma fonte de sinal de temporização para sequenciamento de eventos.

#### **Abstract**

The digital circuits are are becoming increasingly inherent to the technology due to its aspects like practicality and mainly, speed and portability. This work presents a digital circuit developed in VhsicHDL, which has been developed from several other subcircuits. In a non-judgmental way, it can be said that this circuit receives a binary value of up to 10 bits. Then this value is decremented according to the occurrences of the rising edge phenomenon of the clock <sup>1</sup>.

<sup>&</sup>lt;sup>1</sup>Clock is the timing signal used in a synchronous transmission. Generally, it is a timing signal source for event sequencing.

#### 1 Decrementador

Para a construção do circuito principal, são necessários vários subcircuitos, e um deles é um circuito decrementador<sup>2</sup>. Abaixo pode-se observar uma visão geral do circuito principal.



Figura 1: Circuito final completo.

Para fins de conclusão do exercício passado pelo professor, serão abordadas duas formas de construção do decrementador

<sup>&</sup>lt;sup>2</sup>Na Fig. 1, o mesmo pode ser identificado como sendo o bloco "Sub1\_structural".

#### 1.1 Decrementador em nível estrutural

É sabido que para ser feita a estrutura de um decrementador, é necessário usar uma propriedade similar à uma propriedade do conjunto natural  $x - y = x + (-y)^3$ . Isto significa que devemos somar o número à ser decrementado com -1. O único modo de fazer isso é escrevendo o -1 em forma de complemento de 2, e só então realizar a soma. O circuito que realiza esse comportamento é mostrado a seguir.

```
LIBRARY IEEE;
 1
     USE IEEE.STD LOGIC 1164.ALL;
 2
 3
    ENTITY Sub1_structural IS
 4
       PORT ( E: IN STD LOGIC VECTOR (9 DOWNTO 0);
 5
          S: BUFFER STD LOGIC VECTOR(9 DOWNTO 0));
     END Sub1_structural;
 7
 8
 9
10
     ARCHITECTURE arch OF Sub1 structural IS
11
       CONSTANT bit aux: STD LOGIC VECTOR(9 DOWNTO 0):= "11111111111";
12
        SIGNAL s aux: STD LOGIC VECTOR(10 DOWNTO 0);
      COMPONENT sum10b
14
          PORT ( m, n: IN STD_LOGIC_VECTOR (9 DOWNTO 0);
1.5
16
                 s: BUFFER STD LOGIC VECTOR (10 DOWNTO 0));
17
        END COMPONENT;
18
19
20
       BEGIN
21
        sum: sum10b PORT MAP (E(9 DOWNTO 0), bit aux(9 DOWNTO 0),s aux);
22
23
      S(0) <=s_aux(0);
S(1) <=s_aux(1);
24
25
      S(2) <= s_aux(2);
26
27
       S(3) <= s aux(3);
28
      S(4) <= s_aux(4);
       S(5) <= s_aux(5);
29
30
        S(6) \leftarrow s_aux(6);
31
        S(7) \leftarrow s_aux(7);
       S(8) \leftarrow s_aux(8);
32
       S(9) <= s_aux(9);
33
34 END arch;
```

Figura 2: Decrementador em nível estrutural.

Observe que para criar este circuito foi necessário um componente chamado "sum10b<sup>4</sup>", cujo não será abordado pois isto faria com que fugíssemos do escopo deste trabalho.

<sup>&</sup>lt;sup>3</sup>Os conjuntos numéricos possuem certas propriedades que são *algébrica*, de *ordem* e de *completude*. Esta referência diz respeito à propriedade algébrica.

<sup>&</sup>lt;sup>4</sup>Somador de dois conjuntos de 10 bits cada.

#### 1.2 Decrementador em nível comportamental

Bem mais fácil de ser elaborado que o decrementador em nível estrutural é o de nível comportamental. A ideia principal consiste em subtrair '1' do vetor de entrada. Para ficar cláro, veja a descrição a seguir.

```
LIBRARY IEEE;
 2
    USE IEEE.STD LOGIC 1164.ALL;
 3
    USE IEEE.STD_LOGIC_UNSIGNED.ALL;
 5
    ENTITY Sub1 behavioral IS
 6
    PORT( e: IN STD LOGIC VECTOR(9 DOWNTO 0) := "00000000000";
 7
          s: OUT STD LOGIC VECTOR(9 DOWNTO 0):= "00000000000"
8
   END Sub1 behavioral;
9
10
11
    ARCHITECTURE behavioral OF Sub1 behavioral IS
    SIGNAL ss: STD LOGIC VECTOR (9 DOWNTO 0);
12
13
   BEGIN
   ss <= e(9 DOWNTO 0)-"0000000001";
15 s <= ss(9 DOWNTO 0);
16 END behavioral;
```

Figura 3: Decrementador em nível comportamental.

A figura a seguir ilustra a forma de onda dos dois tipos de decrementadores, ora pois, são circuitos equivalentes mesmo que tenham níveis diferentes de abstração.