

Datapath e Unidade de Controle

Paulo C. Centoducatte ©1998 Morgan Kaufmann Publishers Ch5-1

- Datapath
  - Componente do processador que realiza operações aritméticas
- Unidade de Controle
  - Componente do processador que comanda o datapath, memória e dispositivos de E/S de acodo com as instruções de um programa

#### Etapas para execução de uma instrução

- Independente da classe da instrução, as duas primeiras etapas para sua execução são as mesmas:
  - Enviar o PC para a memória e buscar a instrução.
  - Ler um ou dois registradores (usando o campo da instrução para selecionar os registradores a serem lidos)
- Os passos seguintes dependem da classe da instrução (referência à memória, lógica-aritmética e desvios)
  - alguns destes passos s\(\tilde{a}\) bastantes semelhantes e independem do opcode

Paulo C. Centoducatte ©1998 Morgan Kaufmann Publishers Ch5-3

- Por exemplo, todas as instruções, independente da classe utilizam a ALU após a leitura de um registrador.
  - Instrução de referência à memória: utiliza para cálculo do endereço
  - Instruções lógica-aritméticas: utiliza para execução
  - Instruções de desvios: utiliza para comparação.
- Após a utilização da ALU, os passos são diferentes para as diferentes classes.



- Revisão/Convenções adotadas
  - Sinal lógico alto ativado
  - Elementos combinacionais, exemplo: ALU
  - Elementos de estado, exemplo: Registradores e Memória
  - Sinal de Clock: usado para determinar quando se pode escrever em um elemento de estado. A leitura pode ser a qualquer momento



- sincroniza o elemento de estado para a permissão de leitura e de escrita (Por que é necessário?)
- Lógica combinacional, elemento de estados e clock (sensível à subida).





#### Datapath

- OBS.: Primeiro implementaremos um Datapath utilizando apenas um clock com ciclo grande. Cada instrução começa a ser executada em uma transição e acaba na próxima transição do clock (na prática isto não é factível, pois temos instruções de diferentes classes e portanto de diferentes números de ciclos de clock)
- Recursos em um Datapath:
  - Um lugar para armazenar as instruções do programa (Memória de instruções)
  - Um lugar para armazenar o endereço da instrução a ser lida na memória (Program Counter - PC)
  - Somador para incrementar o PC para que ele aponte para a próxima instrução





#### Instruções R-type

- Instruções aritméticas e lógicas: add, sub, slt
- 32 registradores chamado de register file, que é um conjunto de registradores que podem ser acessados (lidos ou escritos) especificando seu número.
- Instruções de formato R tem 3 operandos registradores (add \$t1,\$t2,\$t3): necessidade de ler 2 dados do register file e escrever um dado nele, para cada instrução
  - Para ler um dado do register file é preciso de uma entrada (número do registrador) e uma saída (o dado lido)
  - Para escrever um dado no register file, são necessárias duas entradas: o número do registrador e o dado a ser escrito
  - Para escrever: sinal de controle (RegWrite)
- A ALU é controlada por um sinal de controle (ALU control)





## Instruções LOAD e STORE

- lw \$t1,offset\_value(\$t2) e sw \$t1,offset\_value,(\$t2)
- Endereço de memória = value\_offset + \$t2
- Value\_offset: offset sinalizado de 16 bits
- É preciso um register file e uma ALU
- Unidade que transforme valor de 16 bits sinalizado em um valor de 32 bits
- Unidade de memória de dados com controle de leitura (MemRead) e escrita (MemWrite)

Paulo C. Centoducatte ©1998 Morgan Kaufmann Publishers Ch5-15

# Unidades para implementação de lw e sw Mem Write Address Read data Write Data data me mory Mem Read a. Data me mory unit b. Sign-extension unit Paulo C. Centoducatte Ch5-16



#### Instrução beq e jump

- beq \$t1,\$t2,offset: 2 registradores que são comparados e um offset de 16 bits usado para calcular o endereço relativo, alvo do branch
- A base para o cálculo do endereço alvo de branch é o endereço da próxima instrução em relação à instrução branch
- O campo offset é deslocado de 2 bits para aumentar o alcance do desvio (multiplicado por 4)
- Além do cálculo do endereço do branch, deve-se determinar qual endereço será escolhido, o do branch (taken) ou o armazenado em PC (not taken) dependendo do resultado da comparação
- OBS.: Instrução jump: os 28 bits menos significativos de PC são substituídos pelos 26 bits do imediato, deslocado de 2 bits ( X 4 ).







## Controle da ALU

| Sinal de Controle da ALU | Função |
|--------------------------|--------|
| 000                      | AND    |
| 001                      | OR     |
| 010                      | ADD    |
| 110                      | SUB    |
| 111                      | SLT    |

Paulo C. Centoducatte

©1998 Morgan Kaufmann Publisher

Ch5-22



| Instruction opcode | ALUOp            |         | ruction<br>eration |               | Funct                | field       | THE PERSON NAMED IN | Desired<br>LU action | ALU contro<br>input       |
|--------------------|------------------|---------|--------------------|---------------|----------------------|-------------|---------------------|----------------------|---------------------------|
| LW                 | 00               | load wo | ord                | XXXXXX add    |                      | add         |                     | 010                  |                           |
| SW                 | 00               | store w | ord                | 717187        | XXXX                 | XXX         | add                 | o to almost          | 010                       |
| Branch equal       | 01               | branch  | equal              | - Films       | XXXX                 | (XX         | subt                | tract                | 110                       |
| R-type             | 10               | add     | 1977               | TELE B        | 1000                 | 000         | add                 | 118                  | 010                       |
| R-type             | 10               | subtrac | subtract           |               | 1000                 | 010         | subt                | tract                | 110                       |
| R-type             | 10               | AND     | AND                |               | 1001                 | 1.00        | and                 |                      | 000                       |
| R-type             | 10               | OR      | OR                 |               | 1001                 | 101         | or                  |                      | 001                       |
|                    |                  |         |                    |               |                      |             |                     |                      |                           |
| R-type             | 10               | set on  | less tha           | an            | 1010                 | 010         | set                 | on less than         | 111                       |
| AL                 | .UOp             |         |                    |               | Func                 | t field     |                     |                      | 111 Operation             |
| - Charles          |                  |         | less tha           | F4            |                      |             | set o               | FO                   |                           |
| AL                 | .UOp             | Op0     |                    |               | Func                 | t field     |                     |                      |                           |
| ALUOp1             | .UOp<br>ALUG     | 0р0     | F5                 | F4            | Func                 | field<br>F2 | F1                  | FO                   | Operation                 |
| ALUOp1             | UOp<br>ALUG      | Ор0     | F5                 | <b>F4</b>     | Funct                | field<br>F2 | <b>F1</b>           | FO X                 | Operation 010             |
| ALUOp1  O  X       | UOp<br>ALUG<br>0 | 0р0     | <b>F5</b>          | <b>F4</b> X X | F3 X X               | F2          | F1 X X              | FO X X               | <b>Operation</b> 010 110  |
| ALUOp1  O  X  1    | ALUG<br>0<br>1   | Op0     | <b>F5</b> X X X    | F4 X X        | Func<br>F3<br>X<br>X | F2 X X 0    | <b>F1</b> X X O     | <b>F0</b> X X 0      | Operation  010 110 010    |
| ALUOp1  0  X  1    | O 1 X            | Op0     | F5 X X X X X X     | F4 X X X X X  | Funct F3 X X 0 0     | F2 X X O O  | F1 X X O 1          | <b>F0</b> X  X  O  O | 010<br>110<br>010<br>1110 |

## Projeto da Unidade de Controle Principal

Classes de instruções - tipo-R, load, store e branch)

| Field                | 0         | rs    | rt    | rd           | shamt   | funct |
|----------------------|-----------|-------|-------|--------------|---------|-------|
| Bit positions        | 31-26     | 25-21 | 20-16 | 15-11        | 10-6    | 5-0   |
| R-type instruction   | 1         |       |       |              |         |       |
| Field                | 35 or 43  | rs    | rt    |              | address |       |
| Bit positions        | 31-26     | 25-21 | 20-16 | e sede Burgo | 15-0    |       |
| Load or store ins    | struction |       |       |              |         |       |
| Field                | 4         | rs    | rt    |              | address |       |
| Bit positions        | 31-26     | 25-21 | 20-16 |              | 15-0    |       |
| . Branch instruction | n         |       |       |              |         |       |

Paulo C. Centoducatte

©1998 Morgan Kaufmann Publishe

Ch5-25

- Campo opcode: bits 31-26
- Dois registradores a serem lidos rs e rt: bits 25-21 e 20-16
- Registrador base (load e store): bits 15-0
- O valor a ser guardado no PC que pode vir do cálculo de um endereço de salto ou simplesmente do PC + 4.
- O registrador destino (a ser escrito), que deverá ser selecionado dentre 2 opções, o que requer um multiplexador:
  - para um load: bits 20-16 (rt)
  - para instruções R-type: bits 15-11 (rd)
- O valor guardado no banco de registradores que pode vir da ALU (R-type) ou da memória (sw)



| Signal name | Effect when deasserted                                                                       | Effect when asserted                                                                                    |
|-------------|----------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------|
| RegDst      | The register destination number for the Write register comes from the rt field (bits 20–16). | The register destination number for the Write register comes from the rd field (bits 15–11).            |
| RegWrite    | None                                                                                         | The register on the Write register input is written with the value on the Write data input.             |
| ALUSrc      | The second ALU operand comes from the second register file output (Read data 2).             | The second ALU operand is the sign-extended, lower 16 bits of the instruction.                          |
| PCSrc       | The PC is replaced by the output of the adder that computes the value of PC + 4.             | The PC is replaced by the output of the adder that computes the branch target.                          |
| MemRead     | None                                                                                         | Data memory contents designated by the address input are put on the Read data output.                   |
| MemWrite    | None                                                                                         | Data memory contents designated by the address input are replaced by the value on the Write data input. |
| MemtoReg    | The value fed to the register Write data input comes from the ALU.                           | The value fed to the register Write data input comes from the data memory.                              |





## Operação do Datapath

- instrução R-type → add \$t1,\$t2,\$t3
  - fetch da instrução
  - leitura de \$t2 e \$t3
  - operação na ALU com os dados lidos
  - resultado da ALU escrito em \$11

Paulo C. Centoducatte

©1998 Morgan Kaufmann Publishe

Ch5-31









## Instrução load word

- lw \$t1, offset(\$t2)
  - Instruction Fetch
  - \$t2 é lido
  - ALU calcula a soma do valor lido e o imediato de 16 bits
  - O resultado é usado como endereço da memória de dados
  - O dado da memória de dados é escrito no register file



## Instrução branch

- beq \$t1,\$t2,offset
  - Fetch da instrução
  - \$t1 e \$t2 são lidos
  - ALU faz subtração dos valores lidos. PC+4 é adicionado ao imediato de 16 bits, deslocado de 2 bits → resultado é o endereço do desvio
  - A saída Zero é usada para decidir qual endereço será armazenado em PC



| put or output | Signal name | R-format | lw | sw | beq |
|---------------|-------------|----------|----|----|-----|
|               | Op5         | 0        | 1  | 1  | 0   |
|               | Op4         | 0        | 0  | 0  | 0   |
|               | ОрЗ         | 0        | 0  | 1  | 0   |
| Inputs        | Op2         | 0        | 0  | 0  | 1   |
|               | Op1         | 0        | 1  | 1  | 0   |
|               | Op0         | 0        | 1  | 1  | 0   |
|               | RegDst      | 1        | 0  | X  | X   |
|               | ALUSrc      | 0        | 1  | 1  | 0   |
|               | MemtoReg    | 0        | 1  | X  | X   |
|               | RegWrite    | 1        | 1  | 0  | 0   |
| Outputs       | MemRead     | 0        | 1  | 0  | 0   |
|               | MemWrite    | 0        | 0  | 1  | 0   |
|               | Branch      | 0        | 0  | 0  | 1   |
|               | ALUOp1      | 1        | 0  | 0  | 0   |
|               | ALUOp0      | 0        | 0  | 0  | 1   |

## Instrução jump

- J L1
  - Fetch da instrução
  - PC é formado pelos 4 bits mais significativos + 26 bits do imediato + 00 (deslocamento de 2)

Paulo C. Centoducatte

©1998 Morgan Kaufmann Publishe

Ch5-41



# Implementação em um ciclo de clock (não usada)

- Funciona corretamente mas não é eficiente
- Para single-cycle →o ciclo do clock deve ter o mesmo comprimento para todas as instruções → CPI = 1 → para isto, o ciclo de clock é determinado pelo maior caminho no datapath da máquina (instrução de load que usa 5 unidades funcionais em série: instruction memory, register file, ALU, data memory e register file)

Paulo C. Centoducatte ©1998 Morgan Kaufmann Publishers Ch5-43

#### Exemplo 1:

- · Sejam os seguintes tempos de operação:
  - unidade de memória : 2 ns
  - ALU e somadores: 2ns
  - register file (read ou write): 1 ns
  - unidade de controle, multiplexadores, acesso ao PC, circuito para extensão do sinal e linhas não tem atraso, quais das seguintes implementações seria mais rápida e quanto?

#### **Exemplo 1:**

- Uma implementação na qual cada instrução opera em um ciclo de clock de tamanho fixo
- Uma implementação onde cada instrução é executada usando clock de tamanho de ciclo variável (exatamente do tamanho necessário para a execução da respectiva instrução → também não utilizado na prática)
- OBS.: Para comparar o desempenho, assuma a execução de um programa com a seguinte distribuição de instruções : 24% de loads, 12% de store, 44% instruções tipo R, 18% de branches e 2% de jumps.

Paulo C. Centoducatte ©1998 Morgan Kaufmann Publishers Ch5-45

#### **Exemplo 1:**

- Solução:
  - tempo de execução CPU = número de instruções X CPI X período do clock
  - CPI = 1
  - tempo de execução CPU = número de instruções X período do clock
- Temos que encontrar o período do clock para as duas implementações, pois o número de instruções e a CPI são iguais para ambas implementações.

O caminho crítico para cada classe de instrução é:

| Classe da<br>Instrução |             | Unidades fu | nciona | ais envolvidas | 1          |
|------------------------|-------------|-------------|--------|----------------|------------|
| R-TYPE                 | Inst. fetch | Reg. access | ALU    | Reg. access    |            |
| LW                     | Inst. fetch | Reg. access | ALU    | Mem access     | Reg access |
| SW                     | Inst. fetch | Reg. access | ALU    | Mem access     |            |
| BRANCH                 | Inst. fetch | Reg. access | ALU    |                |            |
| JUMP                   | Inst. fetch |             |        |                |            |

Usando o caminho crítico, podemos computar o comprimento do ciclo de clock necessário para cada classe de instrução:

| cició de ciock necessario para cada ciasse de instrução: |         |         |       |         |         |       |  |
|----------------------------------------------------------|---------|---------|-------|---------|---------|-------|--|
| Classe da                                                | Memória | Leitur  | ALU   | Memória | Escrita | Total |  |
| Instrução                                                | Instrs. | a Regs. | oper. | Dados   | Regs.   |       |  |
| R-TYPE                                                   | 2       | 1       | 2     | 0       | 1       | 6 ns  |  |
| LW                                                       | 2       | 1       | 2     | 2       | 1       | 8 ns  |  |
| SW                                                       | 2       | 1       | 2     | 2       |         | 7 ns  |  |
| BRANCH                                                   | 2       | 1       | 2     |         |         | 5 ns  |  |
| JUMP                                                     | 2       |         |       |         |         | 2 ns  |  |

Paulo C. Centoducatte ©1998 Morgan Kaufmann Publishers Ch5-47

O período do clock para a máquina com um único clock é determinado pela maior instrução → 8ns

A máquina com clock variável, terá seus períodos de clock variando entre 2ns e 8ns. O clcock médio será:

Tempo de clock da CPU =  $8 \times 24\% + 7 \times 12\% + 6 \times 44\% + 5 \times 18\% + 2 \times 2\% = 6.3$ ns

CPU desempenho<sub>vc</sub> / CPU desempenho<sub>sc</sub> =

= tempo de execução CPU<sub>sc</sub>/ tempo de execução CPU<sub>vc</sub> =

= IC X período de clock da  $CPU_{sc}\,/$  IC X período de clock da  $CPU_{vc}\!=\!$ 

= período de clock da  $CPU_{sc}$ / período de clock da  $CPU_{vc}$  =

= 8 / 6.3 = 1.27

#### **Exemplo 2:**

- FP unit → 8ns para add e 16ns para mul
- todos os loads tem o mesmo tempo e são 33% das instruções (8 ns)
- todos os stores tem mesmo tempo e são 21% das instruções (7 ns)
- instruções tipo R são 27 % das instruções (6 ns)
- Branches são 5 % (5 ns) e jumps 2% das instruções (2 ns)
- FP add e sub tem o mesmo tempo e juntos tem 7% das instruções (12 ns)
- FP mul e div tem o mesmo tempo e são 5% das instruções (20 ns)

Paulo C. Centoducatte ©1998 Morgan Kaufmann Publishers Ch5-49

#### **Exemplo 2:**

```
Solução
```

```
CPU desempenho<sub>vc</sub> / CPU desempenho<sub>sc</sub> = 
= tempo de execução CPU<sub>sc</sub> / tempo de execução CPU<sub>vc</sub>
```

```
Para a máquina de único clock → período do clock = ciclo da instrução FP mul (mais longa) → 2+1+16+1 = 20ns
```

Para a máquina de clock variável:

```
período do clock CPU = 8 X 31% + 7 X 21% + 6 X 27% + 5 X 5% 2 X 2% + 12 X 7% + 20 X 7% = 8.1 ns
```

#### **Portanto:**

```
CPU desempenho_{vc} / CPU desempenho_{sc} = = tempo de execução CPU_{sc} / tempo de execução CPU_{vc} = 20/8.1 = 2.46
```

## Implementação Multiciclos

- a execução de cada instrução é dividida em etapas
  - cada etapa corresponde a uma operação de uma unidade funcional
- implementação multiciclos
  - cada etapa é executada em um ciclo
    - permite que uma unidade funcional possa ser usada em mais de uma etapa da instrução
    - compartilhamento pode diminuir a quantidade de HW



#### Diferenças em relação a versão single-cycle

- Uma só memória usada para dados e instruções
- Uma ALU em vez de uma ALU e dois somadores
- Redução de área → redução de custos
- Alguns registradores a mais para manter a saída de uma unidade funcional para outra unidade funcional, em um ciclo de clock posterior:
  - Instruction Register IR → armazenar uma instrução lida da memória (a instrução deve ser mantida até o fim de sua execução)
  - Memory Data Register MDR → armazenar dados lidos da memória
  - registrador A e registrador B usados para manter os operandos lidos do register file
  - registrador ALUOut para manter a saída da ALU
- Inclusão de multiplexadores







## **Tabela com Sinais de Controle**

| Actions | of t | ho | 1.hit | control | cidnole |
|---------|------|----|-------|---------|---------|
| ACLIONS | OI   | ne | T-DIC | control | signals |

| Signal name | Effect when deasserted                                                               | Effect when asserted                                                                                                  |
|-------------|--------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------|
| RegDst      | The register file destination number for the Write register comes from the rt field. | The register file destination number for the Write register comes from the rd field.                                  |
| RegWrite    | None                                                                                 | The general-purpose register selected by the Write register number is written with the value of the Write data input. |
| ALUSrcA     | The first ALU operand is the PC.                                                     | The first ALU operand comes from the A register.                                                                      |
| MemRead     | None                                                                                 | Content of memory at the location specified by the Address input is put on Memory data output.                        |
| MemWrite    | None                                                                                 | Memory contents at the location specified by the Address input is replaced by value on Write data input.              |
| MemtoReg    | The value fed to the register file Write data input comes from ALUOut.               | The value fed to the register file Write data input comes from the MDR.                                               |
| lorD        | The PC is used to supply the address to the memory unit.                             | ALUOut is used to supply the address to the memory unit.                                                              |
| IRWrite     | None                                                                                 | The output of the memory is written into the IR.                                                                      |
| PCWrite     | None                                                                                 | The PC is written; the source is controlled by PCSource.                                                              |
| PCWriteCond | None                                                                                 | The PC is written if the Zero output from the ALU is also active                                                      |

Paulo C. Centoducatte ©1998 Morgan Kaufmann Publis

| Actions | of | the | 2.hit | control | cionale |
|---------|----|-----|-------|---------|---------|
|         |    |     |       |         |         |

| Signal name | Value      | Effect                                                                                                                    |  |  |  |  |
|-------------|------------|---------------------------------------------------------------------------------------------------------------------------|--|--|--|--|
|             | 00         | The ALU performs an add operation.                                                                                        |  |  |  |  |
| ALUOp       | 01         | The ALU performs a subtract operation.                                                                                    |  |  |  |  |
| 10          |            | The funct field of the instruction determines the ALU operation.                                                          |  |  |  |  |
| 121         | 00         | The second input to the ALU comes from the B register.                                                                    |  |  |  |  |
|             | 01         | The second input to the ALU is the constant 4.                                                                            |  |  |  |  |
| ALUSrcB     | ALUSrcB 10 | The second input to the ALU is the sign-extended, lower 16 bits of the IR.                                                |  |  |  |  |
| 25          | 11         | The second input to the ALU is the sign-extended, lower 16 bits of the IR shifted left 2 bits.                            |  |  |  |  |
|             | 00         | Output of the ALU (PC + 4) is sent to the PC for writing.                                                                 |  |  |  |  |
| PCSource    | 01         | The contents of ALUOut (the branch target address) are sent to the PC for writing.                                        |  |  |  |  |
|             | 10         | The jump target address (IR[25–0] shifted left 2 bits and concatenated with PC + 4[31–28]) is sent to the PC for writing. |  |  |  |  |

Paulo C. Centoducatte

©1998 Morgan Kaufmann Publishers

Ch5-58

Ch5-57

- · 1 Instruction fetch
  - Incremento do PC e leitura da instrução em paralelo
    - IR = Memory[PC]
    - PC = PC + 4
  - Sinais ativados
    - MemRead (1), Irwrite (1), IorD (0 PC como endereço),
    - ALUSrcA (0 PC para ALU), ALUSrcB (01 4 para a ALU),
    - ALUOp (00 add) e PCWrite (1 o novo valor de PC não é visível até o próximo ciclo de clock).

Paulo C. Centoducatte ©1998 Morgan Kaufmann Publishers Ch5-59

# Divisão da execução de uma instrução em ciclos de clock e respectivos sinais de controle

- · 2 Instruction decode e register fetch
  - Como temos regularidade no formato das instruções, podemos, sem saber a natureza da instrução, fazer:
    - ler dois registradores do register file, mesmo que eles não sejam utilizados e armazena-los nos registradores A e B;
    - computar os endereços de branch e guardá-los em ALUOut, mesmo que a instrução não venha a ser um branch.
    - A = Reg[IR[25-21]];
    - B = Reg[IR[20-16]];
    - ALUOut = PC + (sign-extend (IR[15-0] << 2)
  - Sinais ativados: ALUSrcA (0 PC vai para a ALU),
     ALUSrcB (11- sign extended e shifted enviado a ALU) e
     ALUOp (00 add).

- 3 Execution, memory address computation ou branch completion
  - Primeira etapa determinada pelo tipo de instrução. Para cada classe temos:
    - Referência à memória (I-Type)
      - ALUOut = A + sign-extend (IR[15-0]);
      - Sinais ativados: ALUSrcA (1 A para ALU), ALUSrcB (10 - saída da unidade sign-extension para a ALU) e ALUOp (00 - add).

Paulo C. Centoducatte ©1998 Morgan Kaufmann Publishers Ch5-61

# Divisão da execução de uma instrução em ciclos de clock e respectivos sinais de controle

- Instruções Lógicas-Aritméticas ( R-type)
  - ALUOut = A op B;
  - Sinais ativados: ALUSrcA (1 A para ULA), ALUSrcB (00 - B para a ULA) e ALUOp (10 - o campo funct é usado para determinar os sinais de controle da ALU)

- Branch
  - if ( A == B ) PC = ALUOut;
  - Sinais ativados: ALUSrcA (1 A para ULA), ALUSrcB (00 B para a ULA) e ALUOp (01 sub para teste de igualdade), PCCondWrite (1 se Zero=1) e PCSource (01 PC recebe dado vindo de ALUOut)
- Jump
  - PC = PC[31-28] || (IR[25-0]<<2)
  - Sinais ativados: PCSource(10- jump address para PC)
     e PCWrite (1)

Paulo C. Centoducatte ©1998 Morgan Kaufmann Publishers Ch5-63

# Divisão da execução de uma instrução em ciclos de clock e respectivos sinais de controle

- 4 Memory access or R-type instruction completion
  - Nesta etapa, uma instrução de load ou store acessa a memória ou uma instrução R-type escreve seu resultado.
    - Referência à memória
      - MDR = Memory [ALUOut]; load
      - Memory [ALUOut] = B; store
      - Sinais ativados: MemRead (1 para load) ou MemWrite (1 - para store), IorD (1 para load, para que o endereço de memória venha da ALU)

- instruções R-type
  - Reg[IR[15-11]] = ALUOut;
  - Sinais ativados: RegDst (1 campo rd (15-11) usado como entrada do register file para escrita), RegWrite (1) e Memto Reg (0 – para saida da ULA ser escrita).

Ch5-65

Paulo C. Centoducatte ©1998 Morgan Kaufmann Publishers

# Divisão da execução de uma instrução em ciclos de clock e respectivos sinais de controle

- 5 Memory read completion
  - Load
    - Reg[IR[20-16]] = MDR;
    - Sinais ativados: MemtoReg (1 para escrver o resultado da memória), RegWrite (1 - escrita no register file) e RegDst (0 – para escolher rt (20-16) como número do registrador).

## Resumo das etapas de execução para as diversas classes

| Step name                                               | Action for R-type instructions                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | Action for memory-<br>reference instructions                                 | Action for branches             | Action for jumps                    |
|---------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------|---------------------------------|-------------------------------------|
| Instruction fetch                                       | N. Serrivol I. D. K.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | IR = Memory[PC]<br>PC = PC + 4                                               | digues too                      |                                     |
| Instruction decode/register fetch                       | how to do it!<br>the multicy cleans                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | A = Reg [IR[25–21]<br>B = Reg [IR[20–16]<br>ALUOut = PC + (sign-extend (IR[: | lanage                          |                                     |
| Execution, address computation, branch/ jump completion | ALUOut = A op B                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | ALUOut = A + sign-extend<br>(IR[15-0])                                       | if (A == B) then<br>PC = ALUOut | PC = PC [31-28] II<br>(IR[25-0]<<2) |
| Memory access or R-type completion                      | Reg [IR[15–11]] =<br>ALUOut                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | Load: MDR = Memory[ALUOut]<br>or<br>Store: Memory [ALUOut] = B               | Lact spides                     | 9.63                                |
| Memory read completion                                  | THE STREET, ST | Load: Reg[IR[20-16]] = MDR                                                   | Sp Amarilla                     | - Anna Maria                        |

Paulo C. Centoducatte

©1998 Morgan Kaufmann Publishe

Ch5-67

## Projeto da Unidade de Controle

- Máquinas de estados finitos → conjunto de estados e como estes estados podem mudar ( esta mudança → próximo estado).
- Controle de estados finitos corresponde às cinco etapas de execução de uma instrução, onde cada etapa é executada em um ciclo de clock.
- Unidade de Controle implementada como máquina de estados finitos















## **CPI em uma CPU multicycles**

- Exemplo:
  - Usando a figura anterior e a distribuição de instruções abaixo, qual a CPI, assumindo que cada estado necessita de 1 clico de clock ?
  - conjunto de instruções: 22% loads, 11% de stores, 49% de R-type, 16% de branches e 2% de jumps ( gcc ).
- · Solução:
  - O número de ciclos de clocks para cada classe é:
    - loads: 5stores: 4R-type: 4branches: 3jumps: 3

Paulo C. Centoducatte

©1998 Morgan Kaufmann Publisher

Ch5-76

## CPI em uma CPU multicycles

#### · Solução:

CPI = ciclos de clock da CPU / número de instruções

 $CPI = \Sigma$  (num. de instruções<sub>i</sub> X  $CPI_i$ ) / num. de instruções

 $CPI = \Sigma ((num. de instruções_i / num. de instruções) X <math>CPI_i)$ 

CPI = 0.22 X 5 + 0.11 X 4 + 0.49 X 4 + 0.16 X 3 + 0.02 X 3

CPI = 4.04

4.04 é melhor que a CPI de uma CPU em que todas as instruções tivessem o mesmo número de ciclos de clock (CPI pior caso = 5).

Paulo C. Centoducatte ©1998 Morgan Kaufmann Publishers Ch5-77

#### Implementação de uma Unidade de Controle: com máquina de estados finitos Uma máquina de estados finitos Combinational pode ser implementada com um control logic Datapath control outputs registrador temporário que guarde o estado corrente, e uma lógica de Outputs controle combinacional, que determina os sinais de controle e o próximo estado Inputs Next state Inputs from instruction State register register opcode field Ch5-78 Paulo C. Centoducatte

# Implementação de uma Unidade de Controle: com Microprogramação

- Projeto simplificado da Unidade de Controle
  - Cada microinstrução tem o efeito de ativar os sinais de controle especificados por elas
  - Um microprograma é uma representação simbólica da unidade de controle que será traduzida por um programa para a lógica de controle.
  - O formato da microinstrução deve ser escolhida de tal forma a simplificar sua representação.
  - Para evitar microinstruções inconsistentes, cada campo da microinstrução deve especificar um conjunto de sinais que não acontecem simultaneamente.

Paulo C. Centoducatte ©1998 Morgan Kaufmann Publishers Ch5-79

· Tabela com os campos das microinstruções

| Field name       | Function of field                                                                                      |  |  |  |  |
|------------------|--------------------------------------------------------------------------------------------------------|--|--|--|--|
| ALU control      | Specify the operation being done by the ALU during this clock; the result is always written in ALUOut. |  |  |  |  |
| SRC1             | Specify the source for the first ALU operand.                                                          |  |  |  |  |
| SRC2             | Specify the source for the second ALU operand.                                                         |  |  |  |  |
| Register control | Specify read or write for the register file, and the source of the value for a write.                  |  |  |  |  |
| Memory           | Specify read or write, and the source for the memory. For a read, specify the destination register.    |  |  |  |  |
| PCWrite control  | Specify the writing of the PC.                                                                         |  |  |  |  |
| Sequencing       | Specify how to choose the next microinstruction to be executed.                                        |  |  |  |  |

- As microinstruções são colocadas em uma ROM ou PLA.
- O endereçamento das microinstruções pode ser dado següencialmente.
- Existem 3 modos diferentes para a escolha da próxima microinstrução a ser executada:
  - Incrementar o endereço da microinstrução corrente para obter o endereço da próxima microinstrução. Este comportamento é indicado, colocando Seq no campo de Seqüência.
  - Desviar para a microinstrução que inicia a execução da próxima instrução MIPS (estado 0 - fetch). Este comportamento é indicado colocando Fetch no campo de Seqüência.
  - Escolher a próxima microinstrução baseada em entradas da unidade de controle. Este comportamento é chamado dispatch e é usualmente implementado criando uma tabela (implementada em ROM ou PLA) contendo os endereços das microinstruções alvo. Geralmente existe muitas tabelas, neste caso temos duas a do estado 1 e a do estado 2. Isto é indicado no campo Seqüência por Dispatch i, onde i é o número da tabela.

Paulo C. Centoducatte ©1998 Morgan Kaufmann Publishers Ch5-81

## Tabela com os valores dos campos de uma microinstrução

| Field name  | Values for field | Function of field with specific value                                                                                                                                                                                                                                                                                                                                                                 |
|-------------|------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Label Label | Any string       | Used to specify labels to control microcode sequencing. Labels that end in a 1 or 2 are used for dispatching with a jump table that is indexed based on the opcode. Other labels are used as direct targets in the microinstruction sequencing. Labels do not generate control signals directly but are used to define the contents of dispatch tables and generate control for the Sequencing field. |
| ALU control | Add              | Cause the ALU to add.                                                                                                                                                                                                                                                                                                                                                                                 |
|             | Subt             | Cause the ALU to subtract; this implements the compare for branches.                                                                                                                                                                                                                                                                                                                                  |
|             | Func code        | Use the instruction's funct field to determine ALU control.                                                                                                                                                                                                                                                                                                                                           |
|             | PC               | Use the PC as the first ALU input.                                                                                                                                                                                                                                                                                                                                                                    |
| SRC1        | A                | Register A is the first ALU input.                                                                                                                                                                                                                                                                                                                                                                    |
|             | В                | Register B is the second ALU input.                                                                                                                                                                                                                                                                                                                                                                   |
|             | 4                | Use 4 for the second ALU input.                                                                                                                                                                                                                                                                                                                                                                       |
| SRC2        | Extend           | Use output of the sign extension unit as the second ALU input.                                                                                                                                                                                                                                                                                                                                        |
|             | Extshft          | Use the output of the shift-by-two unit as the second ALU input.                                                                                                                                                                                                                                                                                                                                      |

# Tabela com os valores dos campos de uma microinstrução

| Field name       | Values for field | Function of field with specific value                                                                                     |
|------------------|------------------|---------------------------------------------------------------------------------------------------------------------------|
|                  | Read             | Read two registers using the rs and rt fields of the IR as the register numbers, putting the data into registers A and B. |
| Register control | Write ALU        | Write the register file using the rd field of the IR as the register number and the contents of ALUOut as the data.       |
| THE PARTY OF     | Write MDR        | Write the register file using the rt field of the IR as the register number and the contents of the MDR as the data.      |
|                  | Read PC          | Read memory using the PC as address; write result into IR (and the MDR).                                                  |
| Memory           | Read ALU         | Read memory using ALUOut as address; write result into MDR.                                                               |
|                  | Write ALU        | Write memory using the ALUOut as address; contents of B as the data.                                                      |
|                  | ALU              | Write the output of the ALU into the PC.                                                                                  |
| PCWrite control  | ALUOut-cond      | If the Zero output of the ALU is active, write the PC with the contents of the register ALUOut.                           |
|                  | Jump address     | Write the PC with the jump address from the instruction.                                                                  |
| Mall Sept of     | Seq              | Choose the next microinstruction sequentially.                                                                            |
| Sequencing       | Fetch            | Go to the first microinstruction to begin a new instruction.                                                              |
|                  | Dispatch i       | Dispatch using the ROM specified by i (1 or 2).                                                                           |

Paulo C. Centoducatte

©1998 Morgan Kaufmann Publishe

Ch5-83

## Criando um Microprograma -- Fetch e Decode

| Label | ALU<br>control | SRC1 | SRC2    | Register<br>control | Memory   | PCWrite control | Sequencing |
|-------|----------------|------|---------|---------------------|----------|-----------------|------------|
| Fetch | Add            | PC   | 4       | FV:netSy an         | Read PC  | ALU             | Seq        |
| 1307  | Add            | PC   | Extshft | Read                | ensidate | Court Property  | Dispatch 1 |

| Fields                  | Effect Effect                                                                                     |  |  |
|-------------------------|---------------------------------------------------------------------------------------------------|--|--|
| ALU control, SRC1, SRC2 | Compute PC + 4. (The value is also written into ALUOut, though it will never be read from there.) |  |  |
| Memory                  | Fetch instruction into IR.                                                                        |  |  |
| PCWrite control         | Causes the output of the ALU to be written into the PC.                                           |  |  |
| Sequencing              | Go to the next microinstruction.                                                                  |  |  |

| Fields                  | Effect                                                                      |
|-------------------------|-----------------------------------------------------------------------------|
| ALU control, SRC1, SRC2 | Store PC + sign extension (IR[15-0]) << 2 into ALUOut.                      |
| Register control        | Use the rs and rt fields to read the registers placing the data in A and B. |
| Sequencing              | Use dispatch table 1 to choose the next microinstruction address.           |

Paulo C. Centoducatte

©1998 Morgan Kaufmann Publisher

Ch5-84

#### **Criando um Microprograma** -- Fetch e Decode

- Dispatch table 1 e o opcode são usados para selecionar uma de 4 seqüências diferentes de microinstruções:
  - Mem1 → instruções de referência à memória
  - Rformat1 → instruções R-type
  - BEQ1 → instruções beq
  - JUMP1 → instruções de jump

Paulo C. Centoducatte ©1998 Morgan Kaufmann Publishers

Ch5-85

#### Criando um Microprograma -- Referência à Memória

| Label | ALU<br>control                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | SRC1       | SRC2              | Register<br>control   | Memory       | PCWrite control | Sequencing |
|-------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------|-------------------|-----------------------|--------------|-----------------|------------|
| Mem1  | Add                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | A          | Extend            | and series successive | Section with |                 | Dispatch 2 |
| LW2   | The state of the s | 177        | The second second | Stations              | Read ALU     | 7               | Seq        |
|       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | To be seen | Salita alla       | Write MDR             | redución y   | 4               | Fetch      |
| SW2   |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |            |                   |                       | Write ALU    |                 | Fetch      |

#### Mem1

| Fields                     | Effect                                                                                              |  |  |  |  |
|----------------------------|-----------------------------------------------------------------------------------------------------|--|--|--|--|
| ALU control,<br>SRC1, SRC2 | Compute the memory address: Register (rs) + sign-extend (IR[15–0]), writing the result into ALUOut. |  |  |  |  |
| Sequencing                 | Use the second dispatch table to jump to the microinstruction labeled either LW2 or SW2.            |  |  |  |  |

## Criando um Microprograma -- Referência à Memória

| Label | ALU<br>control | SRC1      | SRC2       | Register<br>control   | Memory       | PCWrite control | Sequencing |
|-------|----------------|-----------|------------|-----------------------|--------------|-----------------|------------|
| Mem1  | Add            | A         | Extend     | and series successive | Section with |                 | Dispatch 2 |
| LW2   | LW2            |           | US DON'S   | vil a di sorto        | Read ALU     | 7               | Seq        |
|       |                | in record | Salit alla | Write MDR             | redución y   | 4               | Fetch      |
| SW2   |                |           |            |                       | Write ALU    |                 | Fetch      |

#### LW2

| Fields     | Effect                                                                         |
|------------|--------------------------------------------------------------------------------|
| Memory     | Read memory using the ALUOut as the address and writing the data into the MDR. |
| Sequencing | Go to the next microinstruction.                                               |

| Fields           | Effect                                                                      |  |  |
|------------------|-----------------------------------------------------------------------------|--|--|
| Register control | Write the contents of the MDR into the register file entry specified by rt. |  |  |
| Sequencing       | Go to the microinstruction labeled Fetch.                                   |  |  |

Paulo C. Centoducatte ©1998 Morgan Kaufmann Publishers Ch5-87

## Criando um Microprograma -- Referência à Memória

| Label | ALU<br>control | SRC1       | SRC2              | Register<br>control  | Memory       | PCWrite control | Sequencing |
|-------|----------------|------------|-------------------|----------------------|--------------|-----------------|------------|
| Mem1  | Add            | A          | Extend            | D PERSONAL PROPERTY. | Section with |                 | Dispatch 2 |
| LW2   |                | 177        | The second second | old a di sono        | Read ALU     |                 | Seq        |
|       |                | To be seen | Salita alla       | Write MDR            | r ef demokra | 4               | Fetch      |
| SW2   |                |            |                   |                      | Write ALU    |                 | Fetch      |

#### SW2

| Fields     | Effect                                                                                   |
|------------|------------------------------------------------------------------------------------------|
| Memory     | Write memory using contents of ALUOut as the address and the contents of B as the value. |
| Sequencing | Go to the microinstruction labeled Fetch.                                                |

| Label                      | c      | ALU<br>ontrol                                                   | SRC1             | SRC2      | Register<br>control | Memory            | PCWrite control | Sequencin      |
|----------------------------|--------|-----------------------------------------------------------------|------------------|-----------|---------------------|-------------------|-----------------|----------------|
| Rformat1                   | Fun    | c code                                                          | А                | В         |                     |                   |                 | Seq            |
|                            | 1      |                                                                 | 16 704           |           | Write ALU           |                   |                 | Fetch          |
| ALU control,               | otlari |                                                                 |                  |           | ntents of the A a   | and B registe     | rs, using the   | function field |
| format1<br>Fields          |        |                                                                 |                  |           | Effec               | t                 |                 |                |
| SRC1, SRC2<br>Sequencing   |        | to specify                                                      | the ALU          | operation | 1.                  | Leidl Red         |                 |                |
| PROCESS POPULATION         |        |                                                                 |                  | Maria     |                     | The second second | /Lafettern      | FIL WATER B    |
| Fields                     |        |                                                                 | Produce<br>Total |           | Effec               | :t                |                 |                |
| ALU control,<br>SRC1, SRC2 | Mars   |                                                                 |                  |           | ntents of the A ส   | and B registe     | rs, using the   | function field |
|                            |        | to specify the ALU operation.  Go to the next microinstruction. |                  |           |                     |                   |                 |                |

| Label                        | ALU<br>control | SRC1 | SRC2        | Register<br>control | Memory        | PCWrite control     | Sequencing   |
|------------------------------|----------------|------|-------------|---------------------|---------------|---------------------|--------------|
| BEQ1                         | Subt           | А    | В           |                     |               | ALUOut-cond         | Fetch        |
| SECTION SECTION              | Fields         |      |             |                     | Effec         | :t                  | A George     |
|                              |                | The  | Al II subtr | acts the oper       |               |                     | Zero output  |
| BEQ1<br>ALU cont<br>SRC1, SR | rol,           | The  | ALU subtr   | acts the oper       |               | B to generate the 2 | Zero output. |
| ALU cont                     | rol,<br>RC2    | Caus | ses the PO  | Developed Date      | ands in A and |                     |              |

## Criando um Microprograma -- Instruções de jump

| Label | ALU<br>control | SRC1 |           | Register control | PCWrite<br>control | Sequencing |
|-------|----------------|------|-----------|------------------|--------------------|------------|
| JUMP1 | STORY.         |      | COLOR PER |                  | Jump address       | Fetch      |

#### JUMP1

| Fields          | Effect Effect                                              |
|-----------------|------------------------------------------------------------|
| PCWrite control | Causes the PC to be written using the jump target address. |
| Sequencing      | Go to the microinstruction labeled Fetch.                  |

Paulo C. Centoducatte ©1998 Morgan Kaufmann Publishers Ch5-91

## Microprograma para unidade de controle

| Label         | ALU<br>control | SRC1 | SRC2    | Register<br>control | Memory              | PCWrite<br>control        | Sequencing |
|---------------|----------------|------|---------|---------------------|---------------------|---------------------------|------------|
| Fetch         | Add            | PC   | 4       |                     | Read PC             | ALU                       | Seq        |
|               | Add            | PC   | Extshft | Read                |                     |                           | Dispatch 1 |
| Mem1          | Add            | A    | Extend  |                     |                     | Control of the control    | Dispatch 2 |
| LW2           |                |      |         | Mark To 1           | Read ALU            |                           | Seq        |
| mrante i i in |                |      |         | Write MDR           | PARTE OF            | resulta de                | Fetch      |
| SW2           |                |      |         |                     | Write ALU           |                           | Fetch      |
| Rformat1      | Func code      | А    | В       | Esta Santa          |                     |                           | Seq        |
|               |                |      | Grant d | Write ALU           | I STATE OF STATE OF | The state of the state of | Fetch      |
| BEQ1          | Subt           | A    | В       | The second          |                     | ALUOut-cond               | Fetch      |
| JUMP1         |                |      |         |                     | La de abilia de     | Jump address              | Fetch      |

Paulo C. Centoducatte

©1998 Morgan Kaufmann Publishe

Ch5-92



## Exceções e interrupções

- Exceção é um evento inesperado, interno ao processador (p. ex. overflow), que causa uma mudança no fluxo normal de execução das instruções.
- Interrupção é um evento inesperado, externo ao processador (p. ex. interrupção de I/O), que causa uma mudança no fluxo normal de execução das instruções.

# Exemplos de eventos que podem causar exceções/interrupções

| Tipo de Evento                | Fonte   | Terminologia MIPS      |
|-------------------------------|---------|------------------------|
| Requisição de I/O             | Externa | Interrupção            |
| Chamada ao SO                 | Interna | Exceção                |
| Overflow aritimético          | Interna | Exceção                |
| Uso de instrução não definida | Interna | Exceção                |
| Mau funcionamento do          | Ambos   | Exceção ou Interrupção |
| hardware                      |         |                        |

Paulo C. Centoducatte ©1998 Morgan Kaufmann Publishers

Ch5-95

### Detecção de exceção

- Dois tipos de exceção serão tratados: execução de uma instrução não definida e overflow aritmético.
- Quando ocorre uma exceção, o endereço da instrução afetada é guardada no EPC (exception program counter) e o controle transferido ao sistema operacional em um endereço especificado. Dependendo da atitude do SO e do tipo de exceção, o programa pode ser interrompido ou reiniciado a partir do endereço armazenado em EPC.
- Para o SO tratar a exceção, ele tem que conhecer qual é a exceção. Há duas maneiras:
  - status register (Cause), que tem um campo que especifica a exceção (MIPS)
  - vectored interrupts → o SO sabe a razão da exceção pelo endereço de entrada no vetor. O SO sabe a razão da exceção pelo endereço passado para ele.

- Para o SO tratar a exceção, ele tem que conhecer qual é a exceção. Há duas maneiras:
  - status register (Cause), que tem um campo que especifica a exceção (MIPS)
  - vectored interrupts → o SO sabe a razão da exceção pelo endereço de entrada no vetor. O SO sabe a razão da exceção pelo endereço passado para ele.

| Tipo de exceção        | Endereço no vetor de exçeções(hexa) |
|------------------------|-------------------------------------|
| Instrução não definida | C0 00 00 00 <sub>hex</sub>          |
| Overflow aritimético   | C0 00 00 20 <sub>hex</sub>          |

Paulo C. Centoducatte ©1998 Morgan Kaufmann Publishers Ch5-97

- Para tratar a exceção vamos supor o primeiro método.
  - Temos 2 registradores extra: EPC de 32 bits, usado para manter o endereço da instrução afetada e Cause (32 bits), usado para armazenar a causa da exceção. Vamos assumir que o bit menos significativo seja usado para codificar a causa da exceção (instrução indefinida = 0 e overflow = 1)
  - Precisamos de dois sinais de controle EPCWrite e CauseWrite, o sinal do bit menos significativo de Cause

     IntCause. Precisamos também escrever o endereço de exceção, no qual o SO entra para tratar a mesma (supor C0000000<sub>16</sub>).
  - O multiplexador de entrada de PC dever ser alterado de 3 para 4 entradas (entrada C0000000<sub>16</sub>).
  - A ULA deve subtrair 4 do valor de PC para poder guardar em EPC.



- Para detectar as exceções e transferir o controle para o estado apropriado temos:
  - Instrução indefinida: é detectada quando não há próximo estado definido a partir do estado 1, para o valor do opcode. Tratamos definindo o próximo estado, para qualquer valor de opcode, como estado 10.
  - Overflow aritmético: o sinal de overflow (saída da ULA) é usado para modificar a máquina de estados para especificar um novo próximo estado a partir do estado 7.



