



# 计算机组成原理

第四章: MIPS CPU逻辑设计

中山大学计算机学院 陈刚

2022年秋季

# 上节回顾

#### 回顾内容

#### 第四章 处理器

- ■4.5 多周期控制器的实现
  - ◆ 多周期控制器的实现思路
  - ◆ 单周期数据通路和多周期数据通路的差别
  - ◆详细分析7条指令在多周期通路中的执行过程,分析每个周期内控制信号的取值,生成相应的状态
  - ◆ 综合生成所有指令的状态转换图
  - ◆根据状态转换图,生成控制器输出的逻辑表达式





# 本节概要

#### 重点内容

#### 第四章 处理器

- ■4.6 流水线数据通路和控制
- ■4.7 数据冒险:特发与阻塞
- ■4.8 控制冒险

#### 基本要求

- ■理解流水线的基本概念
- ■了解三种冒险及其冒险处理方法





#### 复习: A Single Cycle Processor



#### 复习: Multiple Cycle Processor

□MCP: 一个功能部件在一个指令周期中可以被使用多次。





# 回顾——多周期处理器的状态转换图



各指令的时钟周期数: R-4, ori-4, beq-3, Jump-3, lw-5, swing



# 多周期处理器的缺点

- □多周期处理器的问题根源
  - □每条指令的执行需要不同个数的时钟周期,下条指令必须等到本条指令完成才能开始执行,性能太慢!
- □解决思路
  - □仍然像多周期控制器那样,把指令执行分成多个阶段, 各阶段在一个时钟周期内完成
  - □每个阶段都设置相应的存储元件,其执行结果都在下个时钟开始时保存到相应阶段的存储单元内
  - □<u>多条指令以流水线方式控制并行执行</u>,<u>每个时钟周期能</u> <u>够得到一条指令的执行结果</u>





# 流水线概述

20世纪初美国工程师泰勒发明——工业流水线,是管理学界最伟大的发明 1913年10月7日,福特汽车创立了汽车装配流水线,使速度提高了8倍,第一次实现每10秒钟诞生一部汽车的神话











# 一个日常生活中的例子一洗衣服

- □Laundry Example
  - □A, B, C, D四个人, 每人都有一 批衣服需要 wash, dry, fold
  - □Wash阶段: 30 minutes
  - □Dry阶段: 40 minutes
  - □Fold阶段: 20 minutes









如果让你来管理洗衣店,你会如何安排?

Pipelining: It's Natural!





### Sequential Laundry (串行方式)



- □ 串行方式下, 4 批衣服需要花费 6 小时(4x(30+40+20)=360分钟)
- □ N批衣服,需花费的时间为Nx(30+40+20) = 90N
- □ 如果用流水线方式洗衣服,则花多少时间呢?



#### Pipelined Laundry: (Start work ASAP)



# 流水线概述

□流水线(pipeline)技术是指在程序执行时多条指令

重叠进行操作的一种准并行处理实现技术

□首次在Intel 486中使用,可使CPU并行执行多条指令,从 而提高CPU完成指令执行的吞吐率(时间维度的并行)





# 提高处理器的性能

➤ CPU的执行通路也是一条流水线!



# 流水线图(Pipeline Diagrams)

- □无流水线(Unpipelined)
  - ■上一条指令完成之前不能启动新操作

```
OP1
OP2
OP3
□3级流水线(3-Way Pipelined) Time
```

OP1 A B C
OP2 A B C
OP3 A B C
■3个操作可同时执行

Time





# 提高处理器的性能——提升工作主频

口如何提升工作主频?

要提高主频→减少每个流水级的执行周期→减小每个流水级的任务量→将任务再分解→增加流水线级数

#### Intel IA-32的流水线级数

| 型号    | Pentium | P6架构  | Pentium 4 | Core | Nehalem |
|-------|---------|-------|-----------|------|---------|
| 流水级数  | 5       | 12-13 | 20~31     | 14   | 16      |
| 主频MHz | 66      | 200   | 2000~3600 | 2667 | 3200    |

思考: 流水线级数变多后, 有没有副作用?



### 数据通路流水线化

目标: 保证(几乎) 1.0 的CPI, 同时提高时钟速率

方法: 将处理器转变为一个多级流水线

■Instruction Fetch IF: 维护 PC. 每周期取一个指令.

- ■Register File(RF/ID): 从寄存器组RF中读取操作数.
- ■ALU: 执行指定的运算.
- Data Access:存储器访问(I type load store 指令需要)
- Reg Write-Back(WB): 将结果写回到寄存器中.



R型指令的 4 级流 水线可以如图所示





#### **Pipelining**

#### 流水线性能

时钟周期等于最长阶段所花时间为: 2ns

每条lw指令的执行时间为: 2nsx5=10ns

N条指令的执行时间为: (5+(N-1))x2ns

在N很大时约为2Nns, 比串行方式提高约5倍,若各阶段操作均衡(例如,

各阶段都是2ns,则串行需10Nns,流水线仍为2Nns),加速为5倍。

#### **Pipeline Speedup**

Time to execute an instruction pipeline =

Time to execute an instruction sequential Number of stages

- If not balanced, speedup is less
- Speedup comes from increased throughput
- the **latency** of instruction does not decrease

流水线执行方式能大大提高指令吞吐率,现代计算机都采用 流水线方式!

#### MIPS-流水线方式执行的指令集

|       | MIPS                                      | X86                              |
|-------|-------------------------------------------|----------------------------------|
| 指令长度  | 定长, <b>IF/ID</b> 易实现                      | 1-17字节                           |
| 指令格式  | 很少,源寄存器位置相<br>同, <b>ID</b> 能读寄存器堆         | 多,非对称, <b>ID</b> 段需要一<br>分为二     |
| 存储器操作 | 只有存取指令,可 <b>EX</b> 算<br>地址, <b>MEM</b> 访问 | 可直接对存储器数操作,<br>Ex+Mem→Adr+Mem+Ex |
| 数据传输  | 一个指令只访问一次存<br>储器                          | 一条指令可能两次访问存<br>储器                |

规整、简单和一致等特性有利于指令的流水线执行





## 复习:Load指令的5个阶段

| B   | 介段1 | 阶段2     | 阶段 3 | 阶段 4 | 阶段5 |
|-----|-----|---------|------|------|-----|
| lfe | tch | Reg/Dec | Exec | Mem  | Wr  |

□Ifetch (取指): 取指令并计算PC+4 (用到哪些部件?) 指令存储器、Adder

□Reg/Dec (取数和译码): 取数同时译码 (用到哪些部件?)

寄存器堆读口、指令译码器

□Exec(执行): 计算内存单元地址(用到哪些部件?)

扩展器、ALU

□Mem (读存储器): 从数据存储器中读(用到哪些部件?)

数据存储器

□Wr(写寄存器): 将数据写到寄存器中(用到哪些部件?)

寄存器堆写口

指令的执行过程中,每个阶段使用不同的部件。是否和"洗衣"过程类似?是否可以采用类似方式来执行机

这里寄存器 堆的读口和 写口可看成 两个不同的 部件。

### Load指令的流水线



- 后面指令在前面完成取指后马上开始
- · 每个load指令仍然需要五个周期完成
- · 但是吞吐率(throughput)提高许多,理想情况下,有:
  - 每个周期有一条指令进入流水线
  - 每个周期都有一条指令完成
  - 每条指令的有效周期(CPI)为1





## R-type指令的4个阶段



□Ifetch: 取指令并计算PC+4

□Reg/Dec: 从寄存器取数,同时指令在译码器进行译码

□Exec: 在ALU中对操作数进行计算

□Wr: ALU计算的结果写到寄存器





# 含R-type和 Load 指令的流水线



- □上述流水线有个问题: 两条指令试图同时写寄存器, 因为
  - □Load在第5阶段用寄存器写口
  - □R-type在第4 阶段用寄存器写口

#### 或称为资源冲突!

- □把一个功能部件同时被多条指令使用的现象称为结构冒险(Struture Hazard)
- □为了流水线能顺利工作,规定:
  - □每个功能部件每条指令只能用一次(如:写口不能用两次或以上)
  - □每个功能部件必须在相同的阶段被使用(如:写口总是在第五阶段被使用)。



# 解决方案: R-type的Wr操作延后一个周期执行



这样使流水线中的每条指令都有相同多个阶段!

#### Store指令的四个阶段



□Ifetch: 取指令并计算PC+4

□Reg/Dec: 从寄存器取数,同时指令在译码器进行译码

□Exec: 16位立即数符号扩展后与寄存器值相加,计算主存地址

□Mem: 将寄存器读出的数据写到主存

°Wr:加一个空的写阶段,使流水线更规整!





# Beq的四个阶段



□Ifetch: 取指令并计算PC+4

与多周期通路有什么不同?

□Reg/Dec:从寄存器取数,同时指令在译码器进行译码

□Exec: 执行阶段

□ALU中比较两个寄存器的大小(做减法)

□Adder中计算转移地址

□Mem: 如果比较相等,则:

□转移目标地址写到PC

多周期通路中,在Reg/Dec 阶段投机进行了转移地址的计算!可以减少Branch指令的时钟数

为什么流水线中不进行"投机"计算?

°Wr:加一个空写阶段,使流水线更规整!

按照上述方式,把所有指令都按照最复杂的"load"指令所需的五个阶段来划分,不需要的阶段加一个"NOP"操作

因为,流水线中所有指令的 执行阶段一样多,Branch 指令无需节省时钟,因为有。 比它更复杂的指令

# A Pipelined Datapath (五阶段流水线数据通路)



# 取指令(Ifetch)阶段——开始时



# 取指令(Ifetch)阶段——结束后



#### 指令部件 IUnit的设计



# 译码/取数(Reg/Dec)阶段



## Load指令的地址计算阶段

□ 第10单元指令: lw \$1, 0x100(\$2) 功能: \$1 ← Mem[(\$2) + 0x100]



#### 执行部件(Exec Unit)的设计



### Load指令的存储器读(Mem)周期



### Load指令的回写(Write Back)阶段



#### Pipelined datapath:控制信号怎么办?

- 控制信号在RF/ID阶段产生—由控制逻辑电路译码生成
- 控制信号也必须流水线化
  - 针对EX阶段的控制信号
    - ExtOP, ALUSrc等;

- ■一个时钟周期后用到
- 针对Memory的控制信
- 两个周期后用到

- MemWr, Branch:
  针对寄存器回写的控制信号
  - MemToReg, RegWr等;■ 三个周期后用到

#### (只有这三个阶段有控制信号)





# 流水线中的Control Signals如何获得?

□例: Load的Exec段的控制信号如图中所示



## 流水线中的Control Signals如何获得?



各流水段部件在一个时钟内完成某条指令的某个阶段的工作! 在下个时钟到达时,把执行结果以及前面传递来的后面各阶段要用到的所有数

据(如:指令、立即数、目的寄存器等)和控制信号保存到流水线寄存器中

## 流水线中的Control Signals

- □通过对前面流水线数据通路的分析,得知:
  - □因为每个时钟都会改变PC的值,所以PC不需要写控制信号
  - □流水段寄存器每个时钟都会写入一次,也不需要写控制信号(不考虑阻塞)
  - □Ifecth阶段和Dec/Reg阶段都没有控制信号,因为功能都一样
  - □Exec阶段的控制信号有四个
    - □Ext0p (扩展器操作): 1- 符号扩展; 0- 零扩展
    - □ALUSrc (ALU的B口来源): 1- 来源于扩展器; 0- 来源于BusB
    - □ALUOp (主控制器输出,用于辅助局部ALU控制逻辑来决定ALUCtrl)
    - □RegDst (指定目的寄存器): 1- Rd; 0- Rt
  - ■Mem阶段的控制信号有两个
    - □MemWr (DM的写信号): Store指令时为1, 其他指令为0
    - □Branch (是否为分支指令):分支指令时为1,其他指令为0
  - ■Wr阶段的控制信号有两个
    - ■MemtoReg(寄存器的写入源): 1- DM输出; 0- ALU输出
    - □RegWr(寄存器堆写信号): 结果写寄存器的指令都为1, 其何



## 控制逻辑(Control)的设计

- □流水线控制逻辑的设计
  - □每条指令的控制信号在指令执行期间都不变
  - □与单周期控制逻辑设计类似
  - □设计过程
    - □控制逻辑分成两部分
      - 口主控制逻辑: 生成ALUop和其他控制信号
      - □局部ALU控制逻辑: 根据ALUop和func字段生成ALUCtrl
    - □用真值表建立指令和控制信号之间的关系
    - □写出每个控制信号的逻辑表达式
  - □控制逻辑的输出(控制信号)在ID阶段生成,并存放在ID/EX流水段 寄存器中,然后每来一个时钟跟着其它数据和信息传送到下一级流 水段寄存器

请复习单周期和多周期控制器设计。。。

## **Pipelining Example**



#### Pipeline Control

- Extend pipeline registers to include control information created in ID stage
- □ Pass control signals along just like the data

|             | Execution/Address Calculation stage control lines |             |     |     | Memory access stage control lines |      |        | Write-back<br>stage control<br>lines |           |
|-------------|---------------------------------------------------|-------------|-----|-----|-----------------------------------|------|--------|--------------------------------------|-----------|
|             |                                                   |             |     |     |                                   |      |        |                                      |           |
|             | Reg                                               | Reg ALU ALU |     | ALU |                                   |      | Mem    | Reg                                  | es<br>Mem |
|             | Dst                                               |             |     | Src | Branch                            | Read | Write  | write                                |           |
| Instruction | บรเ                                               | Op1         | Op0 | SIC | Brancii                           | Reau | vvrite | write                                | to Reg    |
| R-format    | 1                                                 | 1           | 0   | 0   | 0                                 | 0    | 0      | 1                                    | 0         |
| lw          | 0                                                 | 0           | 0   | 1   | 0                                 | 1    | 0      | 1                                    | 1         |
| SW          | X                                                 | 0           | 0   | 1   | 0                                 | 0    | 1      | 0                                    | Х         |
| beq         | X                                                 | 0           | 1   | 0   | 1                                 | 0    | 0      | 0                                    | Х         |

























## 控制信号在流水线中的传递以及带来

- 直在取場外域(Reg/Dec)阶段产生本指令每个阶段的所有控制信号
  - □Exec信号(Ext0p, ALUSrc, ...) 在1个周期后使用
  - ■Mem信号 (MemWr, Branch) 在2个周期后使用
  - □Wr信号 (MemtoReg, RegWr) 在3个周期后使用

(这里是否会有问题?)



保存在流水段寄存器中的信息(包括前面阶段传递来或执行的结果及控制信号)一起被传递到下一个流水段!

## 流水线中的"竞争"问 题

□多周期中解决 Addr 和 WrEn之间竞争问题的方法: 保证Addr信号 □在第 N周期结束时,让Addr信号有效 <sup>¬</sup> □在第 N + 1周期让WrEn有效 □上述方法在流水线设计中不能用,因为: □每个周期必须能够写Register -□每个周期必须能够写Memory Clock Wr **Ifetch** Store Reg/Dec **Exec** Mem **Ifetch** Reg/Dec Exec Mem Wr R-type Ifetch Reg/Dec Mem Exec Wr

**Ifetch** 

R-type

如何解决?

Reg/Dec

Mem

Wr

Exec



## 寄存器组的同步和存储器的同步

■解决方案: 将Write Enable和时钟信号"与"

须由电路专家确保不会发生"定时错误" (即:能合理设计"Clock"!)









说明:后面仅考察数据流动情况,控制信号随数据同步流动因而不再



## 第四周期结束时的状态:

□ 0: Load's Mem 4: R-type's Exec 8: Store's Reg 12: Beq's Ifetch



## 第五周期结束时的状

□ 0: Lw's Wr 4: R's Mem 8: Store's Exec 12: Beq's Reg 16: R's Ifetch



利用时钟上升和下降沿两次触发,能做到前半周期写,后半周期读

寄存器的写口和读口可看 成是独立的两个部件!





## 第六周期结束时的状态:

4: R's Wr 8: Store's Mem 12: Beq's Exec 16: R's Reg 20: R's Ifet



#### 第七周期结束时的状态:

■ 8: Store's Wr 12: Beq's Mem 16: R's Exec 20: R's Reg 24: R's Ifet



#### 总结前面的流水线执行过程(有关 Cycle 3 Cycle 4 Cycle 5 - Cycle 6 Cycle 7 Cycle 8 Clock Ifetch Reg/Dec 0: Load Exec Mem Wr Reg/Dec 4: R-type Ifetch Exec Mem Wr 8: Store | Ifetch | Reg/Dec Exec Mem Wr 12: Beq (target is 1000) Ifetch Reg/Dec Exec Mem Wr **16: R-type Ifetch** Reg/Dec Exec Mem Wr **20: R-type Ifetch** Reg/Dec Exec Mem Wr **24: R-type Ifetch** Reg/Dec Exec Mem 1000: Target of Br Reg/Dec **Exec Ifetch**

- □ Branch指令何时确定是否转移?转移目标地址在第几周期计算出来?
  - □第六周期得到Zero和转移地址、第七周期控制转移地址送到PC输入端、第八周期开始才能根据转移地址取指令
  - □如果Branch指令执行结果是需要转移(称为taken),则流水线会怎样?





- □虽然Beq指令在第四周期取出,但:
  - □目标地址在第七周期才被送到PC的输入端
  - □第八周期才能取出目标地址处的指令执行

结果: 在取目标指令之前,已有三条指令被取出,取错了三条指令!

■这种现象称为控制冒险(Control Hazard)

(注:也称为分支冒险或转移冒险(Branch Hazard))





#### 总结前面的流水线执行过程(有关 Cycle 2 Cycle 3 Cycle 4 Cycle 5 Cycle 6 Cycle 7 Cycle 8 Clock **Ifetch** Reg/Dec 0: Load Exec Mem Wr 4: R-type Ifetch Reg/Dec Exec Mem Wr 8: Store | Ifetch | Reg/Dec Exec Mem Wr 12: Beq (target is 1000 | Ifetch | Reg/Dec | Exec **Mem** Wr **16: R-type** Ifetch Reg/Dec **Mem Exec** Wr **20: R-type** Ifetch Reg/Dec **Exec** Mem Wr 24: **R-type** Ifetch Reg/Det Exec Mem 1000: Target of Br Ifetch | Reg/Det Exec

- □Load指令何时能把数据写到寄存器? 第几周期开始写数据?
  - ■第五周期写入、第六周期开始才能使用
  - □如果后面R-Type的操作数是Ioad指令目标寄存器的内容,则流水线怎样?



#### 装入指令(Load)引起的"延迟" Cycle 1 Cycle 2 Cycle 3 Cycle 4 Cycle 5 Cycle 6 Cycle 7 Cycle 8 **Clock** Reg/Dec I0: Load **Ifetch** Exec Mem Wr Reg/Dec Plus 1 **Ifetch** Mem Exec Wr Plus 2 Ifetch Reg/Dec Exec Mem Wr **Ifetch** Reg/Dec Plus 3 Exec Mem Wr R-Type Ifetch Reg/Dec Exec Mem Wr

- □尽管Load指令在第一周期就被取出,但:
  - ■数据在第五周期结束才被写入寄存器
  - □在第六周期时,写入的数据才能被用

结果: 在Load指令结果有效前,已经有三条指令被取出

(如果随后的指令要用到Load的数据的话,就需要延迟三条指令才能用!)

□这种现象被称为 数据冒险 (Data Hazard) 或数据相关(Data Dependency )





#### 内容小结

- □指令的执行可以像洗衣服一样,分为N个步骤,并用流水线方式进行
  - □均衡时指令吞吐率提高N倍,但不能缩短一条指令的执行时间
  - □ 流水段数以最复杂指令所需步骤数为准(有些指令的某些阶段为空操作),每个阶段的宽度以最复杂阶段所需时间为准(尽量调整使各阶段均衡)
- □以Load指令为准,分为五个阶段
  - □取指令段(IF)
    - □ 取指令、计算PC+4 (IUnit: Instruction Memory、Adder)
  - □译码/读寄存器(ID/Reg)段
    - □ 指令译码、读Rs和Rt(寄存器读口)
  - □ 执行 (EXE) 段
    - □ 计算转移目标地址、ALU运算(Extender、ALU、Adder)
  - □存储器(MEM)段
    - □ 读或写存储单元(Data Memory)
  - □ 写寄存器(Wr)段
    - □ ALU结果或从DM读出数据写到寄存器(寄存器写口)
- □流水线控制器的实现
  - □ IF和ID/Reg段不需控制信号控制,只有EXE、MEM和Wr需要
  - □ ID段生成所有控制信号,并随指令的数据同步向后续阶段流动
- □寄存器和存储器的竞争问题可利用时钟信号来解决
- □ 流水线冒险:结构冒险、控制冒险、数据冒险

(下一讲主要介绍解决流水线冒险的数据通路如何设计)





## 联系方式

- □Acknowledgements:
- ■This slides contains materials from following lectures:
- Computer Architecture (ETH, NUDT, USTC)
- □Research Area:
- 计算机视觉与机器人应用计算加速。
- 人工智能和深度学习芯片及智能计算机
- □Contact:
- > 中山大学计算机学院
- ➤ 管理学院D101 (图书馆右侧)
- ▶ 机器人与智能计算实验室
- cheng83@mail.sysu.edu.cn





