## Højtydende mikroarkitektur - Agenda

- 1. Recap: Udfordringen
- 2. ILP. Instruction Level Parallelism
- 3. Out-of-order execution
- 4. Lidt detaljer fra en virkelig maskine
- 5. Lidt om afviklingsplot
- 6. Opsamling

### Data afhængigheder i en simpel pipeline

To notationer for det samme:

```
4 5 6 7
lw
     x2,20(x1)
                           Fe De Ex Me Wb
    x4,x2,x5
                               Fe De De Ex Me Wb
and
     x8,x2,x6
                                  De Fe De Ex Me Wb
οг
add x9,x4,x2
                                         Fe De Ex Me Wb
                                 Time (in clock cycles)
                                 CC 1
                                         CC 2
                                                                             CC 7
                                                                                                   CC 10
                                                CC3
                                                       CC 4
                                                               CC 5
                                                                      CC<sub>6</sub>
                                                                                     CC8
                                                                                            CC9
```



### Realisme: Læsning fra 3-cycle cache

Langsommere opslag i lageret påvirker både hentning af instruktioner og hentning af data.

```
0 1 2 3 4 5 6 7 8

lw x11,0(x10)

addi x11,x11,100

Fa Fb Fc De De De De Ex Ma Mb Mc Wb

sw x11,0(x14)

addi x10,x10,1

Fa Fb Fc Fc Fc Fc De Ex Ma Mb Mc Wb

Fa Fb Fb Fb Fb Fb Fc De Ex Ma Mb Mc Wb
```

Vi kan markere "stall" tydeligere:

```
0 1 2 3 4 5 6 7 8

lw x11,0(x10)
    Fa Fb Fc De Ex Ma Mb Mc Wb

addi x11,x11,100
    Fa Fb Fc >> >> De Ex Ma Mb Mc Wb

sw x11,0(x14)
    Fa Fb >> >> Fc De Ex Ma Mb Mc Wb

addi x10,x10,1
    Fa >> >> Fb Fc De Ex Ma Mb Mc Wb
```

Læsning fra lageret kaster en skygge på 3 instruktioner.

### Hop og 3-cycle cache

Ændringer i programrækkefølgen (kald, retur, hop) bliver også dyrere

Her det betingede hop fra sidste forelæsning

```
insn
                      Fa Fb Fc De Ex Ma Mb Mc Wb
ble x12,x13,target
                          Fa Fb Fc De Ex Ma Mb Mc Wb
                                                         <-- vi kan afgøre hop i 'Ex'
                             Fa Fb Fc De
                                                         <-- og slå de her instruktioner ihjel
<shaddow>
<shaddow+1>
                               Fa Fb Fc
                                                         <-- for ikke at tale om dem her
<shaddow+2>
                                   Fa Fb
<shaddow+3>
                                      Fa
                                         Fa Fb Fc De Ex Ma Mb Mc Wb <-- og starte hentning hrt
target: insn
```

Prisen er nu 5 cykler for et taget hop, stadig en cyklus for et ikke taget hop.

### Sammenfatning

Pipelining er muligvis nemt - men at få max ydeevne er svært.

Overordnet set bliver ydeevnen begrænset af sammenkoblingen af:

- 1. Længere pipelines som passer til moderne CMOS-teknologi.
- 2. Sekventiel semantik
- 3. Data- og kontrol-afhængigheder

De længere pipelines leder nemt til flere stalls fremfor bedre ydeevne.

# Så hvad gør vi så?

### **ILP - Instruction Level Parallelism**

Hvis man betragter en sekvens af instruktioner vil man opdage at den oftest indeholder instruktioner, som ikke er afhængige af resultater fra de umiddelbart foregående. Disse instruktioner kunne i princippet udføres tidligere, samtidigt med instruktioner de ikke afhang af. (her et plot for en to-vejs superskalar med realistisk cache tilgang)

Instruktion nummer 3 er uafhængig af de forudgående instruktioner.

Denne egenskab ved programmer kaldes ILP, Instruction Level Parallelism.

Hvis man forestiller sig at muligheden for parallel udførelse KUN var begrænset af dataafhængigheder, så indeholder programmer typisk meget ILP.

### begrænsningen fra kontrolafhængigheder

Instruktioner afhænger ikke kun af data. De er også afhængige af tidligere hop, kald og retur.

Et betinget hop kan forsinke efterfølgende instruktioner.

```
lw x11,0(x10) Fa Fb Fc De Ex Ma Mb Mc Wb
beq x11,x7,L1 Fa Fb Fc >> >> >> De Ex Ma Mb Mc Wb
addi x5,x6,8 Fa Fb Fc De Ex Ma Mb Mc Wb
```

Her er den sidste instruktion meget forsinket, fordi hoppet blev afgjort sent. Med hop forudsigelse kan man (ofte) få hentet de rigtige instruktioner tidligere

Men så er problemet hvad man kan tillade sig, når et hop forudsiges korrekt!

```
lw x11,0(x10) Fa Fb Fc De Ex Ma Mb Mc Wb
beq x11,x7,L1 Fa Fb Fc >> >> De Ex Ma Mb Mc Wb // hop afgøres sent, men forudsagt korrekt
addi x5,x6,8 Fa Fb Fc >> >> De Ex Ma Mb Mc Wb // hvorfor vente?
```

Hvis første instruktion har et miss i datacachen, kan der blive udført mange instruktioner, før det efterfølgende hop afgøres. Hvad kan man tillade sig at udføre af instruktioner efter hoppet?

### Konsekvens: Spekulativ udførelse

Hvis vi vil have max ydeevne er vi nødt til at bygge en maskine der tillader instruktioner at blive udført før man afgør hop, som de samme instruktioner har en kontrol-afhængighed på

Det kaldes spekulativ udførelse

```
lw x11,0(x10) Fa Fb Fc De Ex Ma Mb Mc Wb
beq x11,x7,L1 Fa Fb Fc >> >> >> De Ex Ma Mb Mc Wb  // hop afgøres sent, men forudsagt korrekt
addi x5,x6,8 Fa Fb Fc >> >> >> De Ex Ma Mb Mc Wb  // hvorfor vente?
```

Men hvad nu hvis hoppet ovenfor blev forudsagt forkert? Den efterfølgende instruktion er allerede udført på det tidspunkt hvor vi afgør hoppet?

Hvad med denne efterfølgende instruktions eventuelle skrivning til registre? til lageret?

Alle side-effekter må holdes hemmelige, indtil vi faktisk ved om de skal med i udførelsen eller ej!

#### 000 - Overview

Out-of-order execution, eller "dynamisk udførelse" beror på tre principper:

- 1. Udførelsesrækkefølge fastlægges ud fra afhængigheder mellem instruktioner, ikke deres sekventielle rækkefølge i programmet
- 2. Spekulativ udførelse: Instruktioner udføres aggressivt i en "sandkasse", alle resultater/side-effekter skjules for omverdenen. "What happens in Vegas stays in Vegas"
- 3. Forudsigelse af programforløb gør det muligt at "fylde sandkassen" før vi kender programforløbet.



### Implementation - en sandkasse

For at kunne lave en sandkasse skal vi isolere effekten af instruktioner indtil vi ved at de skal udføres. Man kunne lagre resultater i to køer:

- 1. Resultat-kø udestående skrivninger til registre
- 2. Store-kø udestående skrivninger til lageret



Når man så skal finde indholdet af et register, må man søge igennem resultat-køen og finde den rette skrivning til et givet register nummer (der kan være mange). På samme måde må læsning fra lageret søge gennem store-køen for at finde en eventuel skrivning til lageret.

### Centrale elementer af sandkassen

Sandkassen er der hvor vi udfører instruktionerne. Pænt afskærmet fra resten af verden. Om nødvendigt kan vi gå amok og regne forkert, bare vi korrigerer i tide. Der er 4 essentielle komponenter:

- Unik ID til enhver instruktion og måske især dens resultat (Renaming)
  - Ellers har vi ikke en chance for at kunne holde styr på udførelsen
- Planlægning af udførelses-rækkefølge (Scheduling)
  - o Vi planlægger så udførelse sker i data-flow rækkefølge
  - Fint ord for at vi vælger de instruktioner først, hvis input er beregnet
- Afskærmning fra omverdenen (Skrive kø, søgbar)
  - o Så vi kan "spekulere" i fred på basis af forudsigelser der kan være forkerte.
- Fuldførelse når resultater bliver synlige for omverden (Commit, Completion, Retirement)

### 000 - Mikroarkitektur - overview



### Forudsigelse af programforløb

Programforløbet forudsiges på basis af 3 lagerblokke allerforrest i pipelinen.

- BTB/CFG (branch target buffer) lille cache der associerer PC med
  - Næste PC hvis et betinget hop tages
  - Næste PC hvis et betinget hop ikke tages
  - PC-efter-kodeblok / Størrelse af kodeblok
  - Er der et betinget hop?
  - Er der kald?
  - Er der retur?
- RAS (return address stack)
- Forudsiger for betinget hop (beslutningshistorien)

Parallelt med at PC en sendes til instruktionscache for instruktionshentning, bruges den også til opslag i BTB og hop forudsiger. Hvis BTB'en siger at koden indeholder et betinget hop, så afgør hopforudsigeren om det skal tages eller ej. Hvis et hop ikke tages, så siger BTB'en om der er kald eller retur. Ved kald skubbes PC-efter-kodeblok på RAS, ved return tages næste PC fra RAS.

Når først det her kredsløb er "trænet" på basis af programmets opførsel, så kan det levere en ny PC for hvert "cycle"

# Indkodning af CFG, Eksempel

| Branch Target Buffer                                                                  | Instruction (                                                                                    | Cache                                                         |                                                                                                                                           |
|---------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------|---------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------|
| <pre>entry = 10074 next[0] = 100b0 next[1] = 10074 after = 1009c predict, call</pre>  | 10074:<br>10078:<br>1007c:<br>10080:<br>10084:<br>10088:<br>1008c:<br>10090:<br>10094:<br>10098: | addi<br>sw<br>sw<br>mv<br>li<br>bgeu<br>addi<br>auipc<br>jalr | <pre>sp,sp,-16 ra,12(sp) s0,8(sp) s1,4(sp) s0,a0 a5,1 a5,a0,100b0 <fib+0x3c> a0,a0,-1 ra,0x0 -32(ra) # 10074 <fib></fib></fib+0x3c></pre> |
| <pre>entry = 1009c next[0] = xxx next[1] = 10074 after = 100ac no predict, call</pre> | 1009c:<br>100a0:<br>100a4:<br>100a8:                                                             | mv<br>addi<br>auipc<br>jalr                                   | s1,a0<br>a0,s0,-2<br>ra,0x0<br>-48(ra) # 10074 <fib></fib>                                                                                |
| <pre>entry = 100ac next[0] = xxx next[1] = xxx after = xxx no predict, return</pre>   | 100ac:<br>100b0:<br>100b4:<br>100b8:<br>100bc:<br>100c0:                                         | add<br>lw<br>lw<br>lw<br>addi<br>ret                          | a0,s1,a0<br>ra,12(sp)<br>s0,8(sp)<br>s1,4(sp)<br>sp,sp,16                                                                                 |

# Dynamisk hop-forudsigelse (fra onsdag)

Dynamisk hop-forudsigelse opsamler data fra hoppenes historie og bruger det til at forudsige den fremtidige opførsel.

Den simpleste udgave betragter hvert hop for sig. Man knytter en to-bit tæller til hver hop, i praksis ved at lave en række af tællere og bruge nogle bits fra PC'en til at vælge en tæller. Hver tæller opsumerer hoppets historie:

```
00 hop ikke taget (strongly not taken)
01 hop almindeligvis ikke taget (weakly not taken)
10 hop almindeligvis taget (weakly taken)
11 hop taget (strongly taken
```

Hver gang et hop afgøres opdateres den matchende tæller, enten i retning mod "hop ikke taget", eller mod "hop taget".

Dette kaldes "local" hop forudsigelse - fordi man betragter hvert betinget hop adskilt fra de andre.

### Korrelerende hop-forudsigelse

Hop er ofte korrelerede med andre hop. Det kan man udnytte ved at opsamle hoppenes historie. En simpel fremgangsmåde er at indkode historien i et skifte-register. Når et hop tages skifter man '1' ind i skifteregisteret. Når et hop ikke tages skifter man '0' ind.

Som før har man en tabel af to-bit tællere der opdateres på samme måde som beskrevet for lokale forudsigere.

For at lave en forudsigelse laver man et "hash" af skifteregisteret og PC'en og bruger det til at slå op i tabellen med tællere. Bitvis XOR er en fin hash funktion i det her tilfælde.

Denne forudsiger kaldes "gshare" og kan ofte levere mere end 90% korrekte forudsigelser.

Der findes andre og betydeligt mere omfattende forudsigere der fungerer endnu bedre. Generelt skal man ikke tro at man kan forudsige sine egne hop bedre end maskinen kan.

Se f.eks. <a href="https://team.inria.fr/alf/members/andre-seznec/branch-prediction-research/">https://team.inria.fr/alf/members/andre-seznec/branch-prediction-research/</a>

### Forudsigelse - Præcision vs Hastighed

Det kræver en hvis mængde lager til BTB og hopforudsiger for at få høj præcision. Desværre er store lager elementer langsommere end små, og høj præcision kan ikke fås i løbet af en enkelt clock cyklus.

Det er derfor normalt at man laver to forudsigelseskredsløb a la det tidligere beskrevne.

- Et der er optimeret til at kunne levere en forudsigelse pr clock. Det er så ikke så præcist.
- Et der er væsentligt større og optimeret til at være så præcist som budgettet tillader, men som er langsommere.

Det store kredsløb bruges så til at korrigere forudsigelserne fra det lille hurtige kredsløb.

### **Fusionering**

Fusionering omskriver instruktionspar til interne instruktioner som kan udføres hurtigere. Oftest skal begge instruktioner i et par have samme destinations register. Eksempler:

```
lui x3,immA
addi x3,x3,immB --> li x3,immA+immB

asl x5,x4,imm
add x5,x5,x6 --> shiftadd x5,x4,x6,cnst

add x5,x4,x3 --> lw2 x5,imm(x4,x3)
lw x5,imm(x5)
```

Det er selvfølgelig kun muligt, hvis maskinens datavej understøtter de nye interne instruktioner. I ovenstående indgår f.eks. en adder der kan tage 3 input eller kan skifte det ene input mod venstre.

Intel IA64 fusionerer ofte CMP og Bcc (compare og betinget hop). Det gør RISCV ikke, da det allerede er en enkelt instruktion.

### Unik ID til enhver instruktion - og resultat.

For at kunne "schedulere" instruktionerne (planlægge deres udførelse) er det nøvendigt at vi kan identificere dem (og alle operander) unikt. Vi skal bringe instruktionerne på en form: (A,B)->op->C, hvor A, B og C er unikke ID'er og 'op' angiver hvilken beregning der skal udføres.

Dette opnås ved *registeromdøbning*. Instruktionernes registre som vi kender dem fra assembler niveauet bliver erstattet med nye interne register-numre, der identificerer resultat og operander. Et meget større sæt registre er til rådighed, så der er plads til resultater fra alle de instruktioner der kan være under udførelse.

Vi skelner mellem logiske registre (dem programmøren kan se) og fysiske registre.

Instruktioner placeres i rækkefølge i en kø. Hver plads i køen har associeret et nyt fysisk registernummer, som bruges til at identificere netop den instruktion.

## Registeromdøbning

Forestil dig vi kun har 4 logiske (Xn) registre og 8 fysiske registre (pn).

Vi har fortegnelse over resultater fra længst fuldførte instruktioner i form af et fysisk registernummer for hvert logisk registernummer. Vi har også en tilsvarende fortegnelse for den fremtidige tilstand når nyeste instruktion engang vil nå enden af pipelinen.

Når en ny instruktion ankommer, placeres den på første frie plads:

```
insn resultat -> omskrevet instruktion ADD x2,x1,x1 p4
```

# Registeromdøbning (II)

Instruktionens logiske registre skal nu omdøbes. For hvert logisk register slår man det tilsvarende fysiske registernummer op i tabellen over den fremtidige tilstand

Derpå opdaterer man tabellen over den fremtidige tilstand

```
fremtidig: x0: p0, x1: p1, x2: p4, x3: p3
```

# Registeromdøbning (III)

Vi kan fortsætte med flere instruktioner, indtil køen er fuld:

Bemærk hvordan alle værdier herefter er identificeret med et unik resultat nummer efter omdøbningen.

```
fremtidig: x0: p0, x1: p1, x2: p6, x3: p7
```

# Registeromdøbning (IV)

Når en instruktion har produceret en værdi og er blevet den ældste i listen, så kan den fuldføres ("commit", "retire"). Det gøres ved at opdatere tabellen over den fuldførte tilstand med et nyt fysisk register. Forinden læses det tidligere fysiske registernummer og tilføjes til køen til senere brug:

# Registeromdøbning - Flow



# Registeromdøbning og præcise undtagelser (exceptions)

Registeromdøbning er designet til at understøtte præcise "exceptions". Hvis en instruktion "fejler", f.eks. tilgår en ulovlig virtuel addresse, så markeres den som fejlet. Når instruktionen er blevet den ældste og skal fuldføres ("commit") vil den trigge en exception.

På det tidspunkt er maskinen fuld af efterfølgende instruktioner i varierende stadier af udførelse. Disse instruktioner aborteres alle sammen.

Maskinen klargøres til håndtering af undtagelsen ved at alle de udestående register-opdateringer slettes fra køen og "fuldført" kopieres til "fremtidig".

### Registeromdøbning og fejlforudsigelser

Registeromdøbningen skal også kunne håndtere fejlforudsigelser af hop, kald eller retur. En simpel implementation kunne bruge mekanismen til håndtering af exceptions, men det indebærer at vente til den fejlforudsagte instruktion bliver den ældste. Fejlforudsagte hop er meget hyppigere end exceptions, så vil vil gerne have en hurtigere mekanisme.

En mulig løsning kan være at knytte en "backup" af "fremtidig" tabellen til hver eneste forudsagte instruktion. Hvis instruktionen så viser sig at være fejl- forudsagt, retablerer man "fremtidig" fra backuppen.

Når et hop viser sig at være fejlforudsagt, så annulleres alle instruktioner der er yngre end hoppet. Det fremgår af vores kø hvilke instruktioner det er. Da alle instruktioner har deres eget unikke nummer (fysiske register), så kan man bruge en bitvektor til at sende information om hvilke instruktioner der skal anulleres til alle afkroge af maskinen, uden risiko for forveksling.

Nye instruktioner fra den korrigerede instruktionsstrøm kan umiddelbart derefter passere omdøbning - de vil se maskinens tilstand som den så ud umiddelbart efter det fejlagtigt forudsagte hop.