#### **ILP - Instruction Level Parallelism**

Hvis man betragter en sekvens af instruktioner vil man opdage at den oftest indeholder instruktioner, som ikke er afhængige af resultater fra de umiddelbart foregående. Disse instruktioner kunne i princippet udføres tidligere, samtidigt med instruktioner de ikke afhang af.

```
Best schedule according to
   RISCV-Instruction stream:
                                           data dependencies
   100a0 : LBU a4, 0(a2)
                                           rd ag ma mb mc wr
   100a4 : BEO a4, zero, 100b8
                                                       rd ex wr
   100a8 : ADDI a2, a2, 1
                                           rd ex wr
   100ac : ADDI a5, a5, 1
                                           rd ex wr
   100b0 : SB a4, -1(a5)
                                              rd ag ma mb mc
           [store data]
                                                       rd st
   100b4 : BNE a5, a0, 100a0
                                              rd ex wr
=> 100a0 : LBU a4, 0(a2)
                                              rd ag ma mb mc wr
   100a4 : BEQ a4, zero, 100b8
                                                          rd ex wr
   100a8 : ADDI a2, a2, 1
                                              rd ex wr
   100ac : ADDI a5, a5, 1
                                              rd ex wr
   100b0 : SB a4, -1(a5)
                                                 rd ag ma mb mc
            [store data]
                                                          rd st
   100b4 : BNE a5, a0, 100a0
                                                 rd ex wr
=> 100a0 : LBU a4. 0(a2)
                                                 rd ag ma mb mc wr
   100a4 : BEQ a4, zero, 100b8
                                                             rd ex wr
   100a8 : ADDI a2, a2, 1
                                                 rd ex wr
   100ac : ADDI a5, a5, 1
                                                 rd ex wr
                                                    rd ag ma mb mc
   100b0 : SB a4. -1(a5)
            store data
                                                             rd st
   100b4 : BNE a5, a0, 100a0
                                                    rd ex wr
```

#### Fra RISCV til Dataflow

For at kunne bruge en dataflow maskine til at udføre programmer i RISCV maskinsprog (eller andet sekventielt maskinsprog) er det nødvendigt at oversætte RISCV instruktionerne.

Sådan en maskine er opbygget som 4 dele organiseret som en pipeline

- Hentning og forudsigelse af programforløbet. Det sker i program rækkefølge.
- Omskrivning af RISCV instruktioner til de operationer som dataflow maskinen forstår. Ligeledes i program rækkefølge.
- Selve dataflow delen. Her udføres dataflow operationer i dataflow rækkefølge af flere små pipelines. De styres som beskrevet i tidligere forelæsning.
- Fuldførelse her opsamles resultater produceret i dataflow rækkefølge og "præsenteres" i RISCV-program-rækkefølge

For at få god ydeevne skal man hurtigt kunne hente instruktioner og fylde dataflow-delen af maskinen med dem. Nu om dage gerne 4-8 instruktioner per clock-periode.

## Fra RISCV til Dataflow



# Spekulativ udførelse?

```
Best schedule according to
   RISCV-Instruction stream:
                                            data dependencies
    100a0 : LBU a4, 0(a2)
                                            rd ag ma mb mc wr
    100a4 : BEQ a4, zero, 100b8
                                                        rd ex wr
   100a8 : ADDI a2, a2, 1
                                            rd ex wr
   100ac : ADDI a5, a5, 1
                                            rd ex wr
   100b0 : SB a4, -1(a5)
                                               rd aq ma mb mc
            [store data]
                                                        rd st
    100b4 : BNE a5, a0, 100a0
                                               rd ex wr
=> 100a0 : LBU a4, 0(a2)
                                               rd ad ma mb mc wr
    100a4 : BEQ a4, zero, 100b8
                                                           rd ex wr
                                               rd ex wr
    100a8 : ADDI a2, a2, 1
    100ac : ADDI a5, a5, 1
                                               rd ex wr
    100b0 : SB a4, -1(a5)
                                                  rd ag ma mb mc
            [store data]
                                                           rd st
    100b4 : BNE a5, a0, 100a0
                                                  rd ex wr
=> 100a0 : LBU a4. 0(a2)
                                                  rd ag ma mb mc wr
    100a4 : BEQ a4, zero, 100b8
                                                               rd ex wr
    100a8 : ADDI a2, a2, 1
                                                  rd ex wr
   100ac : ADDI a5, a5, 1
                                                  rd ex wr
   100b0 : SB a4, -1(a5)
                                                      rd ag ma mb mc
                                                               rd st
            [store data]
    100b4 : BNE a5, a0, 100a0
                                                     rd ex wr
```

Instruktioner under den røde streg må og skal udføres *spekulativt* relativ til hoppet på adresse 100a4. Hvis vi i stedet afventede hoppets afgørelse, ville vi tabe muligheden for alt for meget parallelt arbejde.

# Dataflow vs sekventielt maskinsprog

En helt simpel dataflow maskine ved ikke noget om evt rækkefølge af instruktioner. For at kunne bruge den til at udføre et sekventielt program er vi nød til at tilføje nogle mekanismer der gør.

- I sidste forelæsning berørte vi kort behovet for spekulativ udførelse. Og dermed indirekte behovet for at kunne annullere instruktioner som er hentet og anbragt i dataflow maskinen, men som så viser sig ikke at skulle udføres.
- Vi tilføjede en STORE-kø, som holder spekulative skrivninger til lageret indtil de ikke er spekulative længere. Spekulative skrivninger må ikke nå til lageret.
- Det, at lagerreferencer har en rækkefølge (har sekventiel semantik) fører til at vi må sammenligne laggerreferencers adresse for at afgøre om der er en lagerbåren afhængighed (LOAD instruktioner skal se tidligere STORE instruktioner). Så vi gjorde STORE-køen søgbar for LOAD instruktionerne. Vi splittede også STORE i to operationer der kunne udføres uafhængigt af hinanden for at kunne beregne adresser så tidligt som muligt.

# Omskrivning af instruktioner

Når en bunke RISCV instruktioner ankommer fra instruktionscachen bruges de til at generere tilsvarende dataflow-operationer. I tilfældet RISCV er det ret nemt, for mere komplicerede maskinsprog (x86) er det omfattende.

I vores eksempel-maskine her på CompSys fylder processen 5 pipeline trin. I virkelige maskiner kan det være såvel færre som flere. Vi bruger:

- De Decode, Afkodning. Tillige fastlægges afhængigheder mellem instruktionerne
- Fu Fusion.

  Hvisse instruktions-sekvenser slås sammen til en enkelt operation
- Al Allocate. Her allokeres resourcer og nye V-ID'er
- Re Rename. Omdøbning.
  Dataflow operationer med V-ID'er i stedet for RISCV registre produceres
- Qu Queue.

  De genererede operationer indsættes i dataflow-maskinen.

  RISCV instruktioner indsættes i ROB'en

For at forstå hvordan denne del af maskinen virker må vi starte med at få et overblik over hvordan vi får en parallel maskine til at have sekventiel semantik

#### Mikroarkitektur



(Hav denne figur synlig samtidigt med de næste slides)

#### Instruktions-flow

(Se diagram på tidligere slide samtidigt)

Vi opretholder program-rækkefølgen af instruktioner vha en ROB - "re-order buffer". Den kan opfattes som en lang liste af instruktioner. Nye instruktioner indsættes i den ene ende samtidig med at de sendes til dataflow maskinen. De ældste instruktioner udtages af den anden ende i programrækkefølge når de er udført af dataflow maskinen.

Dataflow-delen signalerer til ROB'en når en operation er fuldført. Det sker selvfølgelig out-of-order. Instruktioner kan fejle (e.g. page-fault, division med nul) og hvis det sker, signaleres det også til ROB'en.

Control-flow instruktioner forudsiges tidligere i pipelinen, men forudsigelserne verificeres i dataflow-delen (I "ex" trinnet af C-flow pipelinen) og fejl-forudsigelser signaleres til ROB'en.

Den sidste del af maskinen, kaldet "Fuldførelse", tager instruktioner ud af ROB'en i programrækkefølge. Når en STORE instruktion (der ikke har fejlet) udtages, signaleres til STORE-køen og den ældste skrivning i køen udføres, dvs datacachen opdateres.

# Instruktions-flow (II)

Lad os antage at vi kan indsætte dataflow-operationer fra 4 instruktioner/clock og fuldføre 4 instruktioner pr clock. Det vil give følgende afvikling af vores programeksempel:

```
Schedule on small realistic machine
   RISCV-Instruction stream:
   100a0 : LBU a4, 0(a2)
                                         Ou pk rd ag ma mb mc wr Ca Cb
   100a4 : BEQ a4, zero, 100b8
                                         Qu -- -- -- pk rd ex wr Ca Cb
   100a8 : ADDI a2, a2, 1
                                         Qu pk rd ex wr
   100ac : ADDI a5, a5, 1
                                         Qu -- pk rd ex wr
   100b0 : SB a4, -1(a5)
                                            Qu -- pk rd ag ma mb mc Ca Cb
                                            Q* -- -- pk rd st
           [store data]
   100b4 : BNE a5, a0, 100a0
                                            Ou -- pk rd ex wr
                                            Qu -- -- pk rd ag ma mb mc wr Ca Cb
=> 100a0 : LBU a4, 0(a2)
                                            Qu -- -- -- pk rd ex wr Ca Cb
   100a4 : BEQ a4, zero, 100b8
                                               Ou pk rd ex wr
   100a8 : ADDI a2, a2, 1
                                                                             Ca Cb
   100ac : ADDI a5, a5, 1
                                               Qu -- pk rd ex wr
                                                                            Ca Cb
   100b0 : SB a4, -1(a5)
                                               Qu -- -- pk rd ag ma mb mc
                                                                             Ca Cb
                                               Q* -- -- pk rd st
           [store data]
   100b4 : BNE a5, a0, 100a0
                                               Qu -- -- pk rd ex wr
                                                                                Ca Cb
                                                  Qu -- -- pk rd ag ma mb mc wr Ca Cb
=> 100a0 : LBU a4, 0(a2)
   100a4 : BEQ a4, zero, 100b8
                                                  Ou -- -- -- pk rd ex wr Ca Cb
   100a8 : ADDI a2, a2, 1
                                                  Ou -- pk rd ex wr
                                                  Qu -- -- pk rd ex wr
   100ac : ADDI a5, a5, 1
   100b0 : SB a4, -1(a5)
                                                     Qu -- -- pk rd ag ma mb mc
           [store data]
                                                     Q* -- -- pk rd st C*
                                                     Qu -- -- pk rd ex wr
   100b4 : BNE a5, a0, 100a0
                                                                                     Ca Cb
Qu = Enqueue instruction/uop
                                          Ca = Commit/Retire, stage A
Q* = Enqueue store-data uop
                                          Cb = Commit/Retire, stage B
                                          C* = Commit/Retire store-data uop
```

# RISCV Registre og flow af V-ID'er

(Se diagram på tidligere slide samtidigt)

Værdier i dataflow maskinen har hver en unik ID (her kaldet V-ID). Aka fysisk registernummer.

Vi vedligeholder 2 tabeller der for hver RISCV register angiver den tilsvarende V-ID. Vi har en tabel i forenden af pipelinen og en i bagenden. Tabellen i forenden gælder når nye instruktioner omskrives og tilføjes til ROB'en. Tabellen i bagenden gælder når de ældste instruktioner skal fuldføres.

Under omskrivning fra RISCV til dataflow operationer oversættes hvert RISCV kilde-register reference til den tilsvarende V-ID ved opslag i tabellen. Til hvert destinations-register allokeres en ny V-ID fra fri-listen og tabellen opdateres med en ny binding fra RISCV-register til V-ID. Processen kaldes "registeromdøbning" (eng: "register renaming")

RISCV destinationsregister og V-ID tilføjes sammen med instruktionen til ROB'en således at man ved fuldførelse kan lave en tilsvarende opdatering af tabellen der. Ved fuldførelse bruges tabellen i fuldførelses-delen til at finde den tidligere V-ID for destinationsregisteret (som jo nu logisk set får ny værdi) og den tilføjes til V-ID frilisten.

# RISCV Registre og V-ID'er (II)

Vi bruger to ekstra pipeline trin til registeromdøbning. Et trin til at allokere registre og øvrige resourcer (plads i skrive-kø, ROB, checkpoint kø) og et trin til at generere de færdige dataflow-operationer med omdøbte registre.

```
RISCV-Instruction stream:
                                          Schedule on small realistic machine
   100a0 : LBU a4, 0(a2)
                                          Al Rn Qu pk rd ag ma mb mc wr Ca Cb
                                          Al Rn Ou -- -- -- pk rd ex wr Ca Cb
   100a4 : BEO a4, zero, 100b8
   100a8 : ADDI a2, a2, 1
                                         Al Rn Qu pk rd ex wr
   100ac : ADDI a5, a5, 1
                                         Al Rn Ou -- pk rd ex wr
   100b0 : SB a4, -1(a5)
                                            Al Rn Ou -- pk rd ag ma mb mc Ca Cb
                                                  Q* -- -- pk rd st
           [store data]
   100b4 : BNE a5, a0, 100a0
                                            Al Rn Ou -- pk rd ex wr
=> 100a0 : LBU a4, 0(a2)
                                            Al Rn Qu -- -- pk rd ag ma mb mc wr Ca Cb
   100a4 : BEO a4. zero. 100b8
                                            Al Rn Ou -- -- -- -- pk rd ex wr Ca Cb
   100a8 : ADDI a2, a2, 1
                                               Al Rn Ou pk rd ex wr
                                               Al Rn Ou -- pk rd ex wr
                                                                                   Ca Cb
   100ac : ADDI a5, a5, 1
   100b0 : SB a4, -1(a5)
                                               Al Rn Ou -- -- pk rd ag ma mb mc
                                                                                   Ca Cb
                                                     Q* -- -- pk rd st
           [store data]
   100b4 : BNE a5. a0. 100a0
                                               Al Rn Ou -- -- pk rd ex wr
                                                  Al Rn Qu -- -- pk rd ag ma mb mc wr Ca Cb
=> 100a0 : LBU a4, 0(a2)
   100a4 : BEQ a4, zero, 100b8
                                                  Al Rn Qu -- -- -- pk rd ex wr Ca Cb
   100a8 : ADDI a2, a2, 1
                                                  Al Rn Qu -- pk rd ex wr
   100ac : ADDI a5, a5, 1
                                                  Al Rn Qu -- -- pk rd ex wr
                                                                                         Ca Cb
                                                     Al Rn Qu -- -- pk rd ag ma mb mc
   100b0 : SB a4, -1(a5)
                                                           Q* -- -- pk rd st C*
           [store data]
                                                     Al Rn Qu -- -- pk rd ex wr
   100b4 : BNE a5, a0, 100a0
                                                                                           Ca Cb
Qu = Enqueue instruction/uop
                                          Ca = Commit/Retire, stage A
Q* = Enqueue store-data uop
                                          Cb = Commit/Retire, stage B
Al = Allocate regs+resources
                                          C* = Commit/Retire store-data uop
Rn = Rename
```

# Allokering og Omdøbning

Efter fusionering ved man hvor mange dataflow operationer man producerer, hvor mange værdier operationerne vil producere og hvilke pipelines i dataflow maskinen der skal bruges.

- Der allokeres pladser i schedulerings-kredsløbene i de relevante pipelines til de nye dataflow operationer.
- Efter fusionering ved man hvor mange V-ID'er der er brug for til nye resultater. De allokeres fra fri-listen.
- Der allokeres plads i ROB'en til instruktionerne.
- Om nødvendigt allokeres plads i checkpoint-køen til et nyt checkpoint

Hvis (dele af) allokeringen ikke kan gennemføres må forenden af pipelinen stalle. Til slut genereres de færdige dataflow operationer. Afhængigheder mellem dem er udtrykt som V-ID'er.

# Register renaming og fuldførelse

V-Nr for et destinations register kan frigives når vi fuldfører næste senere instruktion, der skriver til samme register, som illustreret her:

```
Schedule on small realistic machine
   RISCV-Instruction stream:
                                          Al Rn Qu pk rd ag ma mb mc wr Ca Cb
   100a0 : LBU 4, 0(a2)
                                         Al Rn Ou -- -- -- pk rd ex wr Ca Cb
   100a4 : BEQ a4, zero, 100b8
                                         Al Rn Qu pk rd ex wr
   100a8 : ADDI a2, a2, 1
   100ac : ADDI a5, a5, 1
                                         Al Rn Ou -- pk rd ex wr
                                             Al Rn Qu -- pk rd ag ma mb mc Ca Cb
   100b0 : SB a4, -1(a5)
           [store data]
                                                  0* -- -- pk rd st
   100b4 : BNE a5, a0, 100a0
                                            Al Rn Ou -- pk rd ex wr
=> 100a0 : LBU a4, 0(a2)
                                            Al Rn Qu -- -- pk rd ag ma mb mc wr Ca
                                            Al Rn Qu -- -- -- -- pk rd ex wr (a Cb
   100a4 : BEQ a4, zero, 100b8
   100a8 : ADDI a2, a2, 1
                                               Al Rn Qu pk rd ex wr
                                                                                   da Cb
   100ac : ADDI a5, a5, 1
                                               Al Rn Ou -- pk rd ex wr
   100b0 : SB al, -1(a5)
                                               Al Rn Qu -- -- pk rd ag ma mb mc
                                                                                   Ca Cb
                                                     Q* -- -- pk rd st
           [store data]
   100b4 : BNE 5, a0, 100a0
                                               Al Rn Qu -- -- pk rd ex wr
                                                  Al Rn Qu -- -- pk rd ag ma mb mc wr Ca
=> 100a0 : LBU 4, 0(a2)
                                                  Al Rn Qu -- -- -- -- pk rd ex wr Ca Cb
   100a4 : BEQ 4, zero, 100b8
                                                  Al Rn Qu -- pk rd ex wr
   100a8 : ADDI a2, a2, 1
   100ac : ADDI a5, a5, 1
                                                  Al Rn Qu -- -- pk rd ex wr
                                                     Al Rn Qu -- -- pk rd ag ma mb mc
   100b0 : SB a4, -1(a5)
           [store data]
                                                           Q* -- -- pk rd st C*
                                                     Al Rn Qu -- -- pk rd ex wr
   100b4 : BNE 5, a0, 100a0
                                                                                            Ca Cb
Qu = Engueue instruction/uop
                                          Ca = Commit/Retire, stage A
Q* = Enqueue store-data uop
                                          Cb = Commit/Retire, stage B
Al = Allocate regs+resources
                                          C* = Commit/Retire store-data uop
Rn = Rename
```

Hvert rektangel markerer *en* binding fra register a5 til et V-nr/fysisk register

#### Sekventiel semantik

#### Hvad vil det sige i praksis:

- Man kan "stoppe" maskinen ved en given instruktion. Vi kalder denne instruktion for grænse-instruktionen.
- Tidligere instruktioner i programforløbet skal da fremstå fuldt udførte.
- Senere instruktioner i programforløbet må ikke have ændret maskinens tilstand.

Ved maskinens "tilstand" forstås her, den tilstand som en senere programstump kan "se" ved at læse registre eller lager, eller den tilstand af lageret som en programstump på en anden processor kan "se" via delt lager.

# Sekventiel semantik (II)

```
Best schedule according to
   RISCV-Instruction stream:
                                            data dependencies
    100a0 : LBU a4, 0(a2)
                                            rd ag ma mb mc wr
    100a4 : BEQ a4, zero, 100b8
                                                         rd ex wr
   100a8 : ADDI a2, a2, 1
                                            rd ex wr
   100ac : ADDI a5, a5, 1
                                            rd ex wr
    100b0 : SB a4, -1(a5)
                                               rd aq ma mb mc
            [store data]
                                                         rd st
    100b4 : BNE a5, a0, 100a0
                                               rd ex wr
=> 100a0 : LBU a4, 0(a2)
                                               rd ad ma mb mc wr
    100a4 : BEQ a4, zero, 100b8
                                                           rd ex wr
                                               rd ex wr
    100a8 : ADDI a2, a2, 1
    100ac : ADDI a5, a5, 1
                                               rd ex wr
    100b0 : SB a4, -1(a5)
                                                  rd ag ma mb mc
            [store data]
                                                            rd st
    100b4 : BNE a5, a0, 100a0
                                                  rd ex wr
=> 100a0 : LBU a4. 0(a2)
                                                  rd ag ma mb mc wr
    100a4 : BEQ a4, zero, 100b8
                                                               rd ex wr
    100a8 : ADDI a2, a2, 1
                                                  rd ex wr
   100ac : ADDI a5, a5, 1
                                                  rd ex wr
    100b0 : SB a4. -1(a5)
                                                     rd ag ma mb mc
            [store data]
                                                               rd st
    100b4 : BNE a5, a0, 100a0
                                                     rd ex wr
```

- Til venstre, øverst: Er udført, skulle også være udført.
- Til højre, øverst: Er ikke udført, skal udføres
- Til venstre, nederst: Er udført, skukke IKKE være det.
- Til højre, nederst: Er ikke udført, skal ikke udføres

# Sekventiel semantik (III)

#### Vi har flere opgaver

- Vi skal kunne stoppe instruktioner/dataflow operationer der er senere i udførelsesrækkefølgen
- Vi skal lade instruktioner der er tidligere i udførelsesrækkefølgen fortsætte
- Vi skal kunne fjerne/skjule ændringer i registre eller lager fra instruktioner der er senere i udførelsesrækkefølgen, selvom de tilsvarende dataflow operationer er fuldført.
- Vi skal stadig kunne "se" effekten af logisk tidligere instruktioner, selvom deres operationer ikke er udført, endsige påbegyndt.

## Selektiv annullering.

Mål: At stoppe/fjerne al aktivitet der følger grænse-instruktionen.

#### Mekanisme:

- Hver instruktion/dataflow operation har en "valid" bit med sig. Kun hvis denne er sat arbejdes der på instruktionen.
- Hver instruktion/dataflow operation tildeles et nummer der angiver dens plads i program-rækkefølgen. Det gøres i "Al" trinnet.
- Nummeret følger instruktioner/operationer overalt i maskinen.
- Ved annullering rundsendes nummeret tilhørende grænse-instruktionen.
- Hver cycle sammenligner et dedikeret kredsløb hver instruktions nummer med en evt annulleringsordre.
- Instruktioner med et nummer højere end grænse-instruktionen får nulstillet deres "valid"-bit.
- Det gælder også for instruktionerne i ROB'en. Herefter er grænseinstruktionen den yngste instruktion i ROB'en

# Annullering af skrivning til lageret

Skrivninger til lageret havner i STORE-køen. Hvert element i køen får tilføjet nummeret på den skrivende instruktion og elementet kan annulleres på samme måde som instruktioner og dataflow operationer kan annulleres.

pyha - den var nem

## Annullering af skrivning til registre

Vi har brug for at retablere de tabeller der kobler registernumre til V-ID'er (aka fysiske registre) og for at frigive V-ID'er der er allokeret efter den instruktion vi vil stoppe ved.

Almindeligvis bruges en kombination af checkpointing og patching. Med mellemrum tages et checkpoint af hele tabellen i forenden af pipelinen. Det tilføjes til en checkpoint kø og følger når instruktioner bevæger sig gennem ROB'en. Hver instruktion i ROB'en bærer nummeret på det sidst sete checkpoint med sig og nummeret på den første instruktion efter dette checkpoint.

Vi kan nu retablere en tidligere afbildning af registrene således:

- Først finder vi det checkpoint der er associeret med grænse-instruktionen.
- Nyere checkpoints frigives
- Tabellen retabeleres fra det (nu) nyeste checkpoint
- Vi finder den ældste instruktion i ROB'en knyttet til nyeste checkpoint.
- Vi bruger instruktionerne i ROB'en herfra og frem til grænseinstruktionen til at patche tabellen.

Denne mekanisme kan retablere tilstanden efter en vilkårlig instruktion.

# Håndtering af fejlagtig forudsigelse

Den væsentligste brug af selektiv anullering er ved håndtering af forkert forudsagte control-flow instruktioner. Når en fejlforudsigelse detekteres udføres selektiv anullering med den fejl forudsagte instruktion som grænseinstruktion. Samtidig omdirigeres instruktionshentning til den rette adresse.

Selectiv anullering er omhyggeligt designet så den kan gennemføres på det antal clock-cycles der er til rådighed før den omdirigerede instruktionsstrøm når frem til trinnet med register-omdøbning.

# Fejlhåndtering (Exceptions)

Fejl (f.eks. page fault, unaligned access, division med nul) håndteres på lignende vis. Her udføres selektiv anullering med udgangspunkt i instruktionen før den fejlende instruktion. Hermed ser det ud som om den fejlende instruktion slet ikke er udført.

Maskinen skifter til "exception processing" - dvs adresse på fejlende instruktion gemmes i et særligt register, der skiftes til supervisor/kernel/priviligeret mode og instruktions-hentning omdirigeres til den relevante exception rutine.

For nogle fejl kan operativsystemet vælge at fortsætte udførelsen ved at gentage forløbet inklusiv den tidligere fejlende instruktion -- nu under forhold, hvor den forhåbentlig ikke fejler. Eksempelvis ved først at bringe en side med data ind fra disk og ændre sidetabellerne tilsvarende.

# Afkodning

Før vi kan gennemføre resource allokering og registeromdøbning må vi afkode RISCV instruktionerne.

Hver instruktion afkodes tilstrækkeligt til at vi senere kan bestemme hvilke resourcer den har brug.

Afhængigheder mellem instruktionerne indbyrdes bestemmes.

Instruktions-indkodningen har stor betydning for omkostning i både kredsløbsstørrelser og antallet af pipeline trin. For RISCV-er processen simpel, og især faciliteret af den meget regulære indkodning, som gør at kilde-registre og destinations-registre altid er placeret i de samme felter i instruktionsindkodningen.

For AMD64 er det meget kompliceret. Derfor ses det ofte at implementationer af AMD64 cacher afkodningsresultater eller hele "oversættelser" til et simplere RISC-lignende format.

## **Fusionering**

Fusionering omskriver instruktionspar til interne instruktioner som kan udføres hurtigere. Oftest skal begge instruktioner i et par have samme destinations register. Eksempler:

```
lui x3,immA
addi x3,x3,immB --> li x3,immA+immB

sll x5,x4,imm
add x5,x5,x6 --> shiftadd x5,x4,x6,cnst
add x5,x4,x3 --> lw2 x5,imm(x4,x3)
lw x5,imm(x5)
```

Det er selvfølgelig kun muligt, hvis maskinens datavej understøtter de nye interne instruktioner. I ovenstående indgår f.eks. en ALU der ved addition tillige kan skifte det ene input mod venstre.

## Særligt for AMD64

AMD64 fusionerer ofte CMP og Bcc (compare og betinget hop). Det gør RISCV ikke, da det allerede er en enkelt instruktion.

AMD64 fusionerer ofte MOV instruktioner med efterfølgende instruktioner, en process der benævnes "move elimination". Det er særlig vigtigt for AMD64, fordi instruktionerne kun kan angive to operander. Så hvis compileren har behov for at få udført A = B op C, hvor både B og C skal bruges senere, så må den generere

```
A = mov B

A = A op C
```

Ved move elimination vil maskinen så transformere denne sekvens "tilbage" til en RISCV-lignende intern repræsentation af A = B op C.

# Afviklingsplot

Her ses afviklingen af vores eksempel instruktionsstrøm med afkodning og fusionering tilføjet.

```
RISCV-Instruction stream:
                                         Schedule on small realistic machine
   100a0 : LBU a4, 0(a2)
                                         De Fu Al Rn Qu pk rd ag ma mb mc wr Ca Cb
   100a4 : BEO a4. zero. 100b8
                                         De Fu Al Rn Ou -- -- pk rd ex wr Ca Cb
   100a8 : ADDI a2. a2. 1
                                         De Fu Al Rn Ou pk rd ex wr
   100ac : ADDI a5, a5, 1
                                         De Fu Al Rn Ou -- pk rd ex wr
                                            De Fu Al Rn Ou -- pk rd ag ma mb mc Ca Cb
   100b0 : SB a4. -1(a5)
                                                       0* -- -- pk rd st
           [store data]
   100b4 : BNE a5, a0, 100a0
                                            De Fu Al Rn Ou -- pk rd ex wr
                                            De Fu Al Rn Qu -- -- pk rd ag ma mb mc wr Ca Cb
=> 100a0 : LBU a4, 0(a2)
   100a4 : BEQ a4, zero, 100b8
                                            De Fu Al Rn Qu -- -- -- pk rd ex wr Ca Cb
   100a8 : ADDI a2, a2, 1
                                               De Fu Al Rn Qu pk rd ex wr
                                                                                        Ca Cb
   100ac : ADDI a5, a5, 1
                                               De Fu Al Rn Qu -- pk rd ex wr
                                                                                        Ca Cb
   100b0 : SB a4, -1(a5)
                                               De Fu Al Rn Qu -- -- pk rd ag ma mb mc
                                                                                        Ca Cb
                                                          Q* -- -- pk rd st
           [store data]
   100b4 : BNE a5, a0, 100a0
                                               De Fu Al Rn Qu -- -- pk rd ex wr
                                                  De Fu Al Rn Qu -- -- pk rd ag ma mb mc wr Ca Cb
=> 100a0 : LBU a4, 0(a2)
                                                  De Fu Al Rn Qu -- -- -- pk rd ex wr Ca Cb
   100a4 : BEQ a4, zero, 100b8
   100a8 : ADDI a2, a2, 1
                                                  De Fu Al Rn Ou -- pk rd ex wr
                                                  De Fu Al Rn Ou -- -- pk rd ex wr
   100ac : ADDI a5, a5, 1
                                                                                              Ca Cb
   100b0 : SB a4, -1(a5)
                                                     De Fu Al Rn Ou -- -- pk rd ag ma mb mc
                                                                0* -- -- pk rd st C*
           [store data]
                                                     De Fu Al Rn Qu -- -- pk rd ex wr
   100b4 : BNE a5, a0, 100a0
                                                                                                Ca Cb
Qu = Enqueue instruction/uop
                                          Ca = Commit/Retire, stage A
Q* = Enqueue store-data uop
                                          Cb = Commit/Retire, stage B
Al = Allocate regs+resources
                                          C* = Commit/Retire store-data uop
Rn = Rename
De = Decode/determine dependencies
Fu = Fuse/Expand/Rewrite
```

Der er ikke meget at se, for eksemplet har ikke nogen instruktioner der kan fusioneres.

## **Overgang**

Hermed slut på gennemgangen af hvordan vi kobler dataflow-maskinen til et maskinsprog med sekventiel semantik.

- Isolation / Skrive-kø / Reorder-buffer (ROB)
- Afbildning fra RISCV-registre til V-ID'er. Genbrug af V-ID'er
- Håndtering af fejlagtige forudsigelser og fejl
- Afkodning/omskrivning fra RISCV til dataflow operationer

Det er et ret generelt framework. Samme overordnede struktur selvom vi ændrer på hvilke "små" pipelines vi vil have internt i vores dataflow maskine

Kommentarer?

Vi mangler nu bare at få fyldt maskinen med de rette instruktioner. Hurtigt.

## Forudsigelse af programforløb

Programforløbet forudsiges på basis af 3 lagerblokke allerforrest i pipelinen.

- BTB/CFG (branch target buffer) lille cache der associerer PC med
  - Næste PC for et evt betinget hop
  - Næste PC hvis betinget hop ikke tages
  - o PC-efter-kodeblok / Størrelse af kodeblok
  - Er der et betinget hop?
  - Er der kald?
  - Er der retur?
- RAS (return address stack)
- Forudsiger for betinget hop (beslutningshistorien)

Parallelt med at PC en sendes til instruktionscache for instruktionshentning, bruges den også til opslag i BTB og hop forudsiger. Hvis BTB'en siger at koden indeholder et betinget hop, så afgør hopforudsigeren om det skal tages eller ej. Hvis et hop ikke tages, så siger BTB'en om der er kald eller retur. Ved kald skubbes PC-efter-kodeblok på RAS, ved return tages næste PC fra RAS.

Når først det her kredsløb er "trænet" på basis af programmets opførsel, så kan det levere en ny PC for hvert "cycle"

# Indkodning af CFG, Eksempel

```
Branch Target Buffer
                                        Instruction Cache
entry = 10074
                                         10074: addi
                                                       sp, sp, -16
next[0] = 100b0
                                                       ra,12(sp)
                                         10078: sw
next[1] = 10074
                                                        s0.8(sp)
                                         1007c: sw
after = 1009c
                                         10080: sw
                                                       s1,4(sp)
predict, call
                                         10084: mv
                                                        s0,a0
                                         10088: li
                                                       a5.1
                                         1008c: baeu
                                                       a5,a0,100b0 <fib+0x3c>
                                         10090: addi
                                                       a0,a0,-1
                                         10094: auipc
                                                       ra,0x0
                                         10098: ialr
                                                        -32(ra) # 10074 <fib>
entrv = 1009c
                                         1009c: mv
                                                       s1,a0
next[0] = xxx
                                         100a0: addi
                                                       a0.s0.-2
next[1] = 10074
                                         100a4: auipc
                                                       ra.0x0
after
       = 100ac
                                         100a8: jalr
                                                        -48(ra) # 10074 <fib>
no predict, call
                                         100ac: add
                                                       a0,s1,a0
       = 100ac
entry
next[0] = xxx
                    entrv = 100b0
                                        100b0: lw
                                                        ra,12(sp)
                                        100b4: lw
next[1] = xxx
                    next[0] = xxx
                                                       s0,8(sp)
after = xxx
                    next[1] = xxx
                                                       s1,4(sp)
                                        100b8: lw
no predict, ret
                     after = xxx
                                        100bc: addi
                                                       sp, sp, 16
                     no predict, ret
                                        100c0: ret
```

# Dynamisk hop-forudsigelse (fra onsdag)

Dynamisk hop-forudsigelse opsamler data fra hoppenes historie og bruger det til at forudsige den fremtidige opførsel.

Den simpleste udgave betragter hvert hop for sig. Man knytter en to-bit tæller til hver hop, i praksis ved at lave en række af tællere og bruge nogle bits fra PC'en til at vælge en tæller. Hver tæller opsumerer hoppets historie:

```
00 hop ikke taget (strongly not taken)
01 hop almindeligvis ikke taget (weakly not taken)
10 hop almindeligvis taget (weakly taken)
11 hop taget (strongly taken
```

Hver gang et hop afgøres opdateres den matchende tæller, enten i retning mod "hop ikke taget", eller mod "hop taget".

Dette kaldes "local" hop forudsigelse - fordi man betragter hvert betinget hop adskilt fra de andre.

## Korrelerende hop-forudsigelse

Hop er ofte korrelerede med andre hop. Det kan man udnytte ved at opsamle hoppenes historie. En simpel fremgangsmåde er at indkode historien i et skifte-register. Når et hop tages skifter man '1' ind i skifteregisteret. Når et hop ikke tages skifter man '0' ind.

Som før har man en tabel af to-bit tællere der opdateres på samme måde som beskrevet for lokale forudsigere.

For at lave en forudsigelse laver man et "hash" af skifteregisteret og PC'en og bruger det til at slå op i tabellen med tællere. Bitvis XOR er en fin hash funktion i det her tilfælde.

Denne forudsiger kaldes "gshare" og kan ofte levere mere end 90% korrekte forudsigelser.

Der findes andre og betydeligt mere omfattende forudsigere der fungerer endnu bedre. Generelt skal man ikke tro at man kan forudsige sine egne hop bedre end maskinen kan.

Se f.eks. <a href="https://team.inria.fr/alf/members/andre-seznec/branch-prediction-research/">https://team.inria.fr/alf/members/andre-seznec/branch-prediction-research/</a>

# Forudsigelse - Præcision vs Hastighed

Det kræver en hvis mængde lager til BTB og hopforudsiger for at få høj præcision. Desværre er store lager elementer langsommere end små, og høj præcision kan ikke fås i løbet af en enkelt clock cyklus.

Det er derfor normalt at man laver to forudsigelseskredsløb a la det tidligere beskrevne.

- Et der er optimeret til at kunne levere en forudsigelse pr clock. Dette kredsløb giver ikke så præcise forudsigelser (~80-85%).
- Et der er væsentligt større og optimeret til at være så præcist som budgettet tillader (~95-98%), men som er langsommere.

Det store kredsløb bruges så til at korrigere forudsigelserne fra det lille hurtige kredsløb.

# Instruktions-hentning

Det vil vi ikke gå i detaljer med.

Det er mest et spørgsmål om at have en meget bred vej fra instruktions-cache til næste trin (4-8 instruktioner = 16-32 bytes)

Som tidligere nævnt i forbindelse med realistiske pipelines så antager vi at instruktionshentning gøres i tre pipeline trin, Fa, Fb og Fc uden at gå i detaljer med hvad der sker i de enkelte trin.

# Komplet afviklingsdiagram

Her ses (endeligt) alle pipeline trin i en out-of-order maskine, der udfører vores programsekvens:

```
RISCV-Instruction stream:
                                          Schedule on small realistic machine
    100a0 : LBU a4, 0(a2)
                                          Fa Fb Fc De Fu Al Rn Qu pk rd ag ma mb mc wr Ca Cb
   100a4 : BEQ a4, zero, 100b8
                                          Fa Fb Fc De Fu Al Rn Qu -- -- pk rd ex wr Ca Cb
                                         Fa Fb Fc De Fu Al Rn Qu pk rd ex wr
   100a8 : ADDI a2, a2, 1
   100ac : ADDI a5, a5, 1
                                         Fa Fb Fc De Fu Al Rn Ou -- pk rd ex wr
   100b0 : SB a4, -1(a5)
                                             Fa Fb Fc De Fu Al Rn Ou -- pk rd ag ma mb mc Ca Cb
                                                                 0* -- -- pk rd st
           [store data]
   100b4 : BNE a5. a0. 100a0
                                             Fa Fb Fc De Fu Al Rn Ou -- pk rd ex wr
                                                Fa Fb Fc De Fu Al Rn Qu -- pk rd ag ma mb mc wr Ca Cb
=> 100a0 : LBU a4. 0(a2)
   100a4 : BEQ a4, zero, 100b8
                                                Fa Fb Fc De Fu Al Rn Qu -- -- -- pk rd ex wr Ca Cb
   100a8 : ADDI a2. a2. 1
                                                Fa Fb Fc De Fu Al Rn Ou pk rd ex wr
   100ac : ADDI a5. a5. 1
                                                Fa Fb Fc De Fu Al Rn Ou -- pk rd ex wr
   100b0 : SB a4, -1(a5)
                                                  Fa Fb Fc De Fu Al Rn Ou -- pk rd ag ma mb mc
                                                                       0* -- -- pk rd st
           [store data]
   100b4 : BNE a5, a0, 100a0
                                                  Fa Fb Fc De Fu Al Rn Ou -- pk rd ex wr
                                                                                                     Ca Cb
=> 100a0 : LBU a4, 0(a2)
                                                     Fa Fb Fc De Fu Al Rn Ou -- pk rd ag ma mb mc wr Ca Cb
   100a4 : BEO a4, zero, 100b8
                                                     Fa Fb Fc De Fu Al Rn Ou -- -- -- pk rd ex wr Ca Cb
   100a8 : ADDI a2, a2, 1
                                                     Fa Fb Fc De Fu Al Rn Qu pk rd ex wr
   100ac : ADDI a5, a5, 1
                                                     Fa Fb Fc De Fu Al Rn Qu -- pk rd ex wr
                                                                                                        Ca Cb
   100b0 : SB a4, -1(a5)
                                                        Fa Fb Fc De Fu Al Rn Qu -- pk rd ag ma mb mc
           [store data]
                                                                             0* -- -- pk rd st C*
   100b4 : BNE a5, a0, 100a0
                                                        Fa Fb Fc De Fu Al Rn Ou -- pk rd ex wr
                                                                                                          Ca Cb
Ou = Engueue instruction/uop
                                          Ca = Commit/Retire, stage A
Q* = Enqueue store-data uop
                                          Cb = Commit/Retire, stage B
Al = Allocate regs+resources
                                          C* = Commit/Retire store-data uop
Rn = Rename
                                           Fa = Fetch, stage A
De = Decode/determine dependencies
                                           Fb = Fetch, stage B
Fu = Fuse/Expand/Rewrite
                                           Fc = Fetch, stage C
```

## 000 - Opsamling

Out-of-order execution, eller "dynamisk udførelse" beror på tre principper:

- 1. Udførelsesrækkefølge fastlægges ud fra afhængigheder mellem instruktioner, ikke deres sekventielle rækkefølge i programmet
- 2. Spekulativ udførelse: Instruktioner udføres aggressivt i en "sandkasse", alle resultater/side-effekter skjules for omverdenen. "What happens in Vegas stays in Vegas"
- 3. Forudsigelse af programforløb gør det muligt at "fylde sandkassen" før vi kender programforløbet.

#### 000 - Mikroarkitektur - overview

En lidt større maskine (2 aritmetisk/logisk pipelines i stedet for 1)



```
add x12,x7,x3 Fa Fb Fc De Fu Al Rn Qu pk rd ex wb Ca Cb
lw x11,8(x12)
Fa Fb Fc De Fu Al Rn Qu -- pk rd ag ma mb mc wb Ca Cb
addi x11,x11,400
Fa Fb Fc De Fu Al Rn Qu -- -- -- pk rd ex wb Ca Cb
addi x2,x12,32
Fa Fb Fc De Fu Al Rn Qu -- pk rd ex wb -- -- Ca Cb
```

#### Alle pipeline-trin forkortelser:

```
Inorder:
                                         OutOfOrder/Dataflow
                          pk Pick (instruction)
Fa Fetch A
Fb Fetch B
                          rd Read (data)
Fc Fetch C
                             Execute (arithmetic,control-flow)
De Decode
                          wb Writeback (same as wr)
Fu Fusion
                             Address Generate
                                                                m0 Multiply 0
                          aq
Al Allocate
                          ma Data cache A
                                                                    Multiply 1
                                                                m1
                          mb Data cache B
                                                                   Multiply 2
Re Rename
                                                                m2
                          mc Data cache C
                                                                   Multiply 3
Ou Oueue
                                                                m3
Ca Commit A
                          0* Queue store-data
Cb Commit B
                          C* Commit store-data
add x12,x7,x3 Fa Fb Fc De Fu Al Rn Qu pk rd ex wb Ca Cb
mul x11,x12,x9 Fa Fb Fc De Fu Al Rn Qu -- pk rd ag ma mb mc wb Ca Cb
addi x11,x11,400 Fa Fb Fc De Fu Al Rn Qu -- -- -- pk rd ex wb Ca Cb
                  Fa Fb Fc De Fu Al Rn Qu -- pk rd ex wb -- -- Ca Cb
addi x2,x12,32
```

# En rigtig ARM (Apple M1) - rekonstrueret

Samme overordnede princip som gennemgået - men voldsomt flere resourcer!



# En rigtig x86 (AMD Zen 3) - overblik



bemærk op-cache! her caches oversatte instruktioner så den tunge afkodning af AMD64 instruktioner kan minimeres.

# Spørgsmål og Svar