# ハードウエアにおける設計表現 ハードウエア設計記述言語VerilogHDL ~CPU:ハード&ソフト~

質問は随時はSLACK #2020s-ハードウエア設計論

http://www.mos.t.u-tokyo.ac.jp/~ikeda/HWDesign/

#### 本日の課題

課題5~課題6までを、次回(5月1日朝)までに提出を終えておくこと

次回は、課題7-2:CPUとそのプログラム(7-4)を実装していただきます

12:00から追加の説明します

#### 演習7

簡単なマイクロプロセッサを作ってみよう - 命令16ビット 加算、減算、右シフト、左シフト、論理和、論理積、論理反転、排)他的論理和 (・ジャンプ、条件分岐(ゼロ) ・ロード、ストアー、下位ビットセット) /dev/null で等価 - データ16ビット、ゼロフラグ - レジスタ: 16本、ただし0番レジスタは常に0、15番レジス グラムカウンタ はつの参地 命令語 オペランド1 オペランド2 オペランド3

演習7.命令セット「ちょうない」

|                    |          | // <u> </u>        |         | .12 12     |         | -451c 2114199                  |                |
|--------------------|----------|--------------------|---------|------------|---------|--------------------------------|----------------|
|                    | 命令       | オペコード              | オペランド1  | オペラ<br>ンド2 | オペランド3  | 命令の詳細ったきまししジ29                 | 卷地             |
| 王安4                | 加算       | 0000               | RC      | RA         | RB      | [RA] + [RB] -> [RC]            |                |
|                    | 減算       | 0001               | RC      | RA         | RB      | $[RA] - [RB] \rightarrow [RC]$ |                |
|                    | 右シフト     | 0010               | RC      | RA         | RB      | [RA] >> [RB] -> [RC] ·         | <b>*h</b> *    |
|                    | 左シフト     | 0 <mark>011</mark> | RC      | RA         | RB      | [RA] << [RB] -> [RC] ·         |                |
|                    | 論理和      | 0100               | RC      | RA         | RB      | [RA]   [RB] -> [RC] .          |                |
|                    | 論理積      | 0101               | RC      | RA         | RB      | [RA] & [RB] -> [RC] ·          |                |
|                    | 論理反転     | 0110               | RC      | RA         | RB      | ~[RA] -> [RC] .                |                |
|                    | 排他的論理和   | <b>0</b> 111       | RC      | RA         | RB Pl   | [RA] ^ [RB] -> [RC]            | 24 C<br>17544x |
|                    | 下位ビットセット | 1100               | RC      | 即値デー       | -8-Pbit | {'8b0,IMM},->[RC]              | र्राम्य        |
|                    | ジャンプ     | 1000               | RC      | 0000       | RB      | [RB],->[PC],,[PC]+1,->[RC]     |                |
|                    | 条件分岐(ゼロ) | 1001               | 0000 FC | 0000       | RB      | If( flag ) [RB] -> [PC]        |                |
|                    | ロード      | 1011               | RC      | 0000       | RB      | #[RB] -> [RC]                  |                |
|                    | ストアー     | 1010               | 0000    | RA         | RB      | [RA] -> #[RB]                  | /              |
| 引 Q Lぎ29 0景地に置き込む。 |          |                    |         |            |         |                                |                |

ALU 常識強力

#### 演習7:CPUの構造

和朝子以



#### コンピュータアーキテクチャでは、、、



演習7:CPUの動作

rst: Active reset rst=101 ish nrst: Negative Roset St=0...

Inst. Fetch
IF DEC

- 1クロック目:命令フェッチ
  - 命令アドレスの番地から命令を取り込む
  - 2クロック目:<u>命令デコー√、レ</u>ジスタ読み出し
    - 命令のOP2, OP3のレジスタを読み出しBUSA, BUSBへ
  - オペコードOxxxの場合に演算器の入力レジスタA, BICBUSA, BUSBの内容を取り込む
  - オペコード101xの場合にロードストアユニットの入力レジスタA, Bに BUSA, BUSBの内容を取り込む
  - オペコード1000の場合プログラムカウンタ入力レジスタPCiに BBUSの内容を取り込む
  - オペコード1001かつフラグレジスタが1の場合プログラムカウンタ入力レジスタPCiに BBUSの内容を取り込む
  - オペコードが100x以外の場合には、プログラムカウンタ入力レジスタPCiに PC + 1を取り込む
- ・ 3クロック目:<u>演算実行</u> **巨火た** 
  - オペコードOxxxの場合に、xxxに応じた演算結果を演算器出力レジスタFUcに取り込む
  - オペコード101xの場合、LSUAをデータアドレスに、x=1のとき RW=1,とし、データバスの結果をLSUCに取り込む、x=0のとき、RW=0とし、データバスにLSUAを出力する
  - オペコード1000のときPC出力レジスタPCcにPC+1値を取り込む
- 4クロック目:書き込み (WB Write back
  - オペコードOxxxの場合に、演算器出力レジスタ値FUcをCBUSに出力する
  - オペコード101xの場合、LSU出力レジスタ値LSUcをCBUSに出力する
  - オペコード1100の場合、即値データIMMをCBUSに出力する(ただし上位8ビットはOとする)
  - オペコード1000のときPC出力レジスタ値PCcをCBUSに出力する
  - CBUS値をOP1のレジスタに書き込む
  - PCにプログラムカウンタ入力レジスタ値を書き込む



### 演習7-1:CPUの動作の状態遷移 図を描いてみよう

状態遷移図からVerilogHDLのひな型ができるはず・・・

# 演習7-1:CPUの動作の状態遷移



#### 状態遷移図からVerilogHDLのひな型ができるはず・・・

```
always @(posedge CK) begin
 if(RST == 1) begin
 end else begin
                                          case (STAGE)
 if( STAGE == 0 )begin
    STAGE < 1; ---
  end else if( STAGE == 1,) begin
   end
   STAGE <= 2; ← ?
  end else if( STAGE == 2) begin
   STAGE <= 3; ←____
  end else if( STAGE == 3) begin
  ■ STAGE <= 0;
  end
                                          STAGE C= STAGE + 1;
 end
                                                                                                 113
end
```

```
module CPU(CK,RST,IA,ID,DA,DD,RW);
                                      always @(posedge CK) begin
 input CK,RST;
                                        if(RST == 1) begin
 input [15:0] ID; —
 output RW; —
                                        end else begin
 output [15:0] IA,DA; —
                                          if( STAGE == 0 )begin
 inout [15:0] DD; —
                                            STAGE <= 1;
 reg [1:0] STAGE;
                                          end else if( STAGE == 1 ) begin
                                           end
                                           STAGE <= 2;
                                          end else if( STAGE == 2) begin
                                           STAGE <= 3;
                                          end else if( STAGE == 3 ) begin
                                           STAGE <= 0;
                                          end
                                         end
                                      end
                                      endmodule
```

#### 継続代入

プログラムカウンタの出力はIA(命令アドレス)として外部に出力

```
オペコードは命令語(INST)の15-12ビット目
オペランド1は命令語の11-8ビット目
オペランド2は命令語の7-4ビット目
オペランド3は命令語の3-0ビット目
即値データは命令語の7-0ビット目
```

Aバスには常にOPR2で指示されるレジスタファイルの値を出力 Bバスには常にOPR3で指示されるレジスタファイルの値を出力

```
assign IA = PC;
assign OPCODE = INST[15:12];
assign OPR1 = INST[11:8];
assign OPR2 = INST[7:4];
assign OPR3 = INST[3:0];
assign IMM = INST[7:0];
assign ABUS = RF[OPR2];
assign BBUS = RF[OPR3];
assign BBUS = (OPR3 == 0 ? 0 : RF[OPR3] );
assign BBUS = (OPR3 == 0 ? 0 : RF[OPR3] );
```

## LSU・バス周りの制御

```
3クロック目
オペコード101xの場合、
x=1(Load)のとき RW=1,とし、データバス(DD)の結果をLSUCに取り込む、
x=0($tore)のとき、RW=0とし、データバス(DD)にLSUAを出力する
4クロック目
  オペコード0xxxの場合に、演算器出力レジスタ値をCBUSに出力する
  オペコード101xの場合、LSU出力レジスタ値FUcをCBUSに出力する
  オペコード1100の場合、即値データIMMをCBUSに出力する(ただし上位8ビットはOとする)
  オペコード1000のときPC出カレジスタ値PCcをCBUSに出力する
      assign DD =(RW==0? LSUA : 'b Z);
      assign DA = LSUB;
      assign CBUS = (OPCODE[3]==0 ? FUC<sub>1</sub>: (OPCODE[3:1]=='b 101 ? LSUC :
                                                            & Selection
          (OPCODE=='b 1100 ? {8'b 0,IMM} : OPCODE=='b 1000 ? PCC : 'b z)));
```

### 手続き代入: リセット時動作

プログラムカウンターの初期化 状態変数(ステージ)の初期化 ロードストアユニット出力を読み込みモードとし外部メモ リへの不必要な書き込みをなくす



#### 手続き代入: 1, 2 クロック目

1クロック目 命令アドレスの番地から命令(ID)を取り込む(INSTに)

INST <= ID;

#### 2クロック目

オペコードOxxxの場合に演算器の入力レジスタA, Bに BUSA, BUSBの内容を取り込む

オペコード101xの場合にロードストアユニットの入力レジスタA, Bに BUSA, BUSBの内容を取り込む

オペコード1000の場合プログラムカウンタ入力レジスタPCiに BBUSの内容を取り込むオペコード1001かつフラグレジスタが1の場合プログラムカウンタ入力レジスタPCiに BBUSの内容を取り込むオペコードが100x以外の場合には、プログラムカウンタ入力レジスタPCiに PC + 1を取り込む

#### 手続き代入:3・4クロック目

3クロック目 オペコード0xxxの場合に、xxxに応じた演算結果を演算器出力レ ジスタFUcに取り込む

オペコード101xの場合
x=1のとき RW=1,とし、データバスの結果をLSUCに取り込む
x=0のとき、RW=0とし、データバスにLSUAを出力する
オペコード1000のときPC出力レジスタPCcにPC+1値を取り込む

4クロック目 CBUS値をOP1のレジスタに書き込む PCにプログラムカウンタ入力レジスタ値を書き込む

```
if( OPCODE[3] == 0 ) begin
  case (OPCODE[2:0])
  'b 0000 : FUC <= FUA + FUB:
  'b 0001 : FUC <= FUA - FUB:
  endcase
end
if( OPCODE[3:1] == 'b 101 ) begin
  if( OPCODE[0] == 0 ) begin
      RW <= 0:
   end else begin
      RW <= 1; LSUC <= DD:
   end
end
if(OPCODE[3:0] == b 1000)
      PCC <= PC+1:
RF[OPR1] <= CBUS;
PC <= PCI:
```

# そのほか。。分岐・フラグ(Zero)

#### 2クロック目

- オペコード1000の場合プログラムカウンタ入力レジスタPCiに BBUSの内容を取り込む
- オペコード1001かつフラグレジスタが1の場合プログラムカウンタ 入力レジスタPCiに BBUSの内容を取り込む
- オペコードが100x以外の場合には、プログラムカウンタ入力レジスタPCiに PC + 1を取り込む

```
if( (OPCODE[3:0] == 'b 1000) ||
	(OPCODE[3:0] == 'b 1001 && FLAG == 1 ) )
	PCI <= BBUS;
else PCI <= PCn;
```

#### 4クロック目

- FLAGの生成:演算命令のとき、CBUSのデータが0であればFLAGを1にし、そうではない場合にはFLAGを0にする

```
if( OPCODE[3] == 0 ) begin
  if( CBUS == 0 ) FLAG <= 1;
  else FLAG <= 0;
end</pre>
```

## 演習7ー2:CPUの完成

```
module simcpu;
                                              cpu.vを完成させ simcpuで動作を確認する
reg CK, RST;
wire RW;
wire [15:0] IA, DA, DD;
reg [15:0] ID, DDi;
reg [15:0] IMEM [0:127], DMEM[0:127];
                                    always @(negedge CK) begin
CPU c(CK,RST,IA,ID,DA,DD,RW);
                                              if( RW==1 )DDi = DMEM[DA]; else DMEM[DA]=DD;
assign DD = ( RW == 1 ? DDi : 'b Z);
                                    end
initial begin
                                    initial begin
    $dumpfile("cpu.vcd");
                                    IMEM[0]='b 1100_0000_0000_0000;
                                                                           // IMM R0. [0]
    $dumpvars;
                                    IMEM[1]='b 1100_0001_0000_0001; // IMM_R1, [1] ---
         CK = 0:
                                    IMEM[2]='b 1100_0010_0000_0010; // IMM R2, [2] ×
         RST = 0;
                                    IMEM[3]='b 1100_0011_0000_0011; // IMM R3, [3] —
#5
         RST = 1;
                                    IMEM[4]='b 1100_0100_0000_0100; // IMM R4, [4] ×
                                    IMEM[5]='b 0000_0101_0001_0011; // ADD R5, R1, R3 = 25 = 4
#100
         RST = 0:
    #10000 $finish;
                                    IMEM[6]='b 1010_0000_0101_0000; // ST R5, R0
end
                                    end
always @(negedge CK) begin
                                    always #10 CK = \simCK;
         ID = IMEM[IA];
                                    endmodule
end
```

#### 演習7-3:CPUで計算させる

• 1~10までの整数を足し算し結果をデータメモリの0番地に 出力するプログラム

```
    R1:アキュムレータ
    R2:加算する数(初期値1)
    R3:加数(1)
    R4:ループ回数(9)
    R5:ジャンプアドレス(12)
    R6:ジャンプアドレス(7)
```

- R7:出力メモリアドレス(O)

### 演習7-3:CPUで計算させる

- 1~10までの整数を足し算し結果をデータメモリの0番地に 出力するプログラム
  - R1:アキュムレータ
  - R2:加算する数(初期値1)
  - R3:加数(1)
  - R4:ループ回数(9)
  - R5:ジャンプアドレス(12)
  - R6: ジャンプアドレス(7)
  - R7:出力メモリアドレス(O)

```
IMEM[0]='b 1100_0001_0000_0000; // IMM R1, [0]
IMEM[1]='b 1100_0010_0000_0001; // IMM R2, [1]
IMEM[2]='b 1100_0011_0000_0001; // IMM R3, [1]
IMEM[3]='b 1100_0100_0000_1001; // IMM R4, [9]
IMEM[4]='b 1100_0101_0000_1100; // IMM R5, [12]
IMEM[5]='b 1100_0110_0000_0111; // IMM R6, [7]
IMEM[6]='b 1100_0111_0000_0000; // IMM R7, [0]
IMEM[7]='b 0000_0001_0001_0010; // ADD R1, R1, R2
IMEM[8]='b 0000_0010_0010_0011; // ADD R2, R2, R3
IMEM[9]='b 0001_0100_0100_0011; // SUB R0, R4, R3
IMEM[10]='b 1001_0000_0000_011; // BR f=0, R5
IMEM[11]='b 1000_0000_0001_011; // ST R1, R7
```

## 演習7-4:CPUで乗算の実行

デーメモリO番地のデータと1番地のデータを掛け算して2番 地に格納

```
リナカこと
ISAに MUL RC RA PB

を信かして

ok

-- RC= RA* RB
```

#### 課題5 mul.v (multest2.vを使用) 演習5:乗算の実装

```
module mul(A.B.O.ck.start.fin):
module mul(A.B.O.ck.star fin)
                                                           module mul(A,B,O,ck,start,fin);
                                                                                                                                           input [7:0] A. B:
input [7:0] A, B;
                                                           input [7:0] A, B;
                                                                                                                                           input ck, start;
input ck,start;
                                                           input ck,start;
                                                                                                                                           output [16:0] O;
output [16:0] O;
                                                           output [16:0] O;
                                                                                                                                           output fin;
output fin;
                                                           output fin;
                                                                                                                                           reg [3:0] st;
reg [3:0] st;
                                                           reg [3:0] st;
                                                                                                                                           reg [7:0] AIN, BIN;
                                                                                                                                                                      計算の途中で出力が
reg [7:0] AIN, BIN;
                                                           reg [7:0] AIN, BIN;
                                                                                                                                           reg [16:0] Y;
                                                                                                                                                                      遷移しないようにする
reg [16:0] O;
                                                           reg [16:0] O, Y;
                                                                                                                                           reg fin;
reg fin:
                                                           reg fin;
                                                                                                                                           assign O = (fin == 1 ? Y : 'b 0);
always @(posedge ck) begin
                                                           always @(posedge ck) begin
                                                                                                                                            always @(p<del>esedge_ck</del>) begin 🛆
     if( start == 1 ) t egin
                                                                if( start == 1 ) begin
                                                                                                                                                if( start == 1 ) begin
         st <= 0:
                                                                     st <= 0:
                                                                                                                                                     st <= 0:
         fin \le 0;
                                                                     fin \le 0;
                                                                                                                                                     fin \le 0;
         AIN <= A
                                                                     AIN <= A:
                                                                                                                                                     AIN <= A:
          BIN <= B
                                                                     BIN <= B:
                                                                                                                                                     BIN <= B:
         0 \le 0:
                                                                    Y <= 0;
                                                                                                                                                     Y \le 0:
     end else begin
                                                                end else begin
                                                                                                                                                end else begin
         case (s)
                                                                     case (st)
                                                                                                                                                     case (st)
         0 O = (O<<1) + AIN * BIN[7]:
                                                                     0(Y < (Y < 1) + (BIN[7] = 1? AIN : 0);
                                                                                                                                                     0: Y \le (Y \le 1) + (BIN[7] = 1? AIN: 0);
         1: 0 <= (0<<1) + AIN * BIN[6];
                                                                     1: Y <= (Y << 1) + (BIN[6] == 1 ? AIN : 0);
                                                                                                                                                     1: Y <= (Y << 1) + (BIN[6] == 1 ? AIN : 0);
         2: O <= (O<<1) + AIN * BIN[5];
                                                                     2: Y <= (Y<<1) + (BIN[5]==1 ? AIN : 0);
                                                                                                                                                     2: Y <= (Y<<1) + (BIN[5]==1 ? AIN : 0);
         3: O \le (O \le 1) + AIN * BIN[4];
                                                                     3: Y \le (Y \le 1) + (BIN[4] = 1? AIN : 0);
                                                                                                                                                     3: Y <= (Y<<1) + (BIN[4]==1 ? AIN : 0);
         4: O <= (O<<1) + AIN * BIN[3];
                                                                     4: Y <= (Y<<1) + (BIN[3]==1 ? AIN : 0);
                                                                                                                                                     4: Y \le (Y \le 1) + (BIN[3] = 1? AIN: 0);
         5: O <= (O<<1) + AIN * BIN[2];
                                                                     5: Y <= (Y<<1) + (BIN[2]==1 ? AIN : 0);
                                                                                                                                                     5: Y <= (Y<<1) + (BIN[2]==1 ? AIN : 0);
         6: O <= (O<<1) + AIN * BIN[1];
                                                                     6: Y \le (Y \le 1) + (BIN[1] = 1? AIN : 0);
                                                                                                                                                     6: Y <= (Y<<1) + (BIN[1]==1 ? AIN : 0);
         7: begin O <= (O<<1) + AIN * BIN[0]; fin<= 1; end
                                                                     7: begin O <= (Y<<1) - (BIN[0]==1 ? AIN : 0); fin<= 1; end
                                                                                                                                                     7: begin Y <= (Y<<1) + (BIN[0]==1 ? AIN : 0); fin<= 1; end
         8: fin <= 0:
                                                                    8: fin <= 0:
                                                                                                                                                     8: fin <= 0:
                                                                     endcase
         endcase
                                                                                                                                                     endcase
         st <= st + 1:
                                                                     st <= st + 1:
                                                                                                                                                     st <= st + 1:
                                                                end
     end
end
                                                           end
endmodule
                                                           endmodule
```

#### 課題5 mul.v (multest2.vを使用) 演習5:乗算の実装・しつこい続

```
module mul(A,B,O,ck,start,fin);
inpu [7:] A, B;
input ck,start;
output [160] O;
output fin;
reg [20] st;
red [7]0] AIN, BIN;
reg fin;
assign O = (fin == 1 ? Y : 'b 0);
always @(posedge ck) begin
     if( start == 1) begin
         fin <= 0:
         AIN <= A;
         BIN <= B:
         Y \le 0:
     end else begin
         if( st==0) fin<= 1:
        Y <= (Y<<1) + (BIN[7]==1 ? AIN : 0);
         BIN <= BIN<<1;
         st <= st - 1;
     end
end
endmodule
```

#### 演習5:蛇足:パラメータ化

defparam MUL.wS=`wwS;

```
mul3.v
                                  multest3.v
module mul(A,B,O,ck,start,fin);
                                  'define wwA 8
                                   'define wwB 8
 parameter wA=16;
                                   'define wwS 3
 parameter wB=16;
 parameter wS=4;
                                                       バック りォーラーション
                                  module multest;
                                           ([`wwA-1:0] A;
                                    reg
 input [wB-1:0] B;
                                    reg ['wwB-1:0]
 output [wA+wB:0] O;
                                    reg ['wwS-1:0]
 reg [wS-1:0]
                                    wire ['wwA+'wwB:0]
                                                               0:
                   st;
                                    reg ['wwA+'wwB:0] OR;
if( start == 1 ) begin
                                    defparam MUL.wA=`wwA;
                                    defparam MUL.wB=`wwB;
```

verilas + definetomA=

#### multest2.v

# 課題5のテストベンチ

```
module multest;
      [7:0] A, B;
reg
                            ⊕ ♣ A[7:0]
                                        'h 00

⊕ 
�
⊕
B[7:0]

         [3:0] st;
reg
                                        'h 00000
                            庄 😘 O[16:0]
initial begin

    ★ st[3:0]

                                     stがOになるまで待って(stは4ビットなので乗算は16
end
       MUL(A, B, O, ck, start, fin)クロック以内に終わることを前提としている、そうでな
mul
always @(negedge ck) begin
                                     いとテストベンチが誤動作)演算実施(=start\rightarrow1)

if( st == 0 ) start <= 1;
</pre>
    else start <= 0;
                             ⊕ ¶ A[7:0]
                                          No Value A▶
    if( fin == 1 ) begin
                             ⊕ ₩ B[7:0]
                                          No Value A▶
       OR \leq O:
       st <= 0:
                                          No Value A
                             \{B,A\} \le \{B,A\} + 1; 
       if( O != A*B ) $finish;
                                                          finが出力されると即次の演
       if( A == 'h f && B == 'h f ) begin
                                                          算実施(=start <del>)</del>1)
         $display( "OK\n" ); $finish;
       end
    end else st \le st+1;
```

end else st <= stri

128

#### fifo.v 課題6 fifo.vの完成(simfifo.vを使用)



# 演習7-5:発展課題: CPUのパイプライン化

パイプライン化について検討する

## パイプラインとは

#### パイプラインステージ構成



# 単純パイプラインの動作



## パイプライン動作の問題点

- ・パイプラインストール
  - データハザードによるストール→ データフォワーディング、レジスタリネーミング、 命令並び替え
  - ジャンプ・分岐によるストール(遅延分岐) →命令並び替え、分岐予測
  - メモリ入出力時間遅延に伴うストール →キャッシュ、演算終了時間制御

## データハザードとは

LD #1, [10] :レジスタ1に10番地の内容を読み込み

ADD #3, #1, #3:レジスタ1, 2を加算し3に書き込む

SUB #3, #3, #4: レジスタ3, 4を減算し3に書き込む

ST #3, [11]:レジス3を11番地に書き出す



# データハザードの解決

LD #1, [10]:レジスタ1に10番地の内容を読み込み

ADD #3, #1, #3:レジスタ1, 2を加算し3に書き込む

SUB #3, #3, #4:レジスタ3, 4を減算し3に書き込む

ST #3, [11]:レジス3を11番地に書き出す



# データハザードの解決・・つまり



ST

136

# データフォワーディング



#### 遅延分岐によるストール

A#1 JP A#100 :100番地にジャンプ

A#2 ADD #3, #1, #2:レジスタ1, 2を加算し3に書き込む

A#100 ADD #3, #2, #3:レジスタ2, 3を加算し3に書き込む

PCの内容はここで飛び先に変化



#### パイプライン化

各状態間ですべての値を複 製し受け渡す

reg A;



reg A\_st0, A\_st1, A\_st2, A\_st3;

```
always @(posedge CK) begin
 if(RST == 1) begin
 end else begin
   if( STAGE == 0 )begin
                                   A_st0 <= *****
     STAGE <= 1;
   end else if( STAGE == 1 ) begin
                                    A_st1 <= A_st0
    end
    STAGE <= 2;
   end else if( STAGE == 2) begin
                                    A st2 <= A st1
    STAGE <= 3;
   end else if( STAGE == 3 ) begin
     STAGE <= 0;
                                    A_st3 <= A_st2
   end
  end
end
endmodule
```