# ハードウエア設計論

講義内容

Verilogシミュレーション環境の設定 VerilogHDLの基本構文 代入、条件分岐、時間の表現

池田 誠

TA2名:中山、池田(健)が担当します

分からないという心の叫びはSLACKにどうぞ

# ハードウエア設計論

| 1 4月3日   | 池田 | イントロ: VerilogHDLの導入 |
|----------|----|---------------------|
| 2 4月10日  | 池田 | VerilogHDL1 基本文法    |
| 3 4月17日  | 池田 | VerilogHDL2 基本文法    |
| 4 4月24日  | 池田 | VerilogHDL3 簡単な演習   |
| 5 5月1日   | 池田 | VerilogHDL4 演習      |
| 6 5月8日   | 池田 | エミュレータを用いたハードウエア検証  |
| 7 5月15日  | 藤田 | ハードウエアの自動設計         |
| 8 6月5日   | 藤田 | ハードウェアとソフトウェア       |
| 9 6月12日  | 藤田 | ハードウェアによる高速化        |
| 10 6月19日 | 藤田 | 組込みシステムとSoC設計       |
| 11 6月26日 | 藤田 | C言語ベース設計1           |
| 12 7月3日  | 池田 | ハードウエアとテスト          |
| 13 7月10日 | 藤田 | C言語ベース設計2           |

# ハードウエア設計論の講義内容

- 現在電気を使うほとんどの機器に人知れず電子回路特にディジタル制御回路が含まれている。本講義では、それら組み込み機器のハードウエア設計を
  - 設計記述言語 VerilogHDLの習得を介した理解
  - システムレベル設計記述を介した理解
  - 記述言語からの設計の流れの理解
- 設計検証・ハードウエアのテストの理解 を目指すものである

# 講義の体系



#### 企業における重要な業務分野と大学の研究者の分布のギャップ(H26年度)

企業における現在の業務で重要な専門分野としては、機械、電気、土木、ITを選択した者が多く、さらに、いずれの分野について も、大学における教育ニーズが高い。一方、必ずしも大学における教育ニーズが高くない分野でも、研究者が数多く存在している。



#### 企業における事業の展開・成長に重要な専門分野①

- 機械、電気、情報系基礎の専門分野においては、学びニーズ、イノベーションニーズは共に高い。
- 材料、情報系の先端分野においては、学びニーズは低いものの、イノベーションニーズは高い。
- バイオ分野においては、一部の分野でイノベーションニーズが高いのを除き、概ね、学びニーズ、イノベーションニーズは低い。



#### 企業における事業の展開・成長に重要な専門分野②



### 本日の出欠は・・・

正式にはとりません・・ただ進捗確認のために以下の課題を行ってください。4月17日までに終えてください。

WEBから課題1(課題1-1、課題1-2)を提出する。

# 使用する環境 / 本日の課題

- Ubuntu18.04 + iVerilog + gtkwave
- 困った場合には、、演習などのファイルは http://www.mos.t.u-tokyo.ac.jp/~ikeda/HWDesign/ にあります
- ・本日の課題
  - Verilogのインストールと動作確認
  - 簡単なVerilogの入力と動作確認
  - 結果のUPLOAD(出欠を兼ねる)
    upload出来ない場合には→チャットで連絡
    (電気系以外の学科の方は学籍番号 氏名をチャットでお知らせください)

### 使用する環境

- iVerilog + gtkwave
- Ubuntu, Windows, MACのインストール方法 は次ページ以降のとおり
- ・講義の出欠を兼ねた演習課題の提出をしてもらいます。
- ・本日の課題
  - Verilogのインストールと動作確認
  - 簡単なVerilogの入力と動作確認
  - 結果のUPLOAD upload出来ない場合には →チャットで連絡 (電気系以外の学科の方は学籍番号 氏名をチャットでお知らせください)

### Verilogのインストール: Ubuntu

• Linux(Ubuntu)を起動してログインしターミナルを 開く

```
% sudo apt-get install verilog
% sudo apt-get install nvidia-settings
% sudo apt-get install gtkwave
```

- パスワードを聞かれるので、自分のパスワードを入力
- インストールの実施の有無を聞かれるので y

### Verilogのインストール: Windowsの場合

http://bleyer.org/icarus/
から iverilog-0.9.7\_setup.exe (latest stable release)
をダウンロードしてインストール
ただし、インストール先のディレクトリ、フォルダーにスペースを入れてはいけない

NG: C:\Program Files\iVerilog

OK: C:¥iVerilog

OK: C:\text{C:YTools\text{\text{i}Verilog}}

- 2byte系文字が入るのも避ける
- インストールが終了したら、インストールの確認
  - コマンドプロンプトを開いて「iverilog」とコマンド入力。Usage が表示されればOK
  - コマンドプロンプトを開いて「gtkwave」とコマンド入力。GUIが 起動すればOKです。

#### Verilogのインストール: MACの場合

- /usr/bin/ruby -e "\$(curl -fsSL https://raw.github.com/gist/323731)"(brewをインストールしていない場合): 改行しない
- brew install icarus-verilog
- brew install caskroom/cask/gtkwave

brew cask installに失敗したら checksum編 gtkwave https://qiita.com/kaizen\_nagoya/items/457040d79a1e20194aa8

\_\_\_\_\_\_

#### \$ brew cask install gtkwave

==> Note: running "brew update" may fix sha256 checksum errors

Error: Checksum for Cask 'gtkwave' does not match.

Expected: e9e3cdfd06f76ed4de8b29d55a29f9b714a68a00501b13b4741078a506d1cc8a

Actual: 27d244dd428d38c3d8e5aa498f84745516238491367929e09624cc95a3ee9f1c

....

#### エラーとなっている

sha256 '**9e3cdfd06f76ed4de8b29d55a29f9b714a68a00501b13b4741078a506d1cc8a**'の部分を以下のように書き換えるとよいらしい。

\$ brew cask edit gtkwave

cask 'gtkwave' do version '3.3.87' sha256

Actuallの部 分をコピ ペーする

'27d244dd428d38c3d8e5aa498f84745516238491367929e09624cc95a3ee9f1c'

# Verilogの実行確認

- http://www.mos.t.u-tokyo.ac.jp/~ikeda/HWDesign/test.v をダウンロード % iverilog test.v % ./a.out
- ・以下のように表示されればOK

```
0 \quad 0000 + 0000 = 00000 \quad (0 + 0 = 0)
40 \quad 0001 + 0001 = 00010 \quad (1 + 1 = 2)
80 \quad 0100 + 1000 = 01100 \quad (4 + 8 = 12)
120 \quad 0100 + 0001 = 00101 \quad (4 + 1 = 5)
160 \quad 1001 + 0011 = 01100 \quad (9 + 3 = 12)
200 \quad 1101 + 1101 = 11010 \quad (13 + 13 = 26)
```

### Verilogの実行結果のGUIでの確認

% gtkwave test.vcd



# ハードウエア記述言語

| 言語       | VHDL                     | VerilogHDL         | UDL/I | SFL  |
|----------|--------------------------|--------------------|-------|------|
| 開発開始時期   | 1981                     | 1984               | 1987  | 1981 |
| 開発組織     | IEEE                     | Cadence            | 電子協   | NTT  |
| 言語仕様公表   | 1987                     | 1985               | 1990  | 1985 |
| 論理シミュレータ | 有                        | 有                  | 有     | 有    |
| 論理合成系    | 有                        | 有                  | 有     | 有    |
| 規格の見直し   | 1993,2000,<br>2002, 2008 | 1995,2001,<br>2005 | 1992  | なし   |

### - なぜハードウエア記述言語 - -

- 言語の文法そのものは、ほぼソフト
- ・ 大きな違いは「時間」の概念
  - すべては同時に動作する(ステップごとではない)
  - 時間を制御することが出来る
  - 変数が、記憶(不揮発性)と揮発性(配線)に区別
- 並列ソフトウエアと本質的には同じ
  - VerilogHDLのオリジンはProlog(並列化志向の言語)

#### HDLによる設計



# HDLの基本



# VerilogHDLの基本構文

```
module モジュール名 (ポート名, ポート名, · · · );
モジュールの入出力の宣言(全ポート名を宣言する);
モジュール内信号の宣言(暗黙の定義は出来るだけ避ける);
回路・機能の定義;
endmodule
モジュールとは「機能」もしくは「構造」のまとまり。プログラミングの関数*のようなもの。全ての記述は module ~ endmoduleで囲う。
構文は セミコロン ; により閉じる
複数構文にまたがる場合には begin ~ endで囲う。
入出力の定義は、 入力 input, 出力 output, 双方向 inoutにより定義
例:
 module test (inA, inB, outC);
                            *ただしmodule内に function, taskといっ
   input inA, inB;
                            た手続きを記述することが可能であるの
   output outC;
                            でmoduleを「関数」と表現するのは適切
 endmodule
                            ではない
                                                  20
```

# VerilogHDLの基本構文

add4.v



### テストベンチを作成

- シミュレーションを行うためには設計回路に入力を与えるためのプログラムが必要- テストベンチ
- 同じverilogで記述する

### テストベンチ

testadd41.v

module testadd4; システムタスク: wire [4:0] s; \$monitor:変化ごとに表示 [3:0] a, b; reg initial begin \$monitor( "%t %b + %b = %b", \$time, a, b, s); initial手続きブロック  $a \le 0$ ;  $b \le 0$ ; #40 a <= 1; b <= 3; #40 a <= 4; b <= 8; #40 a <= \$random; b <= \$random; システムタスク: \$finish シミュレーション終了 #40 a <= \$random; b <= \$random; #40 インスタンス名(任意) 被検証用モジュールの ⇒ \$finish; 呼び出し(インスタンス化宣言) 入出力信号名 end (関数呼び出しのようなもの) (「定義順呼び出し」、「名前呼び add (s,a,b); add4 出し」がある)ここは定義順呼び endmodule 出し(moduleの宣言順に変数を モジュール名 記述) module \*\*\*で定義された名前

### テストベンチ

#### 再度実行:

- % iverilog testadd41.v add4.v
- % ./a.out

```
0 0000 + 0000 = 00000
40 0001 + 0011 = 00100
80 0100 + 1000 = 01100
120 0100 + 0001 = 00101
160 1001 + 0011 = 01100
```

| 名称                                    | 記号 | 定義          | 優先<br>順位 | 名称        | 記号  | 定義                        | 優先<br>順位 |
|---------------------------------------|----|-------------|----------|-----------|-----|---------------------------|----------|
| 算術 +<br>演算 <sub>-</sub>               | +  | 加算          | 3        | 論理<br>演算  | !   | 論理値のNOT                   | 1        |
|                                       | -  | 減算          | 3        |           | &&  | 論理値のAND                   | 9        |
|                                       | *  | 乗算          | 2        |           | П   | 論理値のOR                    | 10       |
|                                       | /  | 除算          | 2        | 等号        | ==  | <b>論理等号</b>               | 6        |
|                                       | %  | 剰余          | 2        | 演算        | !=  | 論理不等号                     | 6        |
| ビット                                   | ~  | ビット毎の反転     | 1        |           | === | ケース等号(X,Zも一致)             | 6        |
| 演算                                    | &  | ビット毎のAND    | 7        |           | !== | ケース不等号(X,Zも不一致)           | 6        |
|                                       | 1  | ビット毎のOR     | 8        | 関係<br>演算  | <   | 小なり                       | 5        |
|                                       | ٨  | ビット毎のExOR   | 7        |           | <=  | 小なりイコール                   | 5        |
|                                       | ~^ | ビット毎のExNOR  | 7        |           | >   | 大なり                       | 5        |
| リダ                                    | &  | 各桁ビットのAND   | 1        |           | =>  | 大なりイコール                   | 5        |
| クショ ~&<br>ン演<br>算<br>(単<br>項演<br>算) ~ | ~& | 各桁ビットのNAND  | 1        | シフト<br>演算 | <<  | 右オペランド分左シフト(空いたビットは<br>0) | 4        |
|                                       | I  | 各桁ビットのOR    | 1        |           | >>  | 右オペランド分右シフト(空いたビットは<br>0) | 4        |
|                                       | ~  | 各桁ビットのNOR   | 1        | 条件<br>演算  | ?:  | 条件?真の場合:偽の場合              | 11       |
|                                       | ٨  | 各桁ビットのExOR  | 1        |           |     |                           |          |
|                                       | ~^ | 各桁ビットのExNOR | 1        |           |     |                           | 25       |

# いやいや、、設計といえばアナログでしょ。。。ディジタルなんて、、、

# なぜVerilogHDL?

• もっとも稼げるプログラミング言語は・・・・



# MOST VALUABLE PROGRAMMING LANGUAGES



BY AVERAGE SALARY AND PERCENTAGE OF POSITIONS LISTING SKILL



Source: Paysa.com



# なぜVerilogHDL?

- もっとも稼げるプログラミング言語は・・・・
- 理由:需給のバランス
  - 希少価値の高さ:出来る人がほとんどいない ソフトははいて捨てるくらい書ける人がいる
  - 潜在需要の高さ: 超高速トレーディングでMy Hardwareを駆使するトレーダが多数、そういった (お金が回る)需要がある。さらには、Google, Apple, Amazon, Facebookが本気で専用のハード ウエアの開発のための人材を囲っている
  - PFNもソフトを捨ててハードに傾注

### AIはハードウェアを活用する時代

AI時代はムーアの法則が通用しない



日本の人工知能(AI)分野をけん引するスタートアップ企業、プリファード・ネットワークス(東京・千代田)が事業の軸足をソフトウエアからハードウエアに移す。・・・深層学習の基盤ソフト「チェイナー」は、・・・開発を終え・・・・自社用の半導体チップに力を入れる

「チェイナーは役目を終えた」 by秋葉拓哉執 行役員

日本経済新聞 2020/3/23付



汎用と専用それぞれの半導体を理解し、使い分けられる人材はまだ少ない。エヌビディアなど米企業はこの問題に対応するため、ソフト人材の陣容強化を足元で進めている。シリコンバレーで人件費が高騰している理由のひとつには、こうした専門人材の囲い込みがあるとの指摘もある。

### 簡単な論理式を実現してみよう



論理式やプロセス文、手続き文を用いた記述を「動作記述」と呼ぶ

# Verilogで定義される論理値と定数

#### 取りうる値:

O: Low (論理 0)

1: High(論理 1)

x: 不定値:0か1か不定であるがどちらかの値を取る

z: High Impedance:0でも1でもない(定義されない値)

#### 定数:

<ビット幅>'<基数><数値>として表す

<基数>: b, B: 2進数、o,O: 8進数, d,D: 10進数, h,H: 16進数

(例)

| 表記        | 基数 | ビット幅  | 二進数表記            |
|-----------|----|-------|------------------|
| 8         | 10 | 32bit | 000001000        |
| 4'd5      | 10 | 4bit  | 0101             |
| 1'b0      | 2  | 1bit  | 0                |
| 16'h 0f0f | 16 | 16bit | 0000111100001111 |
| 4'bx      | 2  | 4bit  | xxxx             |

# Verilogで定義される型

ネット型: 配線を表す。信号の論理値は接続されるノードの値として決定される:組み合わせ回路の「値」として用いる

→ 単なる配線であるため、何らかの演算結果が「接続」されているだけであり、代入操作としては接続、つまり assign 文のみが使用可能

レジスタ型: レジスタ(記憶素子:いわゆるプログラミング的な変数)。信号の論理値が保持される:順序機械の状態として用いる

→ レベルを保持するラッチやフリップフロップに相当。always文, initial 文, function, taskの中での手続き代入操作のみが可能。(assignは出来ない)

# 定義可能な型の種類

ネット型

フジスタ型

#### wire型:

- 継続的代入されているときのみ値を保持する型。一般の配線と同様。通常は 「組み合わせ論理部(組み合わせ回路)」を表現するのに使用
- 1bitのwire型は定義を省略可能:ただしこの暗黙の定義は使わない方が賢明 reg型:
- 任意ビット、記憶保持が可能な型(通常はFFなど状態、データを保存したいノードに対して使用), signedを指定しない場合には符号なし
- integer型
  - 32bit幅の符号付き整数型
- real型(実数), time型(符号無し64ビット), realtime型(実数表記での時間)
- signed指定
  - reg signed [7:0] a; aを符号付きレジスタ型として定義
  - wire signed [7:0] a; aを符号付きwire型として定義
- バス幅の定義
  - reg [7:0] aなど。a[0] からa[7]の8ビット幅として定義。降順
- アレイの定義
  - reg a[0:31]など。0から31番地までを確保。昇順

# VerilogHDLの基本構文:構造記述と組み合わせ回路

#### 回路の定義:

他のモジュールを呼び出す記述:<mark>構造記述</mark>(ちょうど回路図を書いているようなもの)

モジュール名 インスタンス名 (ポート) モジュール名:呼び出すモジュールの名前 インスタンス名:任意(呼び出しの名前):変数 や他のインスタンス名と重複してはならない ポート:

定義順呼び出し:

ポート定義順に信号を記述

名前呼び出し: module (a, b, c); の場合

.a(sigA), .b(sigB), .c(sigC) と記述すること

で記述順は関係なくなる

module and2 (x, y, o);
input x, y;
output o;
and a1 (o, x, y);
endmodule



### Verilogで定義されるプリミティブゲート

Verilog-HDLにあらかじめ組み込まれているゲート。module定義なしに使用可能。 通常、ポートは出力、入力、イネーブルの順となっている

(プリミティブゲートも moduleとして定義されている)

| 種別                  | ゲート名                                                                                              | 出力  | 入力       | イネーブル   | 機能                                                               |
|---------------------|---------------------------------------------------------------------------------------------------|-----|----------|---------|------------------------------------------------------------------|
| 1入力<br>ゲート          | buf, not                                                                                          | OUT | IN       |         |                                                                  |
| 2入力<br>ゲート          | and, nand, nor, or, xor, xnor                                                                     | OUT | IN1, IN2 |         |                                                                  |
| 3state              | bufif0, bufif1, notif0, notif1                                                                    | OUT | DATA     | CONTROL | buf: バッファ, not: 論理反転,<br>if0: control=0で出力,<br>if1: CONTROL=1で出力 |
| switch              | nmos, pmos, cmos,<br>rnmos, rpmos, rcmos,<br>tran, tranif0, tranif1,<br>rtran, rtranif0, rtranif1 |     |          |         |                                                                  |
| pullup,<br>pulldown | pullup, pulldown                                                                                  |     |          |         |                                                                  |

# 簡単な回路図を実現してみよう

endmodule



#### 左図の全加算器を構造記述により実現してみる:

```
<sup>C</sup>out FullAdderStructure.v
    module FullAdderStructure (x, y, cin, cout, s);
    input x, y, cin;
    output cout, s;
    wire w1, w2, w3, w4, w5;
    and a1 (w1, x, y);
    and a2 (w2, y, cin);
    and a3 (w3, cin, x);
    or o1 (w4, w1, w2);
    or o2 (cout, w4, w3);
    xor x1 ( w5, x, y );
    xor x2 (s, w5, cin);
```

### 課題1

- 課題1-1:動作記述(論理式)バージョン
  module FullAdderFunction ()
  を完成させ、simfulladd.vを作成して、シミュレーション結果
  を確認する
- 課題1-2:構造記述バージョン
  module FullAdderStructure ()
  を完成させ、simfulladd.vを作成して、シミュレーション結果を確認する
- FullAdderFunction.v, FullAdderStructure.vを http://www.mos.t.u-tokyo.ac.jp/~ikeda/HWDesign/ から提出

#### simfulladd.v

### テストベンチ

```
module simfulladd;
 wire
           s, cout;
          x, y, cin;
 reg
 initial begin
    $monitor( "%t In (x, y, cin) -> Out (s, cout): (%b, %b, %b) -> (%b, %b)", $time, x, y, cin, s, cout);
    x \le 0; y \le 0; cin \le 0;
    #40 x \le 1; y \le 0; cin \le 0;
    #40 x \le 0; y \le 1; cin \le 0;
     .......... 入力全条件を検証すること
    #40 x \le 1; y \le 1; cin <= 1;
    #40
    $finish;
 end
 FullAdderFunction add (x, y, cin, cout, s);
endmodule
```

FullAdderStructureも同様