## 计算机系统结构第四次作业

李雨田 2010012193 计 14 April 21, 2014

1

对于 LRU 策略, 不妨按照最近访问顺序, 以链表的形式展示. 从左到右分别是最近到最久访问过的缓存, 每一行表示进行了其第一列指出的内存访问之后, 缓存里的内容. 得到缓存访问足迹, 可算出命中率为 0.3.

| Ref      | Head | Second       | Third        | Tail         |
|----------|------|--------------|--------------|--------------|
| a (miss) | a    |              |              |              |
| b (miss) | b    | a            |              |              |
| c (miss) | c    | b            | a            |              |
| a (hit)  | a    | $\mathbf{c}$ | b            |              |
| d (miss) | d    | a            | $\mathbf{c}$ | b            |
| e (miss) | e    | d            | a            | c            |
| c (hit)  | c    | e            | d            | a            |
| d (hit)  | d    | $\mathbf{c}$ | e            | a            |
| f (miss) | f    | d            | c            | e            |
| a (miss) | a    | f            | d            | $\mathbf{c}$ |

采用 NRU 策略可以得到以下结果. 从左到右分别表示 4 个缓存行里面的内容. 第一列表示的是内存访问, 后四列表示进行内存访问之后, 缓存里的内容. 括号里数字表示 NRU 位. 可以得到命中率同样为 0.3.

| Ref      | Cache 0 | Cache 1 | Cache 2 | Cache 3 |
|----------|---------|---------|---------|---------|
| a (miss) | a (0)   | (1)     | (1)     | (1)     |
| b (miss) | a (0)   | b (0)   | (1)     | (1)     |
| c (miss) | a (0)   | b (0)   | c (0)   | (1)     |
| a (hit)  | a (0)   | b (0)   | c (0)   | (1)     |
| d (miss) | a (0)   | b (0)   | c (0)   | d (0)   |
| e (miss) | e (0)   | b (1)   | c (1)   | d (1)   |
| c (hit)  | e (0)   | b (1)   | c (0)   | d (1)   |
| d (hit)  | e (0)   | b (1)   | c (0)   | d (0)   |
| f (miss) | e (0)   | f (0)   | c (0)   | d (0)   |
| a (miss) | a (0)   | f (1)   | c (1)   | d (1)   |

采用 2 位 SRRIP 策略可以得到以下结果. 2 位 RRPV 可以表示 0 到 3 的数, 即为括号中的数字. 算得命中率为 0.4, 比之前两种方法都要高.

| Ref      | Cache 0 | Cache 1 | Cache 2 | Cache 3 |
|----------|---------|---------|---------|---------|
| a (miss) | a (2)   | (3)     | (3)     | (3)     |
| b (miss) | a (2)   | b (2)   | (3)     | (3)     |
| c (miss) | a (2)   | b (2)   | c (2)   | (3)     |
| a (hit)  | a (0)   | b (2)   | c (2)   | (3)     |
| d (miss) | a (0)   | b (2)   | c (2)   | d (2)   |
| e (miss) | a (1)   | e (2)   | c (3)   | d (3)   |
| c (hit)  | a (1)   | e (2)   | c (0)   | d (3)   |
| d (hit)  | a (1)   | e (2)   | c (0)   | d (0)   |
| f (miss) | a (2)   | f (2)   | c (1)   | d (1)   |
| a (hit)  | a (0)   | f (2)   | c (1)   | d (1)   |

2

虽然题目没有指明, 但这里可以认为采用的是写作废协议, 而不是写更 新协议.

不难得到对于 CPU 请求的响应如下图所示. 此处将发生替换的情况和未发生替换的情况一并画入同一状态转换图. 和写回法不同的地方在于, 发生写不命中的时候, 均要回到状态 I, 而不是状态 M.



对于总线请求的响应如下图所示. 和写回法基本一致. 注意到 M 状态是不可能接受 Invalidate 请求的, 因为当一份副本处于 M 状态时, 其他副本不可能处于 M 状态.



3

画出对于 CPU 请求的响应. 此处相比之前多出的状态 E 即是 Exclusive. 此时虽然缓存没有写脏, 但是只有一份副本.



对于总线请求的响应如下图所示. 注意到 E 状态下不会接收 Invalidate 请求, 因为只有一份副本. 如果其他 CPU 尝试写操作, 则只会产生 WtMiss 请求.

为了区分 E 状态和 S 状态,这里需要定义一个新的请求,称之为 Share. 即从内存读取到缓存中时,默认认为是处于 E 状态. 但是读取的时候会产生 RdMiss 请求. 如果其他副本接收到这个 RdMiss 请求,则会转换到 S 状态,并且发送 Share 请求. 原始读入的缓存接收到这个 Share 请求,则会由 E 状态转换到 S 状态. 简单说来,即是会检测其他缓存中是否有相同副本. 如果有的话则转换到 S 状态,否则停留在 E 状态.



这种协议的优点在于,如果只有一份副本,那么第一次写脏的时候不用产生 Invalidate 请求. 但是因为多一个状态会使得实现起来更加复杂,并且总线上可能会有更多的请求,所以最终不一定有性能上的提升.