

# Ingeniería en Electrónica Técnicas Digitales I

Parcial 2
Fecha: 25/11/2020

Apellido y nombre:

Leg:

#### Aclaraciones

Todos los diseños deben estar respaldados por tablas de verdad o diagramas de funcionamiento. Evite ambigüedades. Tampoco agregue circuitería adicional que no sea expresamente lo pedido.

Tiempo asignado al examen y criterio de evaluación

El alumno estará en contacto con los docentes, en forma virtual, durante 3 horas. Luego dispone de 2 horas adicionales para completar el examen ( 0hs del jueves ).

Los 4 problemas tienen la misma ponderación en la calificación: 2,5 puntos.

| Р     | а | b | С | + |
|-------|---|---|---|---|
| 1     |   |   | x |   |
| 2     |   |   | x |   |
| 3     |   |   | х |   |
| 4     |   |   | х |   |
| Nota: |   |   |   |   |

## Problema 1 datapath

La figura muestra la entidad de un circuito que deberá describir en VHDL. El reset **i\_arst** es asincrónico. Las salidas **o\_r0**, **o\_r1**, **o\_r2** y **o\_r3** corresponden a sendas salidas de registros de 16 bits dentro de la entidad. Su lógica de estados futuros se comportará de la siguiente manera

- Si la entrada i\_add está en '0' ninguno de los registros r0, r1, r2 ó r3 cambiará su contenido.
- Si la entrada i\_add está en `1', uno de los registros actualizará su contenido con la suma de otro de ellos y la palabra de entrada i\_data. Por otra parte, la palabra de entrada de 2 bits, i\_source indica el número de registro que debe sumarse, en tanto que la entrada de 2 bits i\_dest indica en cual registro se guardará el resultado de la suma. Por ejemplo si

sumará el registro **r0** con **i\_data**, y guardará el resultado en **r3**. En definitiva **r3** = **r0** + **i\_data** ( recuerde, esto siempre que **i\_add** = `1' ).



- Finalmente, la salida o\_carry corresponde a la salida de un flip-flop que almacena el acarreo de la suma anterior. A
  diferencia de la suma, el acarreo siempre se almacena en el flip-flop, aún cuando i\_add = `0'.
- a) Dibuje el circuito a nivel RTL ( excluyente para la aprobación ).
- **b)** Codifique el circuito en VHDL. Es requisito que la codificación se desprenda del punto **a)**.

#### Problema 2

Diseñe un contador bidireccional de 6 bits que cuente en binario desplazado. Tiene entradas de enable y reset sincrónico. Debe estar disponible la salida de cuenta y el terminal count.

- a) Dibuje el circuito a nivel RTL ( excluyente para la aprobación ).
- **b)** Codifique el circuito en VHDL. Es requisito que la codificación se desprenda del punto a).

Utilice los nombres de entradas y salidas que muestra el dibujo



Nota: El Código Binario desplazado es idéntico al Código Complemento a 2 excepto por su bit más significativo que está invertido.

### Problema 3

El circuito de la figura



corresponde a una celda decrementadora de 1 bit.

- a) Describa la celda en VHDL siguiendo la nomenclatura propuesta.
- **b)** Utilice la entidad anterior en un código VHDL que describa un circuito decrementador de 4 bits como muestra la figura ( instancie la celda del punto **a)** )



### Problema 4

Codifique en VHDL una máquina de estados que responda al diagrama temporal de la figura.

- a) Confeccione el diagrama de estados con estados simbólicos.
- b) Codifique el diagrama del punto a) en VHDL.



