

Projektarbeit des Studiengangs Technische Informatik Semester 5 Hochschule Augsburg WS 2013/2014



### **Ablauf:**

- 1. Vorstellung des Teams
- 2. Motivation
- 3. Überblick
- 4. CPLD
- 5. Mikrocontroller
- 6. PC-Seite
- 7. Ausblick
- 8. Fragen?





## Das Team und die Aufgabenbereiche

| Gareis Andreas   | CPLD-Firmware                  |
|------------------|--------------------------------|
| Vockinger Stefan | CPLD-Firmware                  |
| Weber Matthias   | JTAG, sigrok-Anbindung         |
| Krafft Bernd     | μC-Firmware                    |
| Bunje Nils       | PC-Kommunikations-Software     |
| Echter Patrick   | μC-Firmware, Projektmanagement |



### **Motivation:**

Es sind viele verschiedene Themen der Technischen Informatik enthalten.

- Hardware
- Software f
  ür den Mikrocontroller in C
- Hardware-Beschreibungssprache VHDL für den CPLD
- Softwareentwicklung unter Linux

Das gesamte Projekt ist OpenSource.



### Überblick

Logikanalysator zur zeitlichen Erfassung und Anzeige von digitalen Signalen.

### Eigenschaften:

- 8 Kanäle
- Abtastung bis 6,25MSamples/s
- Auflösung maximal 160ns
- Speicher für 262.144 Messungen
- Einfache Ansteuerung über USB
- Firmware-Update per USB
- Open Hard- und Software
- Preiswert
- Handelsübliche Bauteile
- Eigenentwicklung



#### **CPLD**

- Complex Programmable Logic Device
- Funktion durch Verschaltung von internen Logikelementen
- Möglichkeit zur Erstellung von schnellen, parallel arbeitenden Modulen
- Messdaten müssen möglichst schnell in den Speicher geschrieben werden
- Altera Max II mit 240 Logikelementen
- Programmierbar über JTAG



### **CPLD**

### **Entwicklungsumgebung**

- Hardwarebeschreibungssprache VHDL
- Simulation mit Modelsim von Mentor Graphics
- Schaltungssynthese mit Quartus von Altera
- Test einzelner Module auf einem Evaluationsboard









### **CPLD**

### Manager

- Eigentliche Programmsteuerlogik
- Auswertung der internen Statussignale
- Ansteuerung der internen Module



### **CPLD**

#### Messung

- 8 digitale Eingänge
- Abtastung der Eingänge mit 6,25 Megasamples pro Sekunde
- Speicherung eines Datensatzes bei Signaländerung
- Zeitstempel
- Aufbau Datensatz:

| Messdaten | Zeitstempel | Status-Byte |
|-----------|-------------|-------------|
| 31 23     | 22 8        | 7           |



### **CPLD**

#### **Speicher**

- 2 x SRAM 256K x 16 (= 1 MegaByte); 12 ns Zugriffszeit
- Anzahl möglicher Messungen: 1 MB / 4 Byte = 262.144
- Speicherung eines Datensatzes benötigt 16 Takte
- Abtastrate: 100 MHz / 16 = 6,25 MHz



### **CPLD**

#### Kommunikation

- Empfang von Steuerbefehlen des Mikrocontrollers
- Mikrocontroller kann Speicherinhalt und Status auslesen
- Schnittstelle zu μC: 4 bidirektionale Datenleitungen + 6 Steuerleitungen



### <u>μ</u>C

#### Warum dieser μC?

Atmega32-U4 hat einen USB-2.0 Baustein fest integriert. USB-Frameworks vorhanden



Kommunikation mit PC über USB (Device)
Aufspielen neuer μC-Firmware über USB (Bootloader)
Flashen des CPLD (Durchleiten der seriellen Signale vom STAPL-Player)

Steuerung des CPLDs über parallele Schnittstelle (Master)



### <u>μ</u>C

Entwicklungsumgebung: AVR-Studio von Atmel

### USB-Framework (LUFA 130901):

Das Projekt hat es sich zur Aufgabe gemacht, ohne größere Kenntnisse über die Technik von USB, die Schnittstelle des ATmega verwenden zu können. Die Bibliothek stellt verschiedene Device- und Host-Geräteklassen zur Verfügung.

Open-Source-Lizenz (MIT)



### <u>μ</u>C

#### **Steuerung des CPLDs**

Messung starten
Messung stoppen
Daten auslesen
Daten in VCD-Format auslesen
Reset von CPLD
Status von CPLD
Springe in µC-Bootloader
CPLD mit STAPL-Player flashen (JTAG)

```
bernd@Sem5Deb: ~
        Bearbeiten
                  Ansicht Suchen
                                  Terminal
C uC Interface
   (go) Messung starten
   (stop) Messung stoppen
 - (dump) Daten auslesen
 - (reset) Reset von CPLD
   (identify) wird fuer sigrok benoetigt
 - Status von CPLD
B - Springe in uC-Bootloader
J - CPLD-JTAG-Mode
- Rueckmeldungen: 'r' run ; 's' stop ; 'f' RAM Speicher voll
      22:08 12.01.2014
                                              Load: 0,27 0,11 0,
 ttyACM0
```

Rueckmeldungen: 'r' run; 's' stop; 'f' RAM Speicher voll



### <u>μ</u>C

### **Daten in VCD-Format (Value Change Dump)**

\$date Jan 14, 2013 \$end \$version USB -TPLE 1.0 \$end \$comment 64 Bit Timestamp , 8Bit Data \$end \$timescale 160ns \$end \$scope module logic \$end \$var wire 8 % data \$end \$upscope \$end \$enddefinitions \$end

#0 b00000000 % #2303 b00000010 % #56843 b10000010 %



### **PC-Seite**

#### **PC-Software - Wofür?**

- Steuern/Automatisieren von Messungen
- Automatisierung von Logik-, Protokoll- und Event-Analyse
- Verarbeitung und Darstellung der Messergebnisse/ Protokolldaten

### Steuern/Automatisieren von Messungen - Ablauf einer Messung

- Konfiguration des Messgerätes mit den Messparametern (Messdauer, Samplerate, welche Kanäle, ...)
- Starten einer Messung
- Stoppen einer Messung
- Auslesen der Messdaten ("Dump")



### **PC-Seite**

#### Ansteuerungsprotokoll der Hardware

- läuft über eine (virtuelle) serielle Schnittstelle [über USB com. device class]
- wurde von uns selbst festgelegt:
  - \* Befehle und Statusmeldungen sind ASCII-Tokens (einzelne Zeichen)
  - \* Messdaten können wahlweise als ASCII oder binär übertragen werden
- 3 Implementierungs-Level der Ansteuerung:
  - \* einfach: Ansteuerung durch ein Standard-Terminal (plattformübergreifend)
  - \* *mittel*: Implementierung eines eigenen Text User Interface (TUI) unter Linux (Befehle und Statusmeldungen werden ausgewertet und für den Benutzer aufbereitet, Automatisierung)
  - \* schwer: Integration in das sigrok-Projekt (Linux)



### **PC-Seite**

#### **GtKWave**

- Anzeigeprogramm für den zeitlichen Verlauf von Signalen (Timingdiagramme/ Waveform)

- GTK+ basiert (GIMP Toolkit)
- für Unix/Linux, aber Portierungen für Win32 und Mac OSX
- unterstützt zahlreiche Dateiformate (LXT, LXT2, VZT, FST, GHW, VCD)
  - → VCD ist weitverbreiteter Standard! (spezifiziert in IEEE-1364)
- lizenziert unter der GNU GPL
- geschrieben in C



### **PC-Seite**

### sigrok

- Software-Suite zur Signalanalyse
- portierbar, plattformübergreifend:
   Linux, Mac OS X, Windows, FreeBSD, OpenBSD,
   NetBSD (und unter x86, ARM, Sparc, PowerPC, ...)



- → verallgemeinert: Messgeräte!
- "Free/Libre/Open-Source", lizenziert unter der GNU GPL
- "skriptisierbare" Protokoll-Dekodierung mit an Board!
- "stapelbare" Protokoll-Dekodierung





### **PC-Seite**

#### sigrok

- unterstützt verschiedene Dateiformate (Binärdaten, ASCII, hex, CSV, gnuplot, VCD, ...)
- wiederverwendbarer Code mit verschiedenen Bibliotheken (libsigrok, libsigrokdecode, ...)
- Komponenten in C, C++ und Python mit GTK+ und Qt
- Verwendung mit verschiedenen Frontends/ GUIs (cli, PulseView)











### **PC-Seite**

#### **Firmware-Updates**

- *Firmware-Updates des Mikrocontrollers* dank Bootloader per USB möglich!
- *Firmware-Updates des CPLD* dank eines JTAG-Adapters auf dem uC auch per USB möglich!
  - \* Jam Standard Test and Programming Language (STAPL) / JESD-71
  - \* JAM Stapl Player auf dem PC (JTAG-Daten)
  - \* Programmierdateien können direkt aus der Entwicklungsumgebung des CPLD exportiert werden
  - \* uC empfängt Bytes über die serielle Schnittstelle und setzt diese in Spannungspegel an den Portpins für JTAG um





### **Ausblick**

- Re-Design der Platine um einen CPLD mit mehr Logikelementen zu integrieren.
- Einbindung in sigrok noch nicht ganz vollständig/ fehlerfrei
- GUI zur Bedienung des Logikanalysators unter Windows und Linux
- Erweiterung um Signalgruppengenerator-Funktion
- Weitere Triggermöglichkeiten und Abtastraten



### **Weitere Informationen**

TRAC: <a href="https://io.informatik.fh-augsburg.de/trac/Logikanalysator">https://io.informatik.fh-augsburg.de/trac/Logikanalysator</a>

SVN: <a href="https://io.informatik.fh-augsburg.de/svn/Logikanalysator">https://io.informatik.fh-augsburg.de/svn/Logikanalysator</a>

WWW: <a href="https://io.informatik.fh-augsburg.de/projekte/Logikanalysator">https://io.informatik.fh-augsburg.de/projekte/Logikanalysator</a>



Fragen?



