## Sintetizador Digital de Frecuencias: DDS

El **objetivo** de esta práctica es el modelar con el lenguaje Verilog un sintetizador de frecuencias (DDS) parametrizable, que genere 3 formas de onda: sinusoidal, rampa y cuadrada. El modelo del DDS deberá ser sintetizable y podrá ser implementado en un dispositivo FPGA funcionando a una frecuencia de reloj mayor de 125 MHz.

A continuación se presenta el **esquema de implementación del DDS**.



## Las especificaciones del DDS son:

- Acumulador parametrizable de M bits
- Truncado de fase parametrizable a L bits para direccionar la etapa de generación de la forma de onda sinusoidal
- Salidas de las diferentes formas de onda parametrizadas con W bits
- El acumulador dispone de una señal de "clock enable" (ena\_ac) para indicar en qué ciclos está activo y una señal de reset síncrono (rst\_ac), ambas activas a nivel alto.
- Señal de entrada val\_in (binaria) para indicar el ciclo en el que se introduce un valor válido en la entrada P
- Señal de salida val\_out (binaria) indicando que por las salidas \_wave están saliendo datos válidos. Esta señal debe ser la entrada val in retrasada los ciclos de latencia del módulo
- El DDS deberá alcanzar una frecuencia de funcionamiento mínima de 125 MHz al implementarse en el dispositivo FPGA Cyclone IV EP4CE115F29C7, cuando se configura con los parámetros M=27, L=15 y W = 16 bits

**Ficheros** necesarios para realizar las prácticas (disponibles en PoliformaT \Recursos\Prácticas\E1.zip):

- DDS\_test.v: Fichero con el interfaz Verilog del módulo DDS\_test. Contiene el modelo Verilog de la memoria ROM del DDS.
- rom\_dds\_Lx\_Wy.txt: Ficheros de texto que contienen los valores para almacenar en una ROM un cuarto del periodo de una onda sinusoidal. Contienen 2x-2 muestras de "y" bits.
- Wrap\_DDS\_test.v: Fichero "wrap" del módulo DDS\_test para la medida de la frecuencia máxima de funcionamiento
- DDS\_test.sdc: Fichero de restricciones temporales de diseño.
- TB\_DDS\_test.v: Banco de pruebas del módulo DDS\_test
- TB\_DDS\_test.do: Configuración de las formas de onda del banco de pruebas del módulo TB DDS test en el visor "waves"
- DDS\_test\_m.m: Script de Matlab para configurar el modelo de Simulink DDS\_test
- DDS\_test.mdl: Modelo de Simulink del DDS

## Tareas a realizar

- 1) Estudie las transparencias de clase para entender el funcionamiento básico del DDS y complete el script de Matlab DDS\_test\_m.m necesario para configurar el modelo DDS\_test.mdl, añadiendo la ecuación que genera el paso Pe a partir de la frecuencia de oscilación fo y los parámetros del DDS (M, L y W), y teniendo en cuenta que Pe=P/2<sup>M</sup> es una versión escalada del paso, que está representando con un formato [M,M] sin signo. Asuma que la frecuencia de reloj es de 100 MHz. Compruebe el funcionamiento del DDS generando diferentes frecuencias.
- Utilizando el modelo de Simulink DDS\_test, compruebe en qué operadores se han incluido los formatos de precisión finita e indique los rangos numéricos que tendrán las señales en dichos puntos.
- 3) Estudie las transparencias de clase para entender el funcionamiento básico del DDS implementado con una tabla que almacena un cuarto de un periodo. Utilice el inferfaz del módulo DDS\_test (del fichero DDS\_test.v) para modelar el DDS siguiendo el esquema de implementación presentado anteriormente. Deduzca, utilizando el modelo de Simulink, cómo se tiene que implementar las formas de onda cuadrada y rampa. Tenga en cuenta que el módulo está parametrizado y que siempre se cumple que M>W y M>L. Se recomienda, para facilitar la depuración del modelo, utilizar los parámetros M=16, L=6 y W=16 (fichero de memoria rom dds L6 W16.txt).
- 4) Verifique el modelo para los parámetros M=27, L=15 y W=14, y compruebe su correcto funcionamiento para generar formas de onda de diferentes frecuencias. El banco de pruebas no debe dar como resultado ninguna muestra errónea al comparar las formas de onda generadas con las del fichero "out\_waves.txt".
- 5) Implemente el DDS\_test en el dispositivo Cyclone IV EP4CE115F29C7 configurado con M=27, L=15 y W=14. Utilice para ello el fichero Wrap\_DDS\_test.v e incluya en el proyecto el fichero de restricciones temporales DDS\_test.sdc. Indique el número de recursos hardware requiere su implementación (LEs, Mults, M9Ks) restándole los registros que utiliza el wrap y la frecuencia máxima de funcionamiento en dicho dispositivo.
- 6) Redacte la memoria de prácticas. Previamente lea el documento "Información sobre las prácticas" (disponible en PoliformaT \Practicas), donde encontrará la información necesaria para su realización.