# Memoria Práctica E6 Modulador FM-AM configurable basado en FPGA

David Martínez Esteso Néstor García García

# Tabla de contenido

| Sección 1: Descripción del módulo              | 3  |
|------------------------------------------------|----|
| Sección 2: Interfaz                            | 5  |
| Sección 3: Recursos hardware                   | 6  |
| Sección 4: Frecuencia de operación             | 7  |
| Sección 5: Verificación                        |    |
| Sección 6: Resolución de problemas encontrados | 10 |

## Sección 1: Descripción del módulo.

En esta última práctica de la asignatura Procesado Digital de la Señal en FPGA se lleva a cabo la completa implementación del modulador configurable FM-AM desarrollado en las prácticas anteriores, y la verificación del funcionamiento de éste a través de la tarjeta DE2-115.

La estructura del proyecto completo es la siguiente:



Ilustración 1: estructura completa modulador configurable

La estructura del bloque a implementar para el proyecto completo del modulador, donde se muestran las conexiones entre los bloques desarrollados en las prácticas anteriores junto a los formatos numéricos de estas conexiones es la siguiente:



Ilustración 2: estructura bloque proyecto completo DP\_COMPLETOMOD

En nuestro caso no se ha desarrollado el filtro FIR compensador del DAC por lo que la salida total del bloque DP\_COMPLETOMOD viene dada por la salida del bloque del datapath.

A continuación se muestra el diagrama de interconexión entre los bloques de instanciación en el código MOD\_COMP entre las líneas 95 y 174:



Ilustración 3: diagrama de interconexión bloques código MOD\_COMP

El bloque GEN\_CE se ocupa de generar la señal de habilitación para el módulo DP\_COMPLETOMOD, utilizando una frecuencia de reloj de 48 kHz, es decir habilita la señal cada 2000 ciclos del reloj global.

# Sección 2: Interfaz.

En la siguiente sección se define el interfaz, sus formatos y sus parámetros del proyecto Verilog:

| Módulo DP_COMPLETOMOD: |      |         |                                                                |  |
|------------------------|------|---------|----------------------------------------------------------------|--|
| Nombre                 | Tipo | Formato | Descripción                                                    |  |
| i_data                 | in   | S[16,0] | Entrada de datos a modular                                     |  |
| rst                    | in   | bit     | Reset síncrono, activo a nivel alto                            |  |
| clk                    | in   | bit     | Entrada de reloj                                               |  |
| val_in                 | in   | bit     | Señal de validación de la muestra de entrada                   |  |
| c_fm_am                | in   | bit     | Entrada configuración modulador FM/AM                          |  |
| c_source               | in   | U[2,0]  | Señal de selección primer multiplexor                          |  |
| c_comp_dac             | in   | bit     | Señal de selección segundo multiplexor                         |  |
| frec_mod               | in   | U[24,0] | Paso del DDS para generar la frecuencia de las señales de test |  |
| frec_por               | in   | U[24,0] | Entrada del valor de configuración de la frecuencia portadora  |  |
| im_am                  | in   | U[16,0] | Entrada de configuración del índice de modulación de AM        |  |
| im_fm                  | in   | U[16,0] | Entrada de configuración del índice de modulación de FM        |  |
| o_data                 | out  | U[14,0] | Salida de datos modulados                                      |  |
| val_out                | out  | bit     | Señal de validación de la muestra de salida                    |  |

#### Sección 3: Recursos hardware.

Teniendo en cuenta los numerosos ficheros utilizados en el desarrollo del proyecto se estima el uso de una gran cantidad de elementos lógicos (LEs).

Una vez compilado el proyecto en Quartus se ha ejecutado el sumario del uso de recursos total como se muestra a continuación:



Ilustración 4: sumario recursos proyecto Quartus

Comentando la tabla anterior el proyecto hace uso de 1387 registros y un total de 1740 elementos lógicos (LEs), como hemos supuesto se hace uso de una gran cantidad de recursos en el presente proyecto.

En cuanto a las memorias utilizadas se muestra a continuación el listado de estas:



Ilustración 5: sumario memorias proyecto Quartus

## Sección 4: Frecuencia de operación.

La frecuencia de operación de los distintos relojes utilizados en el proyecto son las siguientes:



Se observa una alta frecuencia en cada uno de los relojes lo cual no supondrá ningún problema en la ejecución y funcionamiento de nuestro proyecto.

El camino crítico obtenido del proyecto es el siguiente:



Se encuentra entre el módulo de conexiones de las máquinas de estados y el módulos de los registros para los bytes de configuración.



Ilustración 6: Visión RTL del camino crítico del proyecto

#### Sección 5: Verificación.

La verificación se ha llevado en primer lugar, mediante test bench en ModelSim. Se ha realizado con los siguientes valores de configuración:

Control FM --> 1, AM --> 0

Sampling frequency (MHz) = 100 MHz

Carrier frequency (MHz) = 1 MHz

AM modulation index (range [0,1]) = 1

FM modulation index (kHz) = 5000 kHz

Modulator source signal: SIN ->0; RAMP->1; SQR->2; (source\_sel = 0)

Modulating frequency (kHz) (fmod= 10)

Reset (rst = 1)

#### Simulación AM:



Ilustración 7: formas de onda sistema completo modulación AM

#### Simulación FM:



Ilustración 8: formas de onda sistema completo modulación FM

Posteriormente, se ha probado en SignalTap. Para ello se ha seleccionado como señal de reloj la señal c0 del pll1 (generación de reloj de 48 kHz) y se ha seleccionado adquisición continua. Se han obtenido los siguientes resultados:

Modulación AM con índice de modulación AM = 0.5.



Ilustración 9: simulación SignalTap modulación AM con índice 0.5

Modulación AM con índice de modulación AM = 1.



Ilustración 10: simulación SignalTap modulación AM con índice 1

Modulación FM con índice de modulación FM = 2500 kHz



Ilustración 11: simulación SignalTap modulación FM con índice 2500 kHz

Modulación FM con índice de modulación FM = 5000 kHz



Ilustración 12: simulación SignalTap modulación FM con índice 5000 kHz

Se comprueba en las simulaciones el correcto funcionamiento de la modulación al comprimirse o ensancharse el espectro en cada caso.

## Sección 6: Resolución de problemas encontrados.

A continuación, se presentan los problemas encontrados en la realización de la práctica y su solución:

- Se tuvo un problema con el truncado de la salida del CIC, puesto que el truncado se realizaba de forma distinta a como se realizó en la práctica 3.
- La salida no coincide de forma exacta con la de Matlab llegados a cierto punto en la simulación, se considera que puede deberse a errores de redondeo.
- Para la simulación con SignalTap, desconocíamos el uso de adquisición de datos continua y en un principio no conseguíamos resultados.
- En Matlab en el envío de datos, en un principio se realizó en formato binario obteniendo resultados erróneos por lo que se tuvo que cambiar el formato de los datos a decimal.