# RISC处理器设计

胡伟武

# 复 习(1)

- | 计算机中数的表示
  - u 二进制,CMOS电路用电压高低表示 0 和 1
  - u 其它表示方法:超导计算机、量子计算机、分子计 算机
- │ CMOS门电路
  - u **电路原理**
  - u 延迟模型

# 复习(2)

- Ⅰ 组合逻辑
  - □ 逻辑表达式、真值表、卡诺图、逻辑图
  - U 常见逻辑电路:译码器、选择器、ALU电路
- □时序逻辑
  - u 寄存器原理
  - u **时序逻辑电路的状态转换**

# 指令流水线

- □ 一个简单的CPU
- | 指令流水线的概念
- | 指令的相关性

# 一个简单的CPU

- | 基本特征
  - u RISC结构
  - u 16位指令及数据
  - u 8个通用寄存器,0号GPR恒为0。
  - u 一个定点ALU
- | 指令格式
  - u 寄存器型
  - u 立即数型

| R-type | OP(4) | RD(3) | RS1(3) | RS2(3) | OPX(3) |
|--------|-------|-------|--------|--------|--------|
|        |       |       |        |        |        |
| I-type | OP(4) | RD(3) | RS(3)  | Imme   | diate  |

# | 基本指令

| ADD  |
|------|
| SUB  |
| AND  |
| OR   |
| NOT  |
| SL   |
| SR   |
| SRU  |
| ADDI |
| LD   |
| ST   |
| BZ   |
|      |

| 0101 | rd       | rs1  | rs2     | 000 |  |
|------|----------|------|---------|-----|--|
| 0111 | rd<br>rd | rs1  | rs2     | 000 |  |
| 1000 | rd       | rs1  | rs2 000 |     |  |
| 1001 | rd       | rs1  | imm     |     |  |
| 1010 | rd       | base | offset  |     |  |
| 1011 | rd       | base | offset  |     |  |
| 1100 | rd       | 000  | offset  |     |  |

### │ 关于ST指令

山在ST指令中,目标寄存器域rd保存的是要存储的源寄存器号。为此,我们对IR的输出做如下处理,即当操作码为ST时,rs2的输出来自rd。这个逻辑作为IR的一部分,以后不再专门指出。





## | 主要控制逻辑---真值表

| 指令   | ОР   | 译码 使能 | 操作数<br>2 选 1 | 结果<br>2 选 1 | PC<br>2选1 | ALU 控制 |
|------|------|-------|--------------|-------------|-----------|--------|
|      | 0000 | 0     | X            | X           | 0         | XXX    |
| ADD  | 0001 | 1     | 0            | 0           | 0         | 000    |
| SUB  | 0010 | 1     | 0            | 0           | 0         | 001    |
| AND  | 0011 | 1     | 0            | 0           | 0         | 010    |
| OR   | 0100 | 1     | 0            | 0           | 0         | 011    |
| NOT  | 0101 | 1     | X            | 0           | 0         | 100    |
| SL   | 0110 | 1     | 0            | 0           | 0         | 101    |
| SR   | 0111 | 1     | 0            | 0           | 0         | 110    |
| SRU  | 1000 | 1     | 0            | 0           | 0         | 111    |
| ADDI | 1001 | 1     | 1            | 0           | 0         | 000    |
| LD   | 1010 | 1     | 1            | 1           | 0         | 000    |
| ST   | 1011 | 0     | 1            | X           | 0         | 000    |
| BZ   | 1100 | 0     | 1            | X           | zero      | XXX    |
|      | 1101 | 0     | X            | X           | 0         | XXX    |
|      | 1110 | 0     | X            | X           | 0         | XXX    |
|      | 1111 | 0     | X            | X           | 0         | XXX    |









译码器使能:

操作数2选1: AB+AD+AC

结果2选1: AC





## 时序的改进

- | 上述时序的三个步骤
  - U 指令地址送到PC、取指到IR、计算结果到GPR

第 1 条 计算 PC 取指 执行

第 2 条 | 计算 PC | 取指 | 执行

第 3 条 | 计算 PC | 取指 | 执行

- 可以合并为两个
  - u 计算下一条指令的PC和指令执行重叠
  - u 可以把计算下一拍PC值作为指令执行的一部分
    - F 转移指令的运算结果是PC的值

 第1条
 计算PC
 取指
 执行

 第2条
 计算PC
 取指
 执行

 第3条
 计算PC
 取指
 执行

第1条 取指 执行

第1条 取指 执行

第1条 取指 执行



### 能否把取指和运算也重叠?

### □ 大多数情况可以重叠

u 第n+1条指令执行时,第n条指令已经执行完,因此第n+1 条指令可以用到第n条指令的结果。

### □ 但有一个例外

- □ 如果第n+1条指令的取指也要用到第n条指令的结果,则第 n+1条指令的取指必须等到第n条指令结束后才能执行。
- u 正是Branch指令的情况,可以用delay slot解决这个问题





## 上述流水线的进一步改进

- | 上述流水线是两级流水线
  - u **取指和执行**
  - u **执行阶段做的事情较多** 
    - F 译码(包括读取寄存器的值)
    - F 运算(ALU操作)
    - F 访存(取数或存数)
    - F 写回到寄存器
  - u 时钟周期较长,一拍内必须做完上述四件事情
- | 可以把执行阶段再细分
  - u 执行阶段分成译码、运算、访存、写回





# 标准指令流水线

| 第1条 | IF | ID | EX | MEM | WB  |     |     |     |    |
|-----|----|----|----|-----|-----|-----|-----|-----|----|
| 第   | 2条 | IF | ID | EX  | MEM | WB  |     |     |    |
|     | 第  | 3条 | IF | ID  | EX  | MEM | WB  |     |    |
|     |    | 第  | 4条 | IF  | ID  | EX  | MEM | WB  |    |
|     |    |    | 第  | 5条  | IF  | ID  | EX  | MEM | WB |

# 流水线的相关问题

- 指令相关的概念
  - 山 流水线变深了,相关问题更为突出。
  - 山 在流水线中,如果某指令的某个阶段必须等到它前面另一条指令的某个阶段后才能开始,则这两条指令存在相关
  - 山 相关的指令要隔开足够远,否则后面的指令就必须等待
  - 山 在我们的流水线中,可能发生如下相关
    - F 红线表示数据相关
    - F 蓝线表示转移相关(从中可看出转移指令在译码阶段执行的必要性)
    - F 还有结构相关(在我们的例子中不存在)





### 指令流水线的相关

- □ 数据相关:使用同一个寄存器引起的相关
  - u 如后面的指令用到前面指令的结果
- □ 控制相关:与PC有关的相关
  - u 每条指令取指用到PC,转移指令修改PC
- □ 结构相关:资源冲突
  - u 多条指令同时使用一个功能部件
- □ 相关引起流水线阻塞

# 由访存引起的结构相关

### | 取指和取数都要访存



# 结构相关引起阻塞

### 取指延迟一拍进行



### 数据相关

- | RAW(Read After Write)
  - u 后面指令用到前面指令所写的数据
- | WAW(Write After Write)
  - u 两条指令写同一个单元
  - 山 在简单流水线中没有此类相关,因为不会乱序执行
- | WAR(Write After Read)
  - u 后面指令覆盖前面指令所读的单元
  - u **在简单流水线中没有此类相关**
- | 在动态流水线中会有WAR和WAW相关

# 数据相关



# 解决RAW相关的Forwarding技术



# Forwarding的数据通路





# Forwarding的相关处理逻辑

- │ 以ALU左端的输入为例
  - u 当s1和前面两级的目标寄存器域d1和d2都不相等时,选择中间通路
  - U 当s1==d2时,选择右边通路
  - u 当s1==d1且当前操作不是LD时,选择左边通路
  - u 当s1==d1且当前操作是LD时,后面流水线暂停, 往前面流水线送空操作

# Forwarding 情况下的数据相关



#### Time (clock cycles)



# 相关引起的阻塞



### 通过静态调度解决相关

#### 如下程序段的优化和非优化代码



# 控制相关

### **│ PC相关**

- u 转移指令计算的下一条指令地址在EX阶段计算
- u 下一条指令等2拍
- 使用专门的地址运算部件把地址计算提前到译码阶段可以 少等一拍
- u 使用一个delay slot可以不用等待

### | 转移条件相关

u 如果在ID阶段执行转移指令时转移条件未确定还是要等待



# Delayed Branch

- Where to get instructions to fill branch delay slot?
  - **U** Before branch instruction
  - U From the target address: only valuable when branch taken
  - U From fall through: only valuable when branch not taken
  - U Cancelling branches allow more slots to be filled
- Compiler effectiveness for single branch delay slot:
  - U Fills about 60% of branch delay slots
  - U About 80% of instructions executed in branch delay slots useful in computation
  - U About 50% (60% x 80%) of slots usefully filled
- Delayed Branch downside: 7-8 stage pipelines, multiple instructions issued per clock (superscalar)



## 解决转移条件相关的方法

- 阻塞
  - u 等待直到转移条件确定
- │ 用delay slot容忍延迟
- | 编译器优化
  - u 产生条件的指令和转移指令隔得足够远
- └ 预测
  - u 预测转移成功:较精确,计算转移地址需要delay slot
  - u 预测转移不成功:直接用PC+4
  - □ 复杂预测技术:精确、控制复杂
  - u 都需要预测错误时的恢复

# 例外(Exception)与流水线

### 例外原因

- u I/O请求:外部中断
- u 指令例外:用户请求中断
  - F 系统调用、断点、跟踪调试指令
- u **运算部件** 
  - F 整数运算溢出、浮点异常
- u **存储管理部件** 
  - F 访存地址不对齐、用户访问系统空间、TLB失效、缺页、存储保护错(写只读页)
- u 保留指令错:未实现指令
- u **硬件错**
- u 等等

### Ⅰ 例外发生的流水阶段

u 取指:访存例外

u 译码:保留指令、中断指令如Trap、Syscall

□ 执行:整数溢出、浮点异常(如除零)等

u 访存:访存例外

山 其它:外部中断,可能在任何时候发生

### □ 例外特征

- u 同步与异步
- u **用户请求与系统强制**
- u **可屏蔽与不可屏蔽**
- u 指令内与指令间
- u 可恢复与结束

|        | 同步/异步 | 用户/强制 | 可/不可屏蔽 | 指令内/间 | 可恢复/结束 |
|--------|-------|-------|--------|-------|--------|
| I/O 请求 | 异步    | 强制    | 不可屏蔽   | 指令间   | 可恢复    |
| 系统调用   | 同步    | 用户    | 不可屏蔽   | 指令间   | 可恢复    |
| 跟踪调试   | 同步    | 用户    | 可屏蔽    | 指令间   | 可恢复    |
| 断点     | 同步    | 用户    | 可屏蔽    | 指令间   | 可恢复    |
| 整数溢出   | 同步    | 强制    | 可屏蔽    | 指令内   | 可恢复    |
| 浮点异常   | 同步    | 强制    | 可屏蔽    | 指令内   | 可恢复    |
| 缺页     | 同步    | 强制    | 不可屏蔽   | 指令内   | 可恢复    |
| 访存地址不齐 | 同步    | 强制    | 可屏蔽    | 指令内   | 可恢复    |
| 存储保护错  | 同步    | 强制    | 不可屏蔽   | 指令内   | 可恢复    |
| 非法指令   | 同步    | 强制    | 不可屏蔽   | 指令内   | 结束     |
| 硬件错    | 异步    | 强制    | 不可屏蔽   | 指令内   | 结束     |
| 电源错    | 异步    | 强制    | 不可屏蔽   | 指令内   | 结束     |

- 一在前述例外中,指令内可恢复例外的处理比较困难,条件转移指令的delay slot又增加了中断处理的难度
- □ 精确中断:在处理中断时,发生中断指令前面的所有指令都执行完,中断指令后面的所有指令还未执行。精确中断是存储管理和IEEE运算规范的要求
  - u **发生例外指令前面的指令继续执行完**
  - u 后面的指令不能修改机器状态,对运算状态字的修改可能在EX阶段进行
  - u 多条指令发生例外

### | 可以把每条指令的例外延迟到WB时再处理

- u 对机器状态的修改也在WB阶段进行
- u 对状态寄存器的修改从EX阶段延迟到WB阶段



LD r1, 0(r2)IF ID  $\mathbf{E}\mathbf{X}$ **MEM** WBADD r5, r3, r4 IF ID MEM WB LD r1, 0(r2)IF  $\mathbf{E}\mathbf{X}$ MEM WBID IF ADD r5, r3, r4 EX MEM WB

### | 简单流水线的例外处理

- U 任何以及流水发生例外时,在流水线中记录下发生例外的事件,直到WB阶段再处理
- u 如果在EX阶段要修改机器状态(如状态寄存器),保存下来直到WB阶段再修改。
- u 指令的PC值随指令流水前进到WB阶段中断处理专用
- u 外部中断作为IF的例外处理
- □ 指定通用寄存器中的一个(如最后一个)为中断处理时 保存PC值专用。
- u 当发生例外的指令在WB阶段时:
  - F 保存该指令的PC(也在WB阶段),有些机器还保存其它状态
  - 「 置PC值为中断处理程序入口地址



