

)





3





数据通路-CPU内部单总线方式 控制信号 内部总线是指同一部件,如CPU内部连接各寄存器及运算部 时钟 CU 件之间的总线; CPU 系统总线是指同一台计算机系统的各部件,如CPU、内存、 内 IRin 通道和各类I/O接口间互相连接的总线。 IR PCin 1. 寄存器之间数据传送 比如把PC内容送至MAR,实现传送操作的流程及控制信号为: **PCout** (PC)→Bus PCout有效, PC内容送总线 地址线 MARin Bus→MAR MARin有效,总线内容送MAR MDRin 数据线 MDR MDRout 也可写为: (PC)→Bus→MAR 也有的教材写为: PC→Bus→MAR ACCin ACC ACCout 重要的是描述清楚数据流向 Yin ALUin 控制信号 : ALU Zout 王道考研/CSKAOYAN.COM







CPU内部单总线方式-例题 设有如图所示的单总线结构,分析指令 指令译码/控制器 控制信号~ ADD (RO), R1 的指令流程和控制信号。 总线 **IRin** IR 1. 分析指令功能和指令周期 AdIRout 功能: ((R0))+(R1)→(R0) PCin PC+1-取指周期、间址周期、执行周期 PCout MARout 2. 写出各阶段的指令流程 MARin MemR -MAR 取指周期:公共操作 MDRoutE 存 MDRin MDR MemW 有效控制信号 时序 微操作 MDRinE MDRout R0in 1 (PC)→MAR PCout, MARin R0out 2 M(MAR)→MDR MemR, MARout, Rn-1in **MDRinE**  $R_{n-1}$ Rn-1out 3 (MDR)→IR MDRout, IRin Y 4 指令译码 ALUin 5  $(PC)+1 \rightarrow PC$ 控制信号-ALU Zout Z 王道考研/CSKAOYAN.COM



CPU内部单总线方式-例题 设有如图所示的单总线结构,分析指令 指令译码/控制器 控制信号一 ADD (RO), R1 的指令流程和控制信号。 总线 **IRin** IR 1. 分析指令功能和指令周期 AdIRout 功能: ((R0))+(R1)→(R0) **PCin** PC+1-取指周期、间址周期、执行周期 PCout 2. 写出各阶段的指令流程 MARout MARin MemR -MAR 间址周期: 完成取数操作,被加数在主存中,加数 MDRoutE 存 MDRin 已经放在寄存器R1中。 MDR MemW MDRinE MDRout 时序 微操作 有效控制信号 R0in  $R_0$ 1 (R0)→MAR ROout, MARin R0out 2 M(MAR)→MDR MemR, MARout, Rn-1in  $R_{n-1}$ **MDRinE** Rn-1out  $(MDR) \rightarrow Y$ MDRout, Yin Y ALUin 控制信号-ALU Zout Z 王道考研/CSKAOYAN.COM



本节回顾
内部总线与系统总线
各阶段的微操作序列和控制信号
中总线
多总线
数据通路
专用数据通路

王道考研/CSKAOYAN.COM

1 /







@王道论坛



@王道计算机考研备考 @王道咸鱼老师-计算机考研 @王道楼楼老师-计算机考研



@王道计算机考研

知乎

@王道计算机考研

※ 微信视频号

@王道计算机考研



@王道在线