# Arquivo com os Módulos Básicos

## Módulos do Arquivo modulos\_basicos.sv:

- Arquivo modulos\_basicos.sv: Módulos de uso geral, não específicos da CPU RISC-V.
  - Módulo ff\_rst: Flip-Flop com RESET.
  - Módulo ff\_rst\_en: Flip-Flop com RESET e ENABLE.
  - Módulo mux2: Multiplexador 2:1.
  - Módulo mux3: Multiplexador 3:1.
  - Módulo mux4: Multiplexador 4:1.
  - Módulo adder: Somador simples.
  - Módulo adder2: Somador completo.
  - Módulo multiply: Multiplicação e resultado das operações mulh, mulhsu e mulhu.
  - Módulo divide\_remainder: DIVISÃO e RESTO da divisão; números inteiros sinalizados.
  - Módulo divide\_remainder\_unsigned: DIVISÃO e RESTO da divisão; números inteiros não-sinalizados.
  - Módulo shift\_right\_arithmetic: DESLOCAMENTO ARITMÉTICO para a direita.
  - Módulo logical\_shift\_opers: DESLOCAMENTO LÓGICO para esquerda e direita.
  - Módulo set\_less\_than: Operação MENOR QUE.
  - Módulo logical\_oper\_alu: Resultado das operações lógicas and, or e xor.
  - Módulo dig\_displ\_7\_segs: Escreve um determinado valor hexadecimal em um display de 7 segmentos.

# 1 - Módulos Referentes aos Flip-Flops:

### 1.1 - Módulo ff\_rst

- $Flip ext{-}Flop \text{ com } \mathbf{RESET}$ .
  - Constantes:
    - \* DATA\_WIDTH: Comprimento, em bits, do array de dados.
    - \* END IDX: Índice do último elemento do array com os dados.

#### - Entradas:

- \* clk: Entrada que recebe os pulsos de clock.
- \* reset: Reset assíncrono.
- \* d: Valor na entrada ddo Flip-Flop.

#### - Saídas:

\* q: Valor na saída qdo Flip-Flop.

### 1.2 - Módulo ff\_rst\_en

- Flip-Flop com **RESET** e **ENABLE**.
  - Constantes:
    - \* DATA\_WIDTH: Comprimento, em bits, do array de dados.
    - \* END\_IDX: Índice do último elemento do array com os dados.
  - Entradas:
    - \* clk: Entrada que recebe os pulsos de clock.
    - \* reset: Reset assíncrono.
    - \* en: Entrada ENABLE.
    - \* d: Valor na entrada ddo Flip-Flop.
  - Saídas
    - $\ast\,$ q: Valor na saída q<br/>do  ${\it Flip\mbox{-}Flop}.$

```
q <= d;
end
end
endmodule</pre>
```

## 2 - Módulos Referentes aos Multiplexadores:

### 2.1 - Módulo mux2

- Multiplexador 2:1.
  - Constantes:
    - \* DATA\_WIDTH: Comprimento, em bits, do array de dados.
    - \* END\_IDX: Índice do último elemento do array com os dados.
  - Entradas:
    - \* d0: Saída selecionável 0.
    - \* d1: Saída selecionável 1.
    - \* sel: Sinal de 1 bit para seleconar uma das 2 saídas disponíveis.
  - Saídas:
    - \* y: Saída selecionada.

### 2.2 - Módulo mux3

- Multiplexador **3:1**.
  - Constantes:
    - \* DATA\_WIDTH: Comprimento, em bits, do array de dados.
    - \* END\_IDX: Índice do último elemento do array com os dados.
  - Entradas:
    - \* d0: Saída selecionável 0.
    - \* d1: Saída selecionável 1.
    - \* d2: Saída selecionável 2.
    - \* sel: Array de 2 bits para seleconar uma das 3 saídas disponíveis.
  - Saídas:

\* y: Saída selecionada.

### 2.3 - Módulo mux4

- Multiplexador **4:1**.
  - Constantes:
    - \* DATA\_WIDTH: Comprimento, em bits, do array de dados.
    - \* END\_IDX: Índice do último elemento do array com os dados.
  - Entradas:
    - \* d0: Saída selecionável 0.
    - \* d1: Saída selecionável 1.
    - \* d2: Saída selecionável 2.
    - \* d3: Saída selecionável 3.
    - \* sel: Array de 2 bits para seleconar uma das 4 saídas disponíveis.
  - Saídas:
    - \* y: Saída selecionada.

## 3 - Módulos Referentes às operações de SOMA

### 3.1 - Módulo adder

- Somador simples.
  - Constantes:

- \* DATA\_WIDTH: Comprimento, em bits, do array de dados.
- \* END\_IDX: Índice do último elemento do array com os dados.
- Entradas:
  - \* op\_val1: Valor do primeiro operando.
  - \* op\_val2: Valor do segundo operando.
- Saídas:
  - \* sum\_result: Resultado da soma.

#### 3.2 - Módulo adder2

- Somador completo.
  - Constantes:
    - $\ast$  DATA\_WIDTH: Comprimento, em bits, do array de dados.
    - \* END\_IDX: Índice do último elemento do array com os dados.
  - Entradas:
    - \* op\_val1: Valor do primeiro operando.
    - \* op\_val2: Valor do segundo operando.
    - \* cin: Bit de carry-n da operação.
  - Saídas:
    - \* sum result: Resultado da soma.
    - \* cout: Bit de carry-out da operação.

## 4 - Módulos Referentes às operações de MULTIPLICAÇÃO e DI-VISÃO

## 4.1 - Módulo multiply

- Multiplicação e resultado das operações mulh, mulhsu e mulhu.
  - Constantes:
    - \* DATA\_WIDTH: Comprimento, em bits, do array de dados.
    - \* END\_IDX: Índice do último elemento do array com os dados.
  - Entradas:
    - \* op\_val1: Valor do primeiro operando.
    - \* op\_val2: Valor do segundo operando.
  - Saídas:
    - \* prod\_result: Resultado da operação de multiplicação.
    - \* prod\_high\_ss: Conteúdo dos bits Bits  $[DATA_WIDTH: ((2 \times DATA_WIDTH) 1)]$  da multiplicação de dois números sinalizados.
    - \* prod\_high\_su: Conteúdo dos bits Bits  $[DATA_WIDTH : ((2 \times DATA_WIDTH) 1)]$  da multiplicação de um número sinalizado, por um inteiro.
    - \* prod\_high\_uu: Conteúdo dos bits Bits  $[DATA_WIDTH:((2\times DATA_WIDTH)-1)]$  da multiplicação de dois números não-sinalizados.

```
(* multstyle = "dsp" *) module multiply #( parameter DATA_WIDTH=32, parameter END_IDX=DATA_WIDTH-1 )
                                     (input logic [END IDX:0] op val1,
                                       input logic [END_IDX:0] op_val2,
                                     output logic [END_IDX:0] prod_result,
                                     output logic [END_IDX:0] prod_high_ss,
                             output logic [END_IDX:0] prod_high_su,
                             output logic [END IDX:0] prod high uu );
    parameter LAST_ADDR = (2*DATA_WIDTH)-1;
   logic [LAST_ADDR:0] mul1, mul2, mul3;
   assign mul1 = $signed(op_val1) * $signed(op_val2);
    assign mul2 = $signed(op_val1) * $unsigned(op_val2);
   assign mul3 = $unsigned(op_val1) * $unsigned(op_val2);
    // Arrays com as saidas
   assign prod_result = mul3[END_IDX:0];
    assign prod high uu = mul3[LAST ADDR:DATA WIDTH];
    assign prod_high_ss = mul1[LAST_ADDR:DATA_WIDTH];
    assign prod_high_su = mul2[LAST_ADDR:DATA_WIDTH];
endmodule
```

### 4.2 - Módulo divide\_remainder

- Divisão e resto da divisão; números inteiros SINALIZADOS.
  - Constantes:
    - \* DATA\_WIDTH: Comprimento, em bits, do array de dados.

- \* END\_IDX: Índice do último elemento do array com os dados.
- Entradas:
  - \* operand\_1: Valor do primeiro operando.
  - \* operand\_2: Valor do segundo operando.
- Saídas:
  - \* quotient: Quociente da operação de divisão.
  - \* remainder: Resto da operação de divisão.

#### 4.3 - Módulo divide\_remainder\_unsigned

- Divisão e resto da divisão; números inteiros NÃO-SINALIZADOS.
  - Constantes:
    - \* DATA\_WIDTH: Comprimento, em bits, do array de dados.
    - \* END\_IDX: Índice do último elemento do array com os dados.
  - Entradas:
    - \* operand\_1: Valor do primeiro operando.
    - \* operand\_2: Valor do segundo operando.
  - Saídas
    - \* quotient: Quociente da operação de divisão.
    - \* remainder: Resto da operação de divisão.

```
assign remainder = r[END_IDX:0];
endmodule
```

# 5 - Operações de DESLOCAMENTO LÓGICO e ARIMÉTICO

### 5.1 - Módulo shift\_right\_arithmetic

- DESLOCAMENTO ARITMÉTICO para a direita.
  - Constantes:
    - \* DATA\_WIDTH: Comprimento, em bits, do array de dados.
    - \* END\_IDX: Índice do último elemento do array com os dados.
  - Entradas:
    - \* src1\_value: Valor do primeiro operando.
    - \* src2\_value: Valor do segundo operando.
  - Saídas:
    - \* sra\_rslt: Resultado das operações sra/srai.

### 5.2 - Módulo logical\_shift\_opers

- Deslocamento lógico para esquerda e direita.
  - Constantes:
    - $\ast$  DATA\_WIDTH: Comprimento, em bits, do array de dados.
    - \* END\_IDX: Índice do último elemento do array com os dados.
  - Entradas:
    - \* src1\_value: Valor do primeiro operando.
    - \* src2\_value: Valor do segundo operando.
  - Saídas:

```
* left_shift: Resultado das operações sll/slli.
```

\* right\_shift: Resultado das operações srl/srli.

## 6 - Oprações Lógicas

### 6.1 - Módulo set\_less\_than

- Operação MENOR QUE.
  - Constantes:
    - \* DATA\_WIDTH: Comprimento, em bits, do array de dados.
    - \* END\_IDX: Índice do último elemento do array com os dados.
  - Entradas:
    - \* src1\_value: Valor do primeiro operando.
    - \* src2 value: Valor do segundo operando.
  - Saídas:
    - \* sltu\_rslt: Resultado da operação da instrução sltu.
    - \* slt\_rslt: Resultado da operação da instrução slt.

### 6.2 - Módulo logical\_oper\_alu

- Resultado das operações lógicas and, or e xor.
  - Constantes:
    - \* DATA\_WIDTH: Comprimento, em bits, do array de dados.
    - \* END\_IDX: Índice do último elemento do array com os dados.
  - Entradas:
    - \* src1\_value: Valor do primeiro operando.
    - \* src2\_value: Valor do segundo operando.
  - Saídas:
    - \* result\_and: Array com os resultados das operações AND.
    - \* result\_or: Array com os resultados das operações OR.
    - \* result\_xor: Array com os resultados das operações XOR.

### 7 - Outros Módulos

## 7.1 - Módulo dig\_displ\_7\_segs

- Escreve um determinado valor hexadecimal em um display de 7 segmentos.
  - Constantes: NÃO POSSUL.
  - Entradas:
    - \* digit: Array com o valor a ser escrito no display de 7 segmentos.
  - Saídas:
    - \* segs\_dsp: Array indicando os pinos do display de 7 segmentos.

```
4'h2 : segs_dsp = 8'b10100100;
            4'h3 : segs_dsp = 8'b10110000;
            4'h4 : segs_dsp = 8'b10011001;
            4'h5 : segs_dsp = 8'b10010010;
            4'h6 : segs_dsp = 8'b10000010;
            4'h7 : segs_dsp = 8'b11111000;
            4'h8 : segs_dsp = 8'b10000000;
            4'h9 : segs_dsp = 8'b10010000;
            4'ha : segs_dsp = 8'b10001000;
            4'hb : segs_dsp = 8'b10000011;
            4'hc : segs_dsp = 8'b11000110;
            4'hd : segs_dsp = 8'b10100001;
            4'he : segs_dsp = 8'b10000110;
            4'hf : segs_dsp = 8'b10001110;
        endcase
    end
endmodule
```